Altera发布面向14 nm Stratix 10 FPGA和SoC设计-新品速递_第1页
Altera发布面向14 nm Stratix 10 FPGA和SoC设计-新品速递_第2页
Altera发布面向14 nm Stratix 10 FPGA和SoC设计-新品速递_第3页
Altera发布面向14 nm Stratix 10 FPGA和SoC设计-新品速递_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

精品文档-下载后可编辑Altera发布面向14nmStratix10FPGA和SoC设计-新品速递

Altera公司今年早些时候宣布了早期客户基准测试结果获得成功,在此基础上,今天发布面向Stratix10FPGA和SoC的早期试用设计软件,这是业界款针对14-nmFPGA的设计软件。客户现在可以启动自己的Stratix10FPGA设计,采用Stratix10HyperFlex体系结构和Intel14nm三栅极工艺,率先体验内核性能两倍的提高。在这一设计软件中,Altera引入了Hyper-Aware设计流程,包括创新的快速前向编译功能,支持客户快速研究设计性能,实现性能突破。

随着Stratix10FPGA在内核性能上的大幅度突破,用户现在可以利用创新的HyperFlex体系结构,进一步提高设计性能,获得前一代FPGA体系结构无法实现的性能突破。开发的快速前向编译功能将客户设计性能提高了两倍,针对性能瓶颈,逐步提供详细的改进建议,从而帮助用户快速进行改进。用户可以采用快速前向编译功能所提供的建议,估算出设计的Fmax(工作频率)。采用这一创新的设计流程,快速前向编译功能更有利于客户提高Stratix10FPGA设计总体性能,快速实现时序收敛。

以前,为实现性能目标,用户通常需要多次进行耗时的设计迭代,包括尝试各种设计优化,重新运行所有的FPGA编译,确定设计修改是否有效。而采用快速前向编译功能,用户能够获得详细的设计优化指南,估算出设计Fmax,以充分发挥HyperFlex体系结构的优势。由此,客户会更好的确定在哪方面加大投入开发才能有效的突破性能,从而提高设计性能和吞吐量。结果,Stratix10FPGA客户以更少的设计迭代次数实现了性能目标,很容易将内核性能提高两倍。

Stratix10FPGA和SoC简介

Stratix10FPGA和SoC设计支持的高性能应用,包括,通信、军事、广播以及计算机和存储市场等领域,同时降低了系统功耗。Stratix10FPGA和SoC采用HyperFlex体系结构和Intel14nm三栅极工艺,内核性能比前一代高性能可编程器件平均提高了两倍。HyperFlex是Altera为Stratix10器件提供的下一代内核架构——是FPGA业界过去十年中显著的体系结构创新,支持传统FPGA体系结构无法实现的应用。对于功耗预算非常严格的高性能系统,与StratixVFPGA相比,Stratix10器件帮助客户将功耗降低了70%。Stratix10FPGA和SoC实现了业界水平的集成度,包括:

*密度的单片器件,有四百多万个逻辑单元

*单精度、硬核浮点DSP性能优于10TeraFLOP

*串行收发器带宽比前一代FPGA高4倍,包括了28-Gbps背板收发器,以及56-Gbps收发器通路

*高性能、四核64位ARM

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论