数字电子技术部分期末考试复习_第1页
数字电子技术部分期末考试复习_第2页
数字电子技术部分期末考试复习_第3页
数字电子技术部分期末考试复习_第4页
数字电子技术部分期末考试复习_第5页
已阅读5页,还剩37页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字电子技术部分期末考试复习第一页,共42页。第一章逻辑代数基础一、数制和码制1.数制:计数方法或计数体制(由基数和位权组成)种类基数位权应用备注十进制0910i日常二进制0,12i数字电路2=21八进制078i计算机程序8=23十六进制09,AF16i计算机程序16=24

各种数制之间的相互转换,特别是十进制→二进制的转换,要求熟练掌握。2.码制:常用的BCD码有8421码、2421码、5421码、余3码等,其中以8421码使用最广泛。第二页,共42页。二、常用逻辑关系及运算1.三种基本逻辑运算:与、或、非2.四种复合逻辑运算:与非、或非、与或非、异或三、逻辑代数的公式和定理是推演、变换和化简逻辑函数的依据,有些与普通代数相同,有些则完全不同,要认真加以区别。这些定理中,摩根定理最为常用。真值表函数式逻辑符号第三页,共42页。四、逻辑函数的化简法化简的目的是为了获得最简逻辑函数式,从而使逻辑电路简单、成本低、可靠性高。化简的方法主要有公式化简法和图形化简法两种。1.公式化简法:可化简任何复杂的逻辑函数,但要求能熟练和灵活运用逻辑代数的各种公式和定理,并要求具有一定的运算技巧和经验。2.图形化简法:简单、直观,不易出错,有一定的步骤和方法可循。但是,当函数的变量个数多于六个时,就失去了优点,没有实用价值。约束项:(无关项)可以取0,也可以取1,它的取值对逻辑函数值没有影响,应充分利用这一特点化简逻辑函数,以得到更为满意的化简结果。第四页,共42页。五、逻辑函数常用的表示方法:真值表、卡诺图、函数式、逻辑图和波形图。它们各有特点,但本质相同,可以相互转换。尤其是由真值表→逻辑图和逻辑图→真值表,

在逻辑电路的分析和设计中经常用到,必须熟练掌握。第五页,共42页。第二章门电路一、半导体二极管、三极管和MOS管是数字电路中的基本开关元件,一般都工作在开关状态。1.半导体二极管:是不可控的,利用其开关特性可构成二极管与门和或门。2.半导体三极管:是一种用电流控制且具有放大特性的开关元件,利用三极管的饱和导通与截止特性可构成非门和其它TTL

集成门电路。3.MOS管:是一种具有放大特性的由电压控制的开关元件,利用N沟道MOS管和P沟道MOS管可构成CMOS

反相器和其它CMOS集成门电路。第六页,共42页。二、分立元件门电路主要介绍了由半导体二极管、三极管和MOS管构成的与门、或门和非门。

虽然,分立元件门电路不是本章的重点,但是通过对这些电路的分析,可以体会到与、或、非三种最基本的逻辑运算,是如何用半导体电子电路实现的,这将有助于后面集成门电路的学习。第七页,共42页。三、集成门电路—本章重点主要介绍了CMOS和TTL集成门电路,重点应放在它们的输出与输入之间的逻辑特性和外部电气特性上。1.逻辑特性(逻辑功能):普通功能—与门、或门、非门、与非门、或非门、与或非门和异或门。特殊功能—三态门、OC门、OD门和传输门。2.电气特性:静态特性—主要是输入特性、输出特性和传输特性。动态特性—主要是传输延迟时间的概念。第八页,共42页。TTLCMOS分类工作电源VCC=5VVDD=318V输出电平UOL=0.3VUOH=3.6VUOL0VUOH

VDD

UTH=0.5VDD

UTH=1.4V

阈值电压输入端串接电阻Ri当Ri>Ron(2.5k)输入由0→1在一定范围内,Ri的改变不会影响输入电平输入端悬空即Ri=输入为“1”

不允许多余输入端的处理1.与门、与非门接电源;或门、或非门接地。2.与其它输入端并联。四、集成门电路使用中应注意的几个问题

第九页,共42页。[练习]写出图中所示各个门电路输出端的逻辑表达式。TTLCMOS&A100100k=1&A100100k=1=1≥1A100100k≥1A100100k=0第十页,共42页。[练习]写出图中所示各个门电路输出端的逻辑表达式。TTLCMOS=1A100100k=1A100100k&A悬空&A悬空不允许第十一页,共42页。第三章

组合逻辑电路一、组合逻辑电路的特点组合逻辑电路是由各种门电路组成的没有记忆功能的电路。它的特点是任一时刻的输出信号只取决于该时刻的输入信号,而与电路原来所处的状态无关。逻辑图逻辑表达式化简真值表说明功能二、组合逻辑电路的分析方法三、组合逻辑电路的设计方法

逻辑抽象列真值表写表达式化简或变换画逻辑图第十二页,共42页。四、常用中规模集成组合逻辑电路1.加法器:实现两组多位二进制数相加的电路。根据进位方式不同,可分为串行进位加法器和超前进位加法器。2.数值比较器:比较两组多位二进制数大小的电路。集成芯片:74LS183(TTL)、C661(CMOS)—

双全加器两片双全加器(如74LS183)四位串行进位加法器74283、74LS283(TTL)CC4008(CMOS)—

四位二进制超前进位加法器集成芯片:7485、74L85(TTL)CC14585、C663(CMOS)—

四位数值比较器第十三页,共42页。3.编码器:将输入的电平信号编成二进制代码的电路。主要包括二进制编码器、二–十进制编码器和优先编码器等。4.译码器:将输入的二进制代码译成相应的电平信号。主要包括二进制译码器、二–十进制译码器和显示译码器等。集成芯片:74148、74LS148、74LS348(TTL)—

8线–3线优先编码器74147、74LS147(TTL)—

10线–4线优先编码器集成芯片:74LS138(TTL)—

3线–8线译码器(二进制译码器)7442、74LS42(TTL)—

4线–10线译码器74247、74LS247(TTL)—

共阳极显示译码器7448、74248、7449、74249等(TTL)—

共阴极显示译码器第十四页,共42页。5.数据选择器:在地址码的控制下,在同一时间内从多路输入信号中选择相应的一路信号输出的电路。常用于数据传输中的并-串转换。集成芯片:74151、74LS15174251、74LS251(TTL)—

8选1数据选择器6.数据分配器:在地址码的控制下,将一路输入信号传送到多个输出端的任何一个输出端的电路。常用于数据传输中的串-并转换。集成芯片:无专用芯片,可用二进制集成译码器实现。第十五页,共42页。五、用中规模集成电路实现组合逻辑函数1.数据选择器:为多输入单输出的组合逻辑电路,在输入数据都为1时,它的输出表达式为地址变量的全部最小项之和,适用于实现单输出组合逻辑函数。2.二进制译码器:输出端提供了输入变量的全部最小项,而且每一个输出端对应一个最小项,因此,二进制译码器辅以门电路(与非门)后,适合用于实现单输出或多输出的组合逻辑函数。第十六页,共42页。[例]写出图中所示电路的逻辑表达式,说明其功能ABY≥1≥1≥1≥1[解]1.逐级写出输出逻辑表达式2.化简3.列真值表0001101110014.功能输入信号相同时输出为1,否则为0—同或。第十七页,共42页。例:分析题。分析电路,写出逻辑代数式,列真值表,列出真值表,画出输入输出波形。

≥1Y=1&ABC20KΩ思考:这样命题是否正确?第十八页,共42页。(1)设定变量:

[例3]

设计一个表决电路,要求输出信号的电平与三个输入信号中的多数电平一致。[解]输入A、B、C,输出Y(2)状态赋值:A、B、C=0表示输入信号为低电平Y=0表示

输入信号中多数为低电平1.逻辑抽象A、B、C=1表示

输入信号为高电平Y=1表示

输入信号中多数为高电平第十九页,共42页。2.列真值表ABCY000001010011100101110111000101113.写输出表达式并化简最简与或式最简与非-与非式第二十页,共42页。4.画逻辑图—用与门和或门实现ABYC&&≥1&—用与非门实现&第二十一页,共42页。[例]用数据选择器实现函数[解](2)函数Z的标准与或式8选1(3)确定输入变量和地址码的对应关系(1)n=k-1=4-1=3若令A2=A,A1=B,A0=C(4)画连线图则D2=D3=D4=1D0=0用8选1数据选择器

74LS151ZABC1DD1D1=DY74LS151D7D6D5D4D3D2D1D0A2A1A0S方法一:公式法第二十二页,共42页。例:设计题。用74LS151设计一个三变量判奇电路:当变量A,B,C取值有奇数个1时,输出Y为1;否则输出Y为0

。(1)列真值表ABCY00000101001110010111011101101001(2)比较8选1第二十三页,共42页。(4)画连线图ZABCY74LS151D7D6D5D4D3D2D1D0A2A1A0S10第二十四页,共42页。[例]用集成译码器74LS138实现函数(1)函数的标准与非-与非式[解]第二十五页,共42页。(3)画连线图(2)确认变量和输入关系令则74LS138Y0Y1Y2Y3Y4Y5Y6Y7A0A1A2STBSTCSTA&Z3ABC1在输出端需增加一个与非门第二十六页,共42页。第四章触发器一、触发器和门电路一样,也是组成数字电路的基本逻辑单元。它有两个基本特性:1.有两个稳定的状态(0状态和1状态)。2.在外信号作用下,两个稳定状态可相互转换;没有外信号作用时,保持原状态不变。因此,触发器具有记忆功能,常用来保存二进制信息。二、触发器的逻辑功能指触发器输出的次态Qn+1

与输出的现态Qn及输入信号之间的逻辑关系。触发器逻辑功能的描述方法主要有特性表、卡诺图、特性方程、状态转换图和波形图(时序图)。第二十七页,共42页。二、触发器的分类1.根据电路结构不同,触发器可分为(1)基本触发器:输入信号电平直接控制。特性方程(2)同步触发器:时钟电平直接控制。特性方程同步RS触发器CP=1(或0)时有效同步D触发器(约束条件)第二十八页,共42页。二、触发器的分类1.根据电路结构不同,触发器可分为(3)主从触发器:主从控制脉冲触发。CP下降沿(或上升沿)到来时有效特性方程主从RS触发器主从JK触发器(4)边沿触发器:时钟边沿控制。CP上升沿(或下降沿)时刻有效特性方程边沿D触发器边沿JK触发器第二十九页,共42页。2.根据逻辑功能不同,时钟触发器可分为二、触发器的分类(1)RS触发器(约束条件)(3)D触发器(4)T触发器(5)T’触发器利用特性方程可实现不同功能触发器间逻辑功能的相互转换。(2)JK触发器第三十页,共42页。例:写出电路的特性方程,列出状态表,并根据输入波形画出对应的输出波形。(设触发器初始状态为0)CIQIKIJ1≥1ABCPCIQIKIJ1&ABCPCIQIKIJ1≥1ABCPCIQ1K1J≥1ABCP1&CIQ1K1J=1ABCP1&CIQ1K1J&ABCP1&第三十一页,共42页。第五章

时序逻辑电路一、时序逻辑电路的特点数字电路逻辑功能组合逻辑电路时序逻辑电路(基本构成单元→门电路)(基本构成单元→触发器)任何时刻电路的输出,不仅和该时刻的输入信号有关,而且还取决于电路原来的状态。1.逻辑功能:2.电路组成:与时间因素(CP)有关;含有记忆性的元件(触发器)。二、时序电路逻辑功能的表示方法逻辑图、逻辑表达式、状态表、卡诺图、状态转换图(简称状态图)和时序图第三十二页,共42页。三、时序电路的基本分析方法实质:逻辑图状态图关键:求出状态方程,列出状态表,根据状态表画出状态图和时序图,由此可分析出时序逻辑电路的功能。四、时序电路的基本分设计方法实质:状态图逻辑图关键:根据设计要求求出最简状态表(图),再通过卡诺图求出状态方程和驱动方程,由此画出逻辑图。第三十三页,共42页。五、计数器1.按计数进制分:二进制计数器、十进制计数器和任意进制计数器2.按计数增减分:加法计数器、减法计数器和可逆(加/减)计数器3.按触发器翻转是否同步分:同步计数器和异步计数器记录输入脉冲CP个数的电路,是极具典型性和代表性的时序逻辑电路。第三十四页,共42页。六、中规模集成计数器功能完善、使用方便灵活,能很方便地构成N进制(任意)计数器。主要方法有两种:1.用同步置0端或置数端归零获得N进制计数器根据N

-1对应的二进制代码写反馈归零函数。2.用异步置0端或置数端归零获得N进制计数器根据N对应的二进制代码写反馈归零函数。当需要扩大计数器的容量时,可将多片集成计数器进行级联。如两片16进制集成计数器16╳16进制计数器两片10进制集成计数器10╳10进制计数器第三十五页,共42页。[例]用4位二进制计数器74163构成十二进制计数器。解:1.=10112.归零表达式:3.连线图74163Q0Q1Q2Q3CTTLDCOCPCTPD0

D1D2D3CR1&同步清零同步置零第三十六页,共42页。第六章

波形产生和整形电路一、555定时器是一种多用途的集成电路。只需外接少量阻容元件便可构成各种脉冲产生、整形电路,如施密特触发器、单稳态触发器和多谐振荡器等。55512348765双极型(TTL)电源:4.516V单极型(CMOS)电源:318V带负载能力强第三十七页,共42页。62784153555R1C+R2C1+VCCuO二、多谐振荡器是一种自激振荡电路,不需要外加输入信号,就可以自动地产生出矩形脉冲。多谐振荡器没有稳定状态,只有两个暂稳态。暂稳态间的相互转换完全靠电路本身电容的充电和放电自动完成

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论