版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
第1章TI公司MSP430系列微控制器芯片目标通过本章的学习,应掌握以下知识按照所处理的信号,对电子线路的分类数字电路的特点常用数字集成电路器件的种类和特点微控制器〔Microcontroller,MCU〕的构造仪器〔TI〕公司MSP430系列微控制器〔MCU〕的特点MSP430微控制器的最小系统电路MSP430微控制器的部资源不同型号MSP430微控制器芯片的区别引言电子线路的功用是完成信号的产生、传输和处理。按照信号的特点,电子线路可以被划分为处理连续信号的模拟电路和处理离散信号的数字电路。相对于模拟电路,数字电路具有许多优点。首先,在数字系统号电压的准确值并不很重要,只要电压的变化不至于影响到对高、低电平的判定,这个变化就可以忽略不计,因此数字电路具有较好的抗干扰能力;其次,整个系统的准确度和精度容易保持一致,这是因为数字信号在处理过程中不会降低精度,而模拟信号在处理过程中会受到电路元器件参数的改变以及环境变化的影响;再者,数字信号存储方便、对它的处理过程容易通过编程来实现;最后,在许多情况下,完成同样功能的数字系统比相应的模拟系统廉价。虽然数字电路相对于模拟电路具有上述的优点,但是自然界号的大多数是模拟信号,例如语音信号和图像信号,这就需要模拟电路对其进展处理。另外,在需要对带宽相当宽的信号,或者变化很快的信号,进展实时处理的场合,模拟电路则可能是唯一的解决方案。然而,对于数字电路具有足够速率执行信号处理任务的情况下,我们通常都会优先考虑采用数字电路来完成任务。当前,常用的数字电路器件类型包括标准逻辑器件〔例如74系列器件〕、可编程逻辑器件〔ProgrammableLogicDevice,PLD〕和微控制器〔Microcontroller,MCU〕。标准逻辑器件在集成度方面属于中小规模集成电路,它的种类包括各种逻辑门、触发器、译码器、多路选择器和计数器等芯片。这些器件的集成度较低,采用它们设计的数字系统需要较多的器件,这就使得电路连线复杂,系统的可靠性降低。标准逻辑器件芯片的功能确定,修改系统设计必须通过对电路重新设计和组装来实现,这就使得设计灵活性低。标准逻辑器件目前在数字电路设计中已不再广泛使用,但是它们对于研究数字系统根本构成模块的工作原理方面具有重要的意义,例如大学里的"数字电路逻辑设计"课程中目前仍然主要使用这些器件进展讲授。使用与门、或门和非门能够实现任意组合电路,再添加上触发器就能够实现任意时序电路。可编程逻辑器件〔PLD〕可以认为是对标准逻辑器件的直接升级。一块可编程逻辑器件芯片部集成了非常多的逻辑门和触发器,使得单一芯片具有实现一个应用系统所需要的逻辑资源,从而减少了应用系统中使用器件的数量,提高了系统的可靠性。可编程逻辑器件芯片部逻辑资源的连接不需要手工进展,用户只需要使用计算机编写设计文件,然后完成设计文件到目标芯片的传输。可编程逻辑器件在下载设计文件以后,在它的部将形成对应的硬件电路。需要更改设计要求时,只需重新编写设计文件,再次向芯片下载设计文件。不需要更改,或者较少需要更改电路连线,从而使得设计灵活性得到提高。微控制器〔MCU〕,也被称为单片机,可以被认为在其部集成了许多完成算术运算和逻辑运算等功能的逻辑电路模块。微控制器的每一条汇编指令对应一个逻辑电路模块。微控制器依靠所运行的程序来完成工作。这个程序是设计者对微控制器的一组完整的指令,指令告诉微控制器其操作的每一步应该去调用什么逻辑电路模块,以及如何调用这个逻辑电路模块。这些指令以二进制代码的形式存储在存储器中,微控制器从存储器中一次读取一条指令代码,并完成由指令代码指定的操作。通过编写设计文件,或者程序,可以在可编程逻辑器件部产生希望的硬件电路,或者控制微控制器完成不同的工作,这个特点使得设计灵活性得到提高。当需要修改系统设计时,设计者只需要改写设计文件,或者程序,不需要或者较少需要修改电路连线。微控制器一次只能执行一条指令,因此它的主要局限性是工作速度。采用硬件方案设计的数字系统总是比软件方案设计的数字系统的工作速度快。可编程逻辑器件在下载设计文件以后,在它的部将形成对应的硬件电路,这些电路是可以同时工作的。例如向2个数码管传送显示代码,这时可以同时进展。在微控制器中,向2个数码管传送显示代码的工作只能是逐个传送。可编程逻辑器件部电路模块号处理的时间只来源于硬件电路产生的时间延迟,不存在指令读取和执行产生的时间延迟。上述工作特点使得可编程逻辑器件的工作速度比微控制器芯片快。 可编程逻辑器件的开发设计语言有许多种,其中VHDL和VerilogHDL这两种硬件描述语言已经获得广泛的应用,并且成为国际电气与电子工程师协会〔TheInstituteofElectricalandElectronicsEngineers,IEEE〕的标准。不过这两种硬件描述语言现在并没有得到可编程逻辑器件开发软件的全面支持,例如Altera公司的QuartusⅡ可编程逻辑器件开发软件不支持浮点类型数据、不支持乘法和除法算术运算等。这些缺乏限制了可编程逻辑器件的应用。不支持浮点类型数据减小了所处理信号的动态围,不支持乘除法算术运算使得一些信号处理功能不容易实现。在这些方面,微控制器开发量使用的C语言具有明显的优势。MSP430系列微控制器仪器〔TE*ASINSTRUMENTS,TI〕公司生产的MSP430TM系列微控制器〔MCU〕是一种基于精简指令集处理器〔ReducedInstructionSetputing,RISC〕的16位混合信号处理器。芯片部集成有模拟/数字转换器〔Analog-to-DigitalConverter,ADC〕和数字/模拟信号转换器〔Digital-to-AnalogConverter,DAC〕,这就使得它不仅能够接收和输出数字信号,而且也能够接收和输出模拟信号,因此称作为混合信号处理器。MSP430系列微控制器的组成框图如图1.1所示。图1.1MSP430系列微控制器的组成框图 MSP430系列微控制器中的CPU模块,图1.1中的“RISCCPU16-Bit〞模块,通过存储器地址总线〔MemoryAddressBus,MAB〕和存储器数据总线〔MemoryDataBus,MDB〕与程序存储模块、数据存储模块以及各种外部设备模块连接起来,并采用统一的CPU指令和寻址模式。如果采用汇编语言编程,开发者需要了解CPU部的存放器、各种寻址模式以及汇编指令等容;如果采用C语言编程,这些容不需要过多地关注,存放器的使用和寻址模式的选择将由编译系统处理。本书采用C语言实现应用系统的开发。 图1.1中的“Flash/FRAM〞模块用作程序存储器、“RAM〞模块用作数据存储器、“Port〞模块表示芯片的输入/输出管脚。MSP430系列微控制器具有多种芯片型号、同一型号芯片还具有多种封装类型,共计400多款。在所有这些型号的芯片中,芯片部程序存储器的存储容量从最小的0.5KB,到最大的256KB;数据存储器的存储容量从最小的128B,到最大的18KB;输入/输出管脚数量从14个到113个。不同的芯片部资源配置用来满足不同的用户在功能和本钱等方面的不同应用需求。 数字外围模块包括LCD驱动器、定时/计数器、并行数字输入/输出端口和串行数字输入/输出端口等。模拟外围模块包括模拟/数字转换器、数字/模拟转换器、比拟器、运算放大器等。注意,并不是每一种MSP430微控制器芯片都能提供所有这些外围模块的功能,使用者需要根据应用系统的需求来选择适宜的芯片型号。 监视定时器,俗称看门狗“Watchdog〞,用来监视微控制器的工作状态。当出现程序运行异常的情况,它将强制系统复位。 模块“JTAG/Debug〞用来支持用户程序的下载和调试。JTAG接口建立开发使用的计算机与MSP430微控制器芯片的联系。MSP430系列微控制器的所有型号芯片都支持通过JTAG接口对程序存储器编程。在MSP430系列微控制器的部包含在片调试逻辑,该电路既支持高精度的模拟调试,也支持全速工作调试。也有一些型号的芯片还支持被称作“Spy-Bi-Wire〞的2线接口,这种接口同样支持用户程序的下载和调试。 MSP430系列微控制器的最大特点为低功耗。为降低功耗,专门为芯片设计了灵活的时钟系统、多种低功耗工作模式,即时唤醒以及智能化外部设备模块。时钟模块“ClockSystem〞用来产生MSP430系列微控制器工作所需要的各种时钟信号。该模块可以在多个时钟源的支持下工作,既有需要添加外部晶体获得高频率稳定性的时钟源,也有不需要添加任何外部器件的部时钟源。时钟模块的工作状态和工作频率能够由用户程序控制,这样使得微控制器在等待状态时可以采用低频率的时钟信号,甚至关闭时钟电路来降低系统的能耗;在工作状态时则采用高频率的时钟信号,加快信号的处理速度。用户程序能够选择时钟源,并且控制时钟电路的工作状态以及时钟频率,这是MSP430系列微控制器的特色之一。当前,仪器〔TI〕公司生产的MSP430系列微控制器包括以下子系列。指令执行速度达8MIPS的MSP430*1**子系列、指令执行速度达16MIPS的MSP430*2**子系列、能够直接驱动LCD显示器的MSP430*4**子系列、指令执行速度达25MIPS的MSP430*5**子系列以及指令执行速度达25MIPS且能够直接驱动LCD显示器的MSP430*6**子系列。上述这些子系列共包括了数百种具有不同逻辑资源和封装类型的芯片,读者可以在仪器〔TI〕公司的,.ti.,找到相关的信息。 本书专门介绍MSP430*2**子系列微控制器的使用。MSP430*2**子系列微控制器还可以再划分为MSP430G2**、MSP430F2**和MSP430AFE2**分系列。本章的下面局部分别对MSP430G2231和MSP430F2619这2种型号的芯片进展介绍。硬件是软件开发的根底,硬件也是软件的控制对象,只有了解硬件情况才能为应用系统选择适宜型号的芯片,并顺利地完成软件开发。芯片MSP430G2231是仪器〔TI〕公司提供应高校的LaunchPad〔MSP-ESP430G2〕开发套件中支持的多种芯片之一,该开发套件售价仅$4.30。另外,MSP430G2231芯片具有双列直插类型封装,便于在面包板上组装应用电路。组装自己的应用电路对于初学者非常重要,即使微控制器是利用编写程序实现电路功能,但是硬件是软件的根底,也是软件的控制对象。只有对硬件电路具有深入的了解,才能编写出好的程序。组装电路是了解硬件电路的一个有效方法。MSP430G2**系列芯片的一个缺陷是不支持外部高谐振频率晶体的时钟源,它仅支持32.768kHz的时钟晶振。芯片MSP430F2619支持最高达16MHz频率的外部晶体时钟源,当然也支持不需要添加任何外部器件的部时钟源。另外,芯片MSP430F2619部具有比芯片MSP430G2231种类更多的外围模块和数量更多的逻辑资源。本书后面对于MSP430系列微控制器各个模块的使用介绍将主要基于芯片MSP430G2231进展,在介绍芯片MSP430G2231不具备的模块时,即芯片MSP430F2619部具有的外围模块时将特别指出。MSP430G2231芯片14管脚双列直插类型封装的MSP430G2231芯片管脚排列图如图1.2所示。图1.2MSP430G2231芯片管脚排列图 MSP430G2231芯片具有双列直插类型封装,这点对于初学者非常方便,因为双列直插类型封装便于在面包板上组装应用电路。能够观察到自己完成设计、组装电路的工作情况,将使设计者立刻就能体会到成功的喜悦,增强学习的兴趣。对所从事的工作具有兴趣是做好工作的一个重要条件。同时,理论联系实践也是一种非常重要的工作和学习方法。 基于MSP430G2231芯片的最小系统电路图如图1.3所示。图1.3MSP430G2231芯片的最小系统电路图 MSP430G2231芯片具有14个管脚。管脚DVCC〔管脚1〕为电源管脚,管脚DVSS〔管脚14〕为接地管脚。电源电压围为1.8~3.6V。使用面包板组装应用电路时,可以很方便地就近连接电源和接地,因此在电路图中出现多个电源接线端和接地接线端,这些端点读者可以自己完成与电源和接地的连接。MSP430G2231芯片电源管脚〔管脚1〕旁边放置的2个电容,C2和C3,用于电源的滤波。 MSP430G2231芯片的管脚10为复位管脚〔〕。复位的目的是使得微控制器从一种约定的工作状态下开场工作。MSP430系列芯片在接电时,只要复位管脚为逻辑低电平,则系统将进入复位状态。图1.3给出了一种非常简单的复位电路,仅由1个电阻和1个电容组成,R1和C1。当系统加电时,由于电容C1上的电压不能突变,复位管脚呈现低电平,使得微控制器进入复位状态。随着电容C1充电,复位管脚的电位逐渐上升,当到达逻辑高对应的电位值,微控制器将退出复位状态,进入正常工作状态。 MSP430G2231芯片的时钟模块“ClockSystem〞能够在以下3种时钟源的驱动下工作,采用频率为32768Hz外部晶体谐振器的振荡器、频率约为12kHz的部低功耗振荡器和部数字控制振荡器〔DigitallyControlledOscillator,DCO〕。使用晶体振荡器需要在管脚*IN〔管脚13〕和管脚*OUT〔管脚12〕之间放置谐振频率为32768Hz的晶体谐振器,并且2个管脚再分别通过12pF的电容接地。使用部低功耗振荡器和部数字控制振荡器〔DCO〕则不需要添加任何外部器件,而且数字控制振荡器〔DCO〕的工作频率还可以通过用户程序进展调整。使用芯片部时钟源的缺点是时钟频率的稳定度和准确度不如使用外部晶体谐振器的振荡器。图1.3所示电路使用芯片部时钟源以简化电路组成。 MSP430系列芯片复位以后,时钟模块自动选择数字控制振荡器〔DCO〕作为时钟源,默认的时钟频率约为1MHz。推荐初学者使用芯片部的数字控制振荡器〔DCO〕,这样即减少了连线的数量,也防止了程序设计中对时钟模块的设置。 MSP430G2231芯片的功能方框图如图1.4所示。图1.4MSP430G2231芯片的功能方框图图1.4不仅给出了MSP430G2231芯片包含的功能模块、功能模块之间的联系,而且给出了芯片的逻辑资源。系统时钟模块“ClockSystem〞输出3种时钟信号,供CPU使用的MCLK、供芯片部其它功能模块使用的SMCLK和ACLK。时钟信号SMCLK和ACLK可以通过软件设置为与芯片的管脚相连接,这样就可以通过测试获得使用芯片部的数字控制振荡器〔DCO〕作为时钟源时,这些时钟信号的实际频率。MSP430G2231芯片具有2kB的Flash程序存储器,128B的RAM数据存储器。前者用来存储用户程序,后者用来存储信号处理过程的中间结果。用户编写的程序必须在这些逻辑资源之工作。在模拟信号接口方面,MSP430G2231芯片只具有模拟/数字转换能力,不具有数字/模拟转换能力。芯片部的模拟/数字转换器具有10位分辨率,具有8个独立的输入通道,每1个输入通道可以通过软件设置为与芯片的管脚相连接。在数字信号接口方面,MSP430G2231芯片提供了并行和串行数字输入/输出端口。并行数字输入/输出端口包括具有8位的P1端口和具有2位的P2端口。串行数据接口能够工作在SPI,或者I2C工作模式。每种类型端口可以通过用户软件设置为与芯片的管脚相连接。该芯片部还包含1个具有捕获/比拟功能的16位定时器、看门狗“Watchdog〞等电路。MSP430G2231芯片的编程/调试电路即支持JTAG接口,也支持“Spy-Bi-Wire〞2线接口。LaunchPad〔MSP-ESP430G2〕开发套件采用“Spy-Bi-Wire〞2线接口。图1.2所示的MSP430G2231芯片管脚排列图中每个管脚的功用如表1.1所示。除过电源和接地管脚外,其它芯片管脚都是多用途管脚。例如管脚2,它能够用做并行数字输入/输出端口P1的管脚P1.0、定时器的外部计数信号输入管脚TA0CLK、MSP430G2231芯片时钟模块时钟信号ACLK输出管脚、模拟/数字转换器的0通道模拟电压输入管脚A0。芯片管脚具体用作为哪一种功用,需要在程序中进展相应的设置。 表1.1中列出的管脚功用需要结合后面的学习容来逐渐掌握,但是需要有一些了解,因为硬件是软件开发的根底,硬件也是软件的控制对象,只有了解硬件情况才能顺利地完成软件开发。表1.1MSP430G2231芯片管脚功用表管脚编号管脚名称和功用1DVCC:芯片电源输入管脚,电源电压围:1.8~3.6V。2P1.0:并行输入/输出端口1的位0管脚;TA0CLK:定时器Timer_A的外部信号TACLK输入管脚;ACLK:MSP430芯片时钟信号ACLK输出管脚;A0:模拟/数字转换器ADC10的模拟电压输入通道0输入管脚。3P1.1:并行输入/输出端口1的位1管脚;TA0.0:定时器Timer_A的捕捉信号CCI0A输入管脚;定时器Timer_A的比拟信号OUT0输出管脚;A1:模拟/数字转换器ADC10的模拟电压输入通道1输入管脚。4P1.2:并行输入/输出端口1的位2管脚;TA0.0:定时器Timer_A的捕捉信号CCI1A输入管脚;定时器Timer_A的比拟信号OUT1输出管脚;A2:模拟/数字转换器ADC10的模拟电压输入通道2输入管脚。5P1.3:并行输入/输出端口1的位3管脚;ADC10CLK:模拟/数字转换器ADC10转换时钟输出管脚;A3:模拟/数字转换器ADC10的模拟电压输入通道3输入管脚;VREF-/VEREF-:模拟/数字转换器ADC10参考电源低电平连接收脚。6P1.4:并行输入/输出端口1的位4管脚;SMCLK:MSP430芯片时钟信号SMCLK输出管脚;A4:模拟/数字转换器ADC10的模拟电压输入通道4输入管脚;VREF+/VEREF-+:模拟/数字转换器ADC10参考电源高电平连接收脚;TCK:用于芯片编程/测试的JTAG接口时钟输入管脚。7P1.5:并行输入/输出端口1的位5管脚;TA0.0:定时器Timer_A的比拟信号OUT0输出管脚;A5:模拟/数字转换器ADC10的模拟电压输入通道5输入管脚;SCLK:串行输入/输出端口时钟管脚;TMS:用于芯片编程/测试的JTAG接口输入管脚。8P1.6:并行输入/输出端口1的位6管脚;TA0.1:定时器Timer_A的捕捉信号CCI1A输入管脚;定时器Timer_A的比拟信号OUT1输出管脚;A6:模拟/数字转换器ADC10的模拟电压输入通道6输入管脚;SDO:串行输入/输出端口工作于SPI模式的数据输出管脚;SCL:串行输入/输出端口工作于I2C模式的时钟管脚;TDI:在芯片编程/测试过程中JTAG接口测试数据输入管脚;TCLK:在芯片编程/测试过程中JTAG接口测试时钟信号输入管脚。9P1.7:并行输入/输出端口1的位7管脚;A7:模拟/数字转换器ADC10的模拟电压输入通道7输入管脚;SDI:串行输入/输出端口工作于SPI模式的数据输入管脚;SDA:串行输入/输出端口工作于I2C模式的数据管脚;TDO:在芯片编程/测试过程中JTAG接口测试数据输出管脚;TDI:在芯片编程/测试过程中JTAG接口测试数据输入管脚。10RST:芯片复位信号输入管脚;NMI:非屏蔽中断信号输入管脚;SBWTDIO:在芯片编程/测试过程中Spy-Bi-Wire信号输入/输出管脚。11TEST:JTAG接口测试模式选择信号输入管脚;SBWTDIO:在芯片编程/测试过程中Spy-Bi-Wire时钟输入管脚。12*OUT:晶体谐振器连接收脚;P2.7:并行输入/输出端口2的位7管脚。13*IN:晶体谐振器连接收脚;P2.6:并行输入/输出端口2的位6管脚;TA0.1:定时器Timer_A的比拟信号OUT1输出管脚。14DVSS:芯片接地管脚。MSP430F2619芯片仪器〔TI〕公司生产的64管脚PM包装形式的MSP430F2619芯片管脚排列图和功能方框图分别如图1.5和图1.6所示。图1.5MSP430F2619芯片管脚排列图图1.6MSP430F2619芯片功能方框图MSP430G2231芯片具有双列直插式的封装形式、价格廉价,适合初学者使用,但是芯片部的逻辑资源较少。MSP430F2619芯片只有表贴式的封装形式,必须为它专门设计印制电路板,连同芯片本身的价钱,使得使用本钱较高,但是芯片部具有丰富的逻辑资源。 MSP430F2619芯片采用2组供电管脚。第1组,DVCC和DVSS,为数字电路局部的供电管脚。第2组,AVCC和AVSS,为模拟电路局部的供电管脚。分为两局部的目的为防止数字电路的工作对模拟电路供电稳定性的影响。 系统时钟模块“ClockSystem〞能够连接2种谐振晶体,一种可以采用具有较低的谐振频率,另一种采用具有较高的谐振频率。晶
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2026云南保山市天立学校后勤员工招聘笔试备考题库及答案解析
- 2026年新疆石河子职业技术学院高职单招职业适应性测试备考试题及答案详细解析
- 2026福建泉州南安市实验中学春季编外教师招聘1人笔试备考试题及答案解析
- 2026年度军将(河南)供应链有限公司面向社会公开招聘工作人员65名笔试备考试题及答案解析
- 2026青海省交控绿色产业有限公司校园引才会计岗等额递补人员的笔试备考试题及答案解析
- 2026湖南岳阳市城市运营投资集团有限公司招聘笔试备考试题及答案解析
- 2026年新余市高铁新区区属事业单位公开选调工作人员笔试备考题库及答案解析
- 2026广东广州市天河区东风实验小学招聘语文、数学、音乐教师笔试备考试题及答案解析
- 2026年江西工业贸易职业技术学院单招综合素质考试参考题库含详细答案解析
- 德阳市旌阳区第二幼儿园2026年春期面向社会公开招聘“两自一包”非在编教职工的笔试备考题库及答案解析
- (2025年)焊工(初级)考试题库及答案
- 终末期患者恶心呕吐的护理干预策略优化研究
- 2026 年民政局制式离婚协议书正式范本
- 田地种菜出租合同范本
- 2025-2030传统滋补品现代化转型与年轻化营销及投资价值研判
- 神经重症患者的气道管理策略
- 急性前壁再发心肌梗死的护理查房
- 谈恋爱被骗民事起诉状范本
- LY/T 2111-2013美国白蛾防治技术规程
- 2023人教版新教材高一英语必修二全册单词表(精编打印)
- 十五篇文章贯穿英语四级词汇
评论
0/150
提交评论