带隙基准学习笔记_第1页
带隙基准学习笔记_第2页
带隙基准学习笔记_第3页
带隙基准学习笔记_第4页
带隙基准学习笔记_第5页
已阅读5页,还剩28页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

带隙基准设计指标设定该带隙基准将用于给LDO提供基准电压,LDO的电源电压变化范畴为到,因此带隙基准的电源电压变化范畴与LDO的相似。LDO的PSR要受到带隙基准PSR的影响,故设计的带隙基准要有高的PSR。由于LDO是用于给数字电路提供电源,因此对噪声规定不是很高。下表该带隙基准的指标。电源电压~输出电压温度系数35ppm/℃PSR@DC,@1MHz-80dB,-20dB积分噪声电压(1Hz~100kHz)<1mV功耗<25uA线性调节率<%B.拓扑构造的选择上图是传统构造的带隙基准,假设尺寸相似,那么输出电压为是负温度系数,对温度求导数,得到公式(Razavi,Page313):其中,。如果输出电压为零温度系数,那么:得到:带入:得到:在27°温度下,输出电压等于,不大于电源电压,可这个电路并不能工作在电源电压下,由于对于带隙基准里的运放来说,共模输入范畴会受到电源电压限制,电源电压的最小值为:其中,是三极管的导通电压,是运放差分输入管对的栅源电压,是运放差分输入管对尾电流源的过驱动电压。对于微安级别的电流,能够认为:这里将差分输入对的体和源级短接以减小失配,同时阈值电压不会受到体效应的影响。假设差分对尾电流源的过驱动电压为100mV,那么,电源电压的最小值为:下表列出了工艺P33晶体管阈值电压和三极管的导通电压随Corner角和温度变化的状况:-40°27°80°slow-826mV-755mV-699mVtypical-730mV-660mV-604mVfast-637mV-567mV-510mVBJT的-40°27°80°slow830mV720mV630mVtypical840mV730mV640mVfast860mV750mV660mV能够计算出在不同温度的Corner角下电源电压的最小值:-40°27°80°slowtypicalfast能够看出,对于大部分状况,电源电压无法确保带隙基准中运放的正常工作,因此必须改善电路构造,使其能够工作在电源电压下。上图是一种实用的低压带隙基准的构造,假设尺寸相似,同样假设:那么,输出电压为:如果输出电压为零温度系数,那么:得到:带入:得到:能够通过设立与的比值,将输出电压设定在任意值。误差放大器输入端在和处,通过将设立为1,将这两点电压设定为BJT导通电压的二分之一,计算出在不同温度和Corner角下电源电压的最小值:-40°27°80°slowtypicalfast能够看到,最坏状况出现在SlowCorner角低温下,电源电压最小值仍然不大于,意味着这种构造能够满足本次低压设计的规定。越大,电源电压的最小值越低,但是带隙基准环路增益也变低了。将设立为1,输出电压可觉得,但是这时候带隙基准的低频PSR会变差,为了提高低频PSR,运放的增益要很高,但是在这种电路中,PSR不仅与运放增益有关,还与输出级PMOS晶体管的输出电阻有关,以下图所示:当PMOS晶体管输出电阻足够小的时候,的栅源电压微小变化引发的电流变化与流过小信号输出阻抗的电流相比能够忽视不计,那么此时能够近似认为的栅源电压交流短路,那么,有:其中为PMOS晶体管的小信号输出阻抗,这个输出阻抗与漏源电压有关系,将PMOS晶体管偏置电流设为5uA,宽长比分三组,各为10um/1um,20um/2um,40um/4um,电源电压设为,漏端加一可变电压V1,V1从0V扫描到,以下图所示:测量PMOS晶体管、、的小信号输出阻抗随V1的变化关系,得到以下数据:能够看到,晶体管的输出阻抗随漏源电压的增加而增加,随沟道长度的增加也变大,当V1升高届时,三种沟道长度的晶体管的输出阻抗减小到大概660k的数值,普通来说,的数量级在100k左右,如果在电源电压为时,带隙基准输出,那么,此时的PSR是:为了提高低频PSR,就必须在尽量提高运放增益的状况下,增加PMOS晶体管的小信号输出阻抗,这一方法首先是通过减小带隙基准输出电压来实现,带隙基准输出电压要接在LDO的误差放大器输入端,如果误差放大器使用NMOS管作为输入差分对,那么其共模输入电压最少为NMOS管的栅源电压加上尾电流源的过驱动电压:用下图能够仿真出误差放大器最低共模输入电压的数值:用5uA的电流偏置二极管连接的宽长比为20um/1um的NMOS管,将其源级用100mV的电压偏置,模拟尾电流源的过驱动电压,将体接到地上,测量晶体管栅极电压,这个电压大致等于误差放大器的最低共模输入电压,成果以下表:-40°27°80°slow945mV876mV830mVtypical822mV753mV704mVfast700mV630mV580mV最坏状况发生在SlowCorner角低温状况,此时误差放大器共模输入电压为,这就意味着如果用NMOS管作为误差放大器输入管,那么带隙基准输出电压不能低于。但是这时候输出级PMOS晶体管的小信号输出阻抗已经变的很小,例如当L=2um时,由上面的图能够看到,输出阻抗为大概为7M欧姆,此时PSR不是很高。因此误差放大器的输入管采用PMOS比较适宜,为了提高匹配,减少噪声,PMOS管的体和源级能够短接,进一步提高了最高共模输入电压。共模输入电压最多为电源电压减去PMOS管的栅源电压再减去尾电流源的过驱动电压:假设过驱动电压为100mV,用同样的手段(宽长比20um/1um,偏置电流5uA)能够得到最高共模输入电压值:-40°27°80°slow383mV445mV492mVtypical484mV548mV595mVfast585mV650mV699mV能够看到,最坏状况发生在SlowCorner角低温下,带隙基准输出电压必须低于383mV才干使全部Corner角都能满足误差放大器共模输入范畴的规定。但是带隙基准输出电压越低,LDO的噪声性能越差,故将带隙基准输出电压设立在400mV,事实上,能够增加PMOS晶体管的宽长比,使在SlowCorner角低温下,最高共模输入电压不不大于400mV即可。把带隙基准输出电压减少到左右,使PMOS晶体管漏源电压有较大的提高,提高了输出阻抗,,如当L=2um时,由上面的图能够看到,输出阻抗为大概为23M欧姆,从而提高了PSR:这个数值还是不够高,必须寻找其它构造来提高PSR。事实上,低频时,PMOS晶体管栅极电压并不是与电源电压同时变化的,如果运放低频增益很高,那么,在低频时,能够认为晶体管、的漏端电压不随电源电压变化,等效为接地,以下图所示:假设、、尺寸同样,当电源电压变化时,PMOS晶体管、、栅极电压变化了,对于,由基尔霍夫电流定律,能够得到:那么,如果输出级PMOS晶体管的等于和的输出阻抗,那么流过的电流将约等于零,PSR会有很大的提高,但是对于、,它们的漏极电压为BJT导通电压,大概为,对于,由于输出电压为,它的漏极电压与、显然不同,因此:为了使它们相等,在晶体管、、漏极加入一层cascode管,以下图所示:这层cascode管强制使晶体管、、的漏极电压相等,从而确保与相等,提高了PSR,由于输出电压为,Cascode管的栅极电压直接接地即可,省去了偏置电路,减少了额外的功耗。固然,这个结论是在运放增益足够大确保运放输入端电压的变化足够小,能够近似认为接地的条件下得出的,那么运放的设计要确保这个条件的成立。为了使运放输入端对地电压基本不变,必须提高环路增益,由于电源电压变化范畴在到内,当电源电压降至时,折叠式共源共栅放大器将不合用,能够采用两级运放,加Miller电容赔偿,也能够采用以下形式的误差放大器构造:这种构造中,在处有一种二极管连接形式的晶体管,它为带隙基准主电路和运放尾电流源提供偏置电压,当电源电压变化时,这个二极管栅极电压和电源电压同时变化,这样一来低频PSR会减小诸多,该运放为单级运放,主级点在第一级输出端,非主级点在处并且在高频,只需在主级点处加电容即可确保稳定性。带隙基准构造(不涉及启动电路)以下图所示:C.零温度系数设计假设、、尺寸相似,且:那么,输出电压的体现式为:若要得到零温度系数,那么根据前面推导过公式,有:带入输出电压的体现式,得到:要得到400mV的输出电压,那么,得到:考虑幅员布局的对称性,将N设为8。现在仿真正温度系数电压特性,理论值为:用的PNP33管,发射结面积用5×5的,Q2和Q4的N=8,Q1和Q2的N=1,Q1和Q2的偏置电流设在1uA,Q3和Q4的偏置电流设在10uA,以下图所示:温度从-40°扫描到80°,测量VQ1-VQ2与VQ3-VQ4随温度变化的曲线,得到下图:实测值为:附上两个Corner角的数据:Cornerslpoefastslow能够看出,正温度系数斜率几乎与偏置电流无关,与Corner角也无关,实测值与理论值基本吻合。现在仿真的负温度系数,理论值为:其中,,假设为,在300K时,能够计算出斜率为。在所关心温度范畴(-40°~80°)内求平均值,用的PNP33管,发射结面积用5×5的,Q1和Q2的N=1,偏置电流分别为1uA和10uA,以下图所示:测量VQ1和VQ2随温度变化的曲线,成果以下:得到负温度系数为:附上两个Corner角的数据:Corner1uA10uAslowtypicalfast能够看出,BJT的负温度系数电压几乎不随Corner角变化,会随偏置电流变化,将带隙基准BJT的静态电流设在10uA以内,那么近似认为负温度系数为:由公式:得到:能够得到:至此,我们得到了产生输出400mV、含有零温度系数电压的带隙基准的电阻比例:电阻比例拟定后,下一步是拟定电阻的绝对数值,这涉及到功耗,噪声,面积的折衷,下面附上带隙基准电路图。从上图中看出,带隙基准的偏置电流正比于流过晶体管、的电流,而流过它们的电流等于:减小,能够减小带隙基准的面积,带来的害处是功耗的增加,然而高的功耗能够减小带隙基准的噪声。的设计上图是小信号电路图,在分析PSRR时,假设电源电压变化了,能够计算出栅极电压的变化量和输出电压变化量,那么:由于晶体管、、不决定各支路电流大小,故在计算PSRR时忽视这三个晶体管,同时另:当电源电压变化后,晶体管栅极电压将发生变化,这个变化是由两条信号通路同时叠加引发,一条通路是:电源电压变化后,有小信号电流流入和节点,信号被运放放大后在栅极产生一种电压,这个电压为:另一条通路是:电源电压变化后,有小信号电流通过流入和源级,流入大小为的电阻后,在栅极产生一种电压,这个电压为:在漏端,根据基尔霍夫电流定律,有:联立上面三个方程组,得到下面公式:得出:由于:因此上面公式简化为:从某种意义上说:越靠近1,PSRR越大。由简化后的公式能够看到,除了增大运放开环增益之外,还能够提高的本征增益和的本征增益。当:和:时,体现式化简为:如果:我们得到:也就是说即使无穷大,还是会变化,直观上能够这样理解:当无穷大的时候,漏端能够认为接地,那么流过的电流一定会流入:因此:现在分析输出端,以下图所示:假设输出晶体管的跨导为,输出阻抗为,假设,那么我们能够得到公式:能够得到PSRR体现式:这个体现式告诉我们一种重要结论:当:足够大的时候,PSRR重要由(尚有)和的匹配程度决定,这也就是为什么要加一层cascode管(下图黑色圈内部分)的因素。加入cascode管后来,晶体管、、漏端电压近似相等,那么它们的小信号输出阻抗的差距就不是很大,跨导也近似相等,因此PSRR会升高。综合以上分析,能够看到,提高PSRR的手段重要由三个,一是带隙基准要含有足够大,这重要是通过提高运放增益和的本征增益来实现,二是提高和的本征增益,三是提高晶体管、、的匹配,能够通过加入cascode管使其漏源电压相等和增加、、的面积减小随机失配两种途径来实现。E.噪声的考虑带隙基准的噪声重要是指中低频()的噪声,高于这个频段的噪声会被电容滤掉,事实上如果带隙基准外接量级的片外电容,那么只需考虑1kHz一下的低频噪声。上图中,由于晶体管、、产生的噪声电流在漏端产生的噪声电压要比晶体管~的噪声电压在漏端产生的噪声电压小倍,因此晶体管、、的噪声能够忽视不计;另外,晶体管、、产生的噪声电压在中低频范畴内被强源级负反馈克制掉,因此也能够忽视不计下面计算带隙基准的噪声。MOS管的噪声能够用一种与其并联的电流源来表达,以下图:单位的平均功率电流为:第一项为热噪声,第二项为噪声,其中和是与工艺有关的常数。运放产生的等效输入噪声电压(实际为电压的平方,表达在1欧姆电阻上产生的噪声功率)为:现在求这个噪声电压到输出端的增益,以下图所示:假设等于,另:由基尔霍夫电流定律:得到:又由于:因此运放噪声在输出端产生的电压为:的在输出端产生的噪声电压能够用下图计算出:假设等于,由基尔霍夫电流定律:得到:又由于:因此的噪声电流在输出端产生的噪声电压为:同理可得的噪声电流在输出端产生的噪声电压为:的噪声电流在输出端产生的噪声电压为:两个电阻在输出产生的噪声电压为:电阻在输出产生的噪声电压为:现在计算电阻在输出产生的噪声电压,以下图所示:设三极管和的小信号电阻分别为和,由于流过三极管的电流相等,因此这两个电阻相等,由基尔霍夫定律:得到:得出电阻在输出产生的噪声电压为:能够得到总的输出噪声电压为:普通来说,有:那么,能够得到:假设:将噪声简化,得到:其中:现在计算和:其中:之前设计的电阻比例为:因此有:因此:因此:将噪声体现式简化,得到:之运用前得到的产生400mV输出电压的电阻体现式:将N=8带入,继续简化,得到:假设流过、、的电流较大,将它们工作在强反型区,为了减少功耗,减小了流过~的电流,将它们工作在亚阈区,运用跨导公式:得到:之前推导得到,在输出带隙基准电压为零温度系数的条件下,与的关系为:带入噪声体现式,得:继续化简,得到体现式:由上面的噪声体现式能够看出,一但电阻、、比例拟定后,运放在输出端产生的噪声电压就与的大小无关了。要减小运放的等效输入热噪声电压,只有一种选择,就是是增加运放的偏置电流。要减小运放的等效输入噪声电压,能够增加或,也能够增加或。由晶体管、、产生的热噪声电压与有关,能够看到,减小不仅减小了电阻本身产生的热噪声电压,并且减小了晶体管、、产生的热噪声电压,付出的代价是流过晶体管、、的电流增加,功耗变大。由上面公式还能够看出,晶体管、、产生的噪声电压也与有关,要减小噪声电压,能够增加,或者减小。通过上面的讨论可知:要减小带隙基准的噪声,一是要减小运放的等效输入噪声电压,能够通过增加电流和晶体管的尺寸来实现。二是要减小电阻和、、的噪声,不仅能够通过增加尺寸来实现,还能够通过在保持、、比例不变的状况下减小来实现,代价是电流增加,造成功耗增加。因此,带隙基准的噪声与功耗和面积是一对矛盾的东西,只能在三者之间折衷。F.电路参数设计上图为带隙基准电路构造,在前面叙述中,我们得到了产生输出400mV零温度系数电压的电阻比例:由流过电流的公式:能够选择电阻进而拟定其它电阻,将设为,得到的值:进而得到:加大、、的尺寸既能够提高它们的匹配从而提高低频PSRR,又能够减少噪声,因此其沟道长度应当获得较大,这里取,沟道宽度选择,finger数等于4,如果finger数取太大,会造成运放反馈环路稳定性下降。由于、与、、是电流镜关系,因此其宽长比与、、相似,但是finger数能够不相似,由于运放反馈环路中非主级点在栅极,因此流过的电流能够大一点将非主级点外推,finger数取4。对于,原则上加大finger数能够增加流过它的电流,减小~的热噪声,但是由于噪声在低频时占更大的比重,它与电流无关,故加太多电流不会减小太多的热噪声,并且浪费功耗,因此将的finger数取2即可,电流为流过的二分之一。对于、、,大的沟道长度使它们的源极电压趋于相等,有助于改善、、小信号输出阻抗的匹配,提高低频PSRR,在这里,、、的尺寸和、、设为相似。对于到,必须增加尺寸,以减小噪声。~的尺寸设为,finger数等于8,~的尺寸设为,finger数等于2,为了减小失调,的尺寸设为,finger数等于8。为了提高负反馈环路的稳定性,使用电容,大小为,finger数等于4。三极管选发射结面积为的管,较大的发射结面积能够减小正向导通压降,从而减少了电源电压。在推导带隙基准温度系数体现式中,默认电阻的温度系数为零,事实上电阻也是有温度系数的,那么,在选择电阻材料时要尽量选择温度系数低的材料。工艺有下列几个电阻,它们的温度系数和方块电阻列表以下:电阻种类器件名TC1R-sheetSiliciden+diffusionrndifSilicidep+diffusionrpdifSiliciden+polyrnpoSilicidep+polyrppoNwellunderstirnwsti1120ohmNwellunderaarnwaa453ohmNon-siliciden+diffusionrndifsab70ohmNon-silicidep+diffusionrpdifsab147ohmNon-siliciden+polyrnposab267ohmNon-silicidep+polyrpposab317ohm从上图能够看到,非硅化p+多晶硅电阻含有远不大于其它种类电阻的温度系数和较大的方块电阻,因此选择非硅化p+多晶硅电阻。尺寸以下表列出:电阻名称尺寸Finger数阻值8、、、3926G.启动电路该带隙基准有三个简并点,第一种简并点为正常状态,输出400mV基准电压,第二个简并点为全部晶体管都关断、三极管截止的状态,此时电路里没有电流流过,第三个简并点是这样的,只有三极管处在关断状态,和导通,有电流流过,此时运放正负输入端电压相等,和栅极电压稳定在一种随机值,输出电压在0mV到400mV之间(远不大于400mV靠近0V)。为了使电路在启动时不至于错误的工作在两个简并点上,必须加额外的启动电路,使电源上电完能够确保电路工作在正常状态。黑圈内是该带隙基准的启动电路,由晶体管、、构成(栅极接地)。下面阐明工作原理:一开始电源没上电时,全部节点电压都为零。当电源电压上升时,由于没有电流流过二极管连接的,因此的栅极电压将跟随电源电压变化,当电源电压上升到不不大于管的阈值电压时,和导通,有电流流入和的栅极,由于栅极对地能够当作是一种大电容,并且是倒比管,跨导即驱动能力很小,因此这个节点电压上升速度非常缓慢,在电源电压不高的时候能够认为是近似接地,因此的栅源电压随着电源电压的升高继续增大,电流经流入栅极,造成其栅极电压增大,如图中黄色线所示,此时栅极电压被拉到靠近地的电位。随着电源电压继续上升,和导通,栅源电压逐步增大,和漏极电压开始上升,直到导通三极管和,此时,栅极电压上升到足矣关断的程度,流过的电流最后减为零,由于此时启动电路已经不参加反馈,因此电路固有的负反馈使电路最后工作在正常状态。通过增加的宽长比、减小的宽长比以及增加的尺寸,能够提高启动电路的速度。全部管子的尺寸在下表列出。器件名称尺寸器件名称尺寸H.仿真成果温度系数仿真由于带隙基准的电源电压规定是到,仿真两种电源电压下不同Corner角的温度系数,温度从-40°变化到80°。下图为电源电压为时不同Corner角下输出电压随温度变化的曲线:由的温度系数体现式:能够看出,三极管导通电压随Corner角的变化同样影响了的温度系数,造成在不同Corner角下温度系数不同。事实上也能够这样解释,之前已经阐明,BJT的负温度系数电压几乎不随Corner角变化,这个结论是建立在BJT的电流不随Corner角变化的前提下的,事实上,当Corner变化后,电阻阻值的变化引发了偏置电流的变化,从而造成BJT的负温度系数电压的变化。在typical状况下,正温度系数与负温度系数刚好抵消,因此曲线呈开口向下的抛物线形状,在fastCorner角,由于变大,造成负温度系数变小,从而正温度系数项占优势,因此输出电压随温度升高直线增加。在slowCorner角,由于变小,造成负温度系数变大,从而负温度系数项占优势,因此输出电压随温度升高直线减小。下表总结了电源电压为时输出电压的数据。Corner输出电压变化量温度系数typical407mV℃fast415mV℃slow399mV℃下表总结了电源电压为时输出电压的数据。Corner输出电压变化量温度系数typical407mV9ppm/℃fast415mV35ppm/℃slow399mV℃能够看到,输出电压几乎不随电源电压变化,但是随Corner角变化比较大,因素解释以下:测量Corner角下电阻和三极管导通电压变化的关系,得到:Cornertypical692mVfast713mVslow31k674mV由带隙基准输出电压体现式:得到下表:Cornertypicalfastslow能够看出,即使电阻的比值在不同Corner角下稍有变化,但是影响输出电压变化的重要因素是三极管导通电压,将减小能够减少输出电压随Corner角变化的程度,但是输出电压会变低。PSRR的仿真下图为typicalCorner角常温时电源电压为时PSRR的曲线:PSRR在DC时为-89dB,在1MHz时为-19dB。由于在全部Corner角下1MHz的PSRR都约等于-20dB,因此下面不再列出1MHz时的PSRR。下表总结了电源电压为时低频PSRR的数据。Corner-40°27°80°typical-99dB-89dB-86dBfast-66dB-86dB-91dBslow-80dB-86dB-85dB下表总结了电源电压为时PSRR的数据。Corner-40°27°80°typical-91dB-90dB-88dBfast-91dB-89dB-87dBslow-92dB-90dB-89dB能够看出,除去-40°fastCorner角,带隙基准的低频PSRR最高-99dB,最低为-80dB,在大多数Corner角下为-90dB左右,唯独在电源电压、温度为-40°、fastCorner角时,PSRR降到了-66dB,因素解释以下:上图为在电源电压、温度为-40°、fastCorner角时带隙基准部分电路的截图,能够看到与漏端电压为,漏端电压为,它们之差为。看看在其它Corner角下这两端电压之差,下表列出:电源电压为时:Corner-40°27°80°typicalfastslow电源电压为时:Corner-40°27°80°typicalfastslow能够发现在电源电压、温度为-40°、fastCorner角时漏端电压与漏端电压之差远远不不大于其它Corner角。由于晶体管的跨导和输出阻抗要随漏源电压变化,因此在电源电压、温度为-40°、fastCorner角时,与跨导和输出阻抗匹配程度最差,根据之前推导的PSRR体现式:能够看出,在与跨导和输出阻抗匹配很差的状况下,PSRR会变差,下面解释为什么在电源电压、温度为-40°、fastCorner角时与漏端电压之差最大。对于晶体管来说,它工作在饱和区的条件是其漏端电压必须不大于的阈值电压,并且漏端电压等于三极管的导通电压,也就是说要满足:现在测量在各个Corner角下变化的状况,列表以下:电源电压为时的值:Corner-40°27°80°typical806mV-900mV=-94mV692mV-850mV=-158mV600mV-810mV=-210mVfast827mV-819mV=8mV713mV-768mV=-55mV621mV-727mV=-106mVslow791mV-978mV=-187mV672mV-926mV=-254mV580mV-890mV=-310mV电源电压为时的值:Corner-40°27°80°typical=-544mV=-608mV=-670mVfast=-413mV=-477mV=-529mVslow=-669mV=-737mV=-800mV在电源电压、温度为-40°、fastCorner角时,三极管导通压降最大,并且超出了晶体管的阈值电压,造成晶体管进入线性区,漏源电压下降,输出阻抗下降,从而使漏端电压与漏端电压之差变大,造成与不匹配,减少了PSRR。由于的体是接在电源电压上,而源级电压不会随随电源电压变化,因此当电源电压升高到后,由于体效应,的阈值电压会升高到左右,使工作在饱和区,因此在电源电压、温度为-40°、fastCorner角时,PSRR能够达成-91dB。要解决电源电压、温度为-40°、fastCorner角时PSRR很差这个问题,能够将的源极电压升高,将输出电阻分成两个大小相等阻值为二分之一的电阻,串联在输出端,将、、的栅极接到这两个电阻中间,将栅极电压偏置到,这样在全部Corner角下都工作在饱和区了,修改的电路以下图所示:下表总结了电源电压为时,修改后的电路的低频PSRR数据。Corner-40°27°80°typical-97dB-94dB-88dBfast-103dB-93dB-87dBslow-81dB-94dB-90dB现在,fastCorner、-40度的PSRR有-103dB,比之前提高了37dB。最差PSRR发生在slowCorner、-40度,为-81dB。重新测量温度特性,成果与修改之前的电路基本相似。启动电路的仿真下表列出了在各个Corner角下启动电路的启动时间数据,启动电路上电时间设为1ms:电源电压为时:Corner-40°27°80°typical791us745us703usfast733us680us665usslow848us797us773us电源电压为时:Corner-40°27°80°typical348us318us301usfast313us296us278usslow367us344us328us电源电压越高,启动电路速度越快,晶体管的阈值电压越小,启动速度越快。在、fastCorner、80度下,启动时间最快,为278us,最慢是、slowCorner、-40度下,启动时间为848us。功耗的仿真由于、、、的尺寸同样,因此流过它们的电流相等,的尺寸为的二分之一,因此流过的电流也为的二分之一,故总电流等于:由于得温度系数很小,因此只需计算Corner角下功耗的数据,附上在Corner角下的数值。Cornertypicalfastslow31k计算得到:仿真成果显示,电源电压为时:Corner-40°27°80°typicalfastslow电源电压为时:Corner-40°27°80°typicalfastslow带隙基准的消耗的电流最少为,最多为。噪声的仿真仿真在typicalCorner、常温、电源电压在下,频率从1Hz到100kHz内的噪声电压曲线,得到下图:在1Hz时,输出噪声电压为,在100kHz时,输出噪声电压为,将噪声在整个频带内积分,得到总噪声电压为:,带隙基准产生的输出噪声电压非常大,下面为Corner角的数据。电源电压为时:Corner-40°27°80°typicalfastslow电源电压为时:Corner-40°27°80°typicalfastslow最差状况下输出噪声电压为,不大于1mV。要减小输出噪声,必须将电阻阻值减小,这就意味着功耗的增加,同时要增加晶体管的尺寸,意味着面积的增加,本次设计中为了减少功耗和面积,噪声性能自然比较低。环路稳定性的仿真在栅极与栅极处断开反馈环路,加入1T亨的大电感和1T法的大电容,连接方式以下图所示:在电容底端接一电压源,交流信号设立为1,相位设立为零,在栅极测得的幅频特性曲线即为带隙基准的环路增益,在电源电压为、typicalCorner、常温时测得的曲线以下图所示:可知低频环路增益为,相位裕度为61°,仿真全部Corner角下的低频环路增益和相位裕度。电源电压为时:Corner-40°27°80°typical,°,61°,64°fast,°,°,°slow53dB,°,°49dB,°电源电压为时:Corner-40°27°80°typical,56°,°,°fast,57°,61°,63°slow,°,°,°在全部状况下,增益最低为在slowCorner、80°时,为49dB。由

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论