实验综合步骤_第1页
实验综合步骤_第2页
实验综合步骤_第3页
实验综合步骤_第4页
实验综合步骤_第5页
已阅读5页,还剩4页未读 继续免费阅读

付费下载

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验八4X4keyboard实验一、实验目的(1)学习QuartusⅡ9.0的基本操作。(2)熟悉教学实验箱的使用。(3)初步掌握Verilog语言程序的设计输入,编译,仿真和调试过程。二、实验原理利用行列式扫描原理编写Verilog语言程序对4X4键盘进行扫描,并将扫描值送LED显示。三、实验步骤1、建立工程运行QuatrusII软件,建立工程(key.qpf)。2、建立文本文件建立文本文件。File→New,选择VerilogHDLFile。输入下述程序:modulekeyboard(clk,row,col,key);inputclk; //50MHZ时钟输入input[3:0]col; //列output[3:0]row; //行output[3:0]key; //按键值reg[3:0]row;reg[3:0]key;reg[5:0]count; //时钟计数器reg[2:0]state; //状态标志regkey_flag; //按键标志位regclk_500khz; //500KHZ时钟信号reg[3:0]row_reg; //寄存扫描行值reg[3:0]col_reg; //寄存扫描列值always@(posedgeclk) //500KHZ扫描时钟信号if(count>=50)beginclk_500khz<=~clk_500khz;count<=0;endelsecount<=count+1;always@(posedgeclk_500khz)case(state)0:begin key_flag<=1'b0; //清按键标志row[3:0]<=4'b0000; //行线全部拉低,确定有没有按键被按下if(col[3:0]!=4'b1111) //有键按下(列线有被拉低,数据出现不全1) begin row[3:0]<=4'b0111; //扫描第0行(第0行线拉低) state<=1;//转到第1状态,扫描第0行 end elsestate<=0;//没有键按下,返回case0,重新扫描end1:begin if(col[3:0]!=4'b1111)//第0行有键按下(列线有被拉低,数据出现不全1) state<=5;//转到第5状态,保存行列信息 else begin row[3:0]<=4'b1011;//扫描第1行(第1行线拉低) state<=2;//转到第2状态,扫描第1行 endend2:begin if(col[3:0]!=4'b1111)//第1行有键按下(列线有被拉低,数据出现不全1) state<=5;//转到第5状态,保存行列信息 else begin row[3:0]<=4'b1101;//扫描第2行(第2行线拉低) state<=3;//转到第3状态,扫描第2行 endend3:begin if(col[3:0]!=4'b1111)//第2行有键按下(列线有被拉低,数据出现不全1) state<=5;//转到第5状态,保存行列信息 else begin row[3:0]<=4'b1110;//扫描第3行(第3行线拉低) state<=4;//转到第4状态,扫描第3行 endend4:begin if(col[3:0]!=4'b1111)//第3行有键按下(列线有被拉低,数据出现不全1) state<=5;//转到第5状态,保存行列信息 else state<=0;//没有键按下,返回case0,重新扫描end5:begin if(col[3:0]!=4'b1111)//(列线有被拉低,数据出现不全1,说明按键没松开) begin row_reg<=row;//保存扫描列值 col_reg<=col;//保存扫描行值 key_flag<=1'b1;//有键按下状态标志 state<=5;//返回状态5。(等待按键松开) end else state<=0;endendcasealways@(clk_500khzorrow_regorcol_reg)beginif(key_flag==1'b1) begin case({row_reg,col_reg})//行,列 8'b0111_1110:key<=4'h0; 8'b0111_1101:key<=4'h1; 8'b0111_1011:key<=4'h2; 8'b0111_0111:key<=4'h3; 8'b1110_1110:key<=4'h4; 8'b1110_1101:key<=4'h5; 8'b1110_1011:key<=4'h6; 8'b1110_0111:key<=4'h7; 8'b1101_1110:key<=4'h8; 8'b1101_1101:key<=4'h9; 8'b1101_1011:key<=4'hA; 8'b1101_0111:key<=4'hB; 8'b1011_1110:key<=4'hC; 8'b1011_1101:key<=4'hD; 8'b1011_1011:key<=4'hE; 8'b1011_0111:key<=4'hF; endcase endendendmodule将程序保存为keyboard.v。3、将设计程序文件keyboard.v生成元件符号。工程窗口切换到文件列表栏,右击keyboard.v文件在弹出菜单中选择:CreateSymsbolFileforCurrentFile,如下图所示:也可以按主工具栏上的“File”→“Create/Update”→“CreateSymsbolFileforCurrentFile”进行操作。4、重复步骤2,3建立display.v文件和display元件符号。display.v输入下述程序:moduledisplay(inputwire[3:0]din,outputreg[7:0]dout,outputwire[7:0]ledsel);assignledsel=8'b11111110;always@(din)begincase(din)4'b0000:dout=8'b00111111;4'b0001:dout=8'b00000110;4'b0010:dout=8'b01011011;4'b0011:dout=8'b01001111;4'b0100:dout=8'b01100110;4'b0101:dout=8'b01101101;4'b0110:dout=8'b01111101;4'b0111:dout=8'b00000111;4'b1000:dout=8'b01111111;4'b1001:dout=8'b01101111;4'b1010:dout=8'b01110111;4'b1011:dout=8'b01111100;4'b1100:dout=8'b00111001;4'b1101:dout=8'b01011110;4'b1110:dout=8'b01111001;4'b1111:dout=8'b01110001;default:dout=8'b00000000;endcaseendendmodule5、建立key.bdf文本文件建立.bdf文本文件。File→New,选择BlockDiagram/SchematlicFile。点击如下图红色标示处的SymbolTool按

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论