器件时序电路实验报告_第1页
器件时序电路实验报告_第2页
器件时序电路实验报告_第3页
全文预览已结束

付费下载

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

时序电路实验报告实验目的(1)常用时序逻辑电路的分析及测试方法。(2)用JK、D触发器构成的计数器、寄存器的工作原理及逻辑功能测试。(3)MSI集成计数器(74LS192)、寄存器(74LS194)的测试方法与使用方法。实验仪器与元器件HBE硬件基础电路实验箱、双踪示波器;元器件:74LS00、74LS112、74LS175、74LS192、74LS194。实验内容JK触发器JK触发器74LS112,置位端SD、复位端RD及输入端J、K分别接“逻辑电平”开关,输出端Q和Q'分别接“电平显示”发光二极管,VCC端和GND端分别接+5V电源的正负两极,CP端接手动单脉冲源。连接电路完成后,接通电源完成测试,观察手动脉冲CP变化后触发器的状态,将测试结果记入表中。输入端输出端逻辑功能SDRDCPJKQnQn+101xxxx1置110xxxx0置0110xxx0保持111xxx0保持11上升沿xx00保持111111下降沿0000记忆111111下降沿0100置0111011下降沿1001置1111111下降沿1101计数1110结论:74LS112具有J、K触发器逻辑功能,SD有效RD无效时,置1;SD无效RD有效时,置0;74LS112为下降沿触发,当J=0K=0时,记忆;当J=0K=1时,置0;当J=1K=0时,置1;当J=1K=1时,计数。异步二进制加法计数器Q3Q2Q2SD“1”JK触发器JKJK触发器JK触发器JK触发器QCLKQCLKQCLKCPRD按上图连接电路。三个触发器的输出端Q1、Q2、Q3分别接电平显示,J、K端悬空,置位端SD和复位端RD接逻辑电平开关,CP端接手动单脉冲源,VCC和GND端分别接+5V电源的正、负极。由CP端输入单脉冲,记录数据。CP输出(二进制码)十进制数Q3Q2Q1000001001120102301134100451015611067111780000结论:组合电路具有3位二进制加法计数器功能。移位寄存器Q3Q2Q1D触发器D触发器D触发器D触发器D触发器D触发器QDQDQCLKCLKCLKCPRD按上图连接电路,三个触发器的输出端Q1、Q2、Q3分别接电平显示,第一级触发器F1的输入端D以及复位端RD接逻辑电平开关,CP端接手动单脉冲源,VCC和GND端分别接+5V电源的正负极。连接电路完成后接通电源,先清零,在每一个手动CP单脉冲作用下,由D端分别输入高低电平“100”。观察各触发器的输出状态,记入表格。CP寄存器中的数码移位过程Q3Q2Q10000清零1001右移12010右移03100右移0结论:组合电路具有移位寄存

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论