电子信息工程电子技术研发电子工程师实习生实习报告_第1页
电子信息工程电子技术研发电子工程师实习生实习报告_第2页
电子信息工程电子技术研发电子工程师实习生实习报告_第3页
电子信息工程电子技术研发电子工程师实习生实习报告_第4页
电子信息工程电子技术研发电子工程师实习生实习报告_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

电子信息工程电子技术研发电子工程师实习生实习报告一、摘要2023年7月1日至2023年8月31日,我在XX公司担任电子技术研发电子工程师实习生,负责XX项目中的电路设计与仿真工作。通过运用CadenceAllegro和MATLAB,完成了3个模块的PCB布局布线,信号完整性测试数据偏差控制在±2%以内,有效提升了系统稳定性。参与开发了基于FPGA的信号处理算法,处理速度提升15%,并撰写了2份技术文档,总结了高频信号传输的阻抗匹配优化方法,可应用于类似场景的信号完整性改进。二、实习内容及过程2023年7月1日至2023年8月31日,我在XX公司实习,岗位是电子技术研发电子工程师实习生。实习目的主要是把学校学的理论知识跟实际项目对接起来,看看自己到底适合哪块。公司主要是做高端电子设备的,产品线挺多的,我参与的团队负责通信设备的信号处理模块。我跟着师傅做了个基于FPGA的数字滤波器项目,目标是把采样率从1GHz提到1.2GHz。刚开始挺懵的,因为学校做的项目采样率最高也就500MHz,这个直接翻倍感觉压力特别大。师傅给了我之前的开发文档,里面全是眼花缭乱的公式和波形图,我花了整整一周时间才把采样定理和Nyquist定理搞明白,还看了几篇关于FPGA资源优化的论文。实际动手的时候发现时钟树设计特别关键,第一次设计的时钟偏移太大,导致信号在FPGA内部乱跑,眼图全是毛刺。我重新用Vivado的ClockingWizard工具,把PLL的分数分频系数调了三版才稳住,最终的眼图抖动从70ps降到了35ps,师傅说这已经达到行业里不错的水平了。期间还用MATLAB做了仿真,把理论参数转化成实际可用的配置文件,这个过程中深刻体会到阻抗匹配的重要性,特别是高频信号,50欧的微带线如果走线宽度跟仿真模型差5%,反射损耗可能就飙升10dB。另一个挑战是调试ADC采样时的Jitter问题,测试数据一直飘忽不定,跟师傅熬夜抓了两天数据才锁定是电源轨噪声引起的。我们用了示波器加探针隔离,发现地线环路面积太大,回流电流在地平面产生了微分电压,最后通过在关键节点加磁珠和去耦电容才把噪声抑制住,采样数据稳定性提升了一倍。这段经历让我明白,做射频电路不能只盯着原理图,PCB布局的细节往往决定了成败。实习期间还参与了PCB阻抗控制的培训,虽然公司用的EDA工具挺先进,但师傅说最关键的还是前期的阻抗设计。他们用的4层板BGA层是微带线,电源层是完整接地平面,我设计的那个滤波器模块通过调整参考平面和走线宽度,把传输线的特性阻抗控制在52±1欧,这样信号反射控制在15dB以内。虽然最后测试数据偏差只有±2%,但师傅说这跟阻抗一致性密切相关,现在回想起来这个教训太深刻了。这八周时间让我明白,做硬件开发不能光靠理论,必须会熟练用各种EDA工具,像CadenceAllegro画板子要快,还要懂脚本自动布线;MATLAB做算法仿真是基本功,FPGA开发不能只会写代码,时钟树和电源完整性设计太重要了。我现在特别清楚自己要学什么,比如EMC设计,学校课程没怎么涉及,但公司里做高端产品的都要求会。最大的收获是学会了怎么跟师傅和同事沟通,有时候问题明明是自己没看懂原理,但换个说法别人可能就明白了。当然实习中也发现一些问题,比如公司对实习生培训太少了,虽然给了开发文档,但很多底层原理都没细讲,导致我花了大量时间查资料。另外岗位匹配度也有点问题,我主要学的是模拟电路,但分配的任务偏数字,好在师傅人特别好,主动教我不少东西。建议公司可以给新人开几节EDA工具的速成课,比如脚本和自动化布线那部分,现在回想起来要是早点学,效率能高不少。还有可以搞个新人项目案例库,把常见问题都总结一下,省得我们每次都走弯路。三、总结与体会这八周在XX公司的实习,让我对电子信息工程的理解从书本概念彻底变成了手边实实在在的项目。7月1号刚进公司时,面对FPGA开发任务还是有点懵,特别是采样率翻倍的指标,直接压力山大。后来通过啃师傅给的资料、跑仿真、调参数,最后把数字滤波器的采样率从1GHz提到1.2GHz,眼图抖动从70ps降到35ps,虽然数据上只是提升15%,但这个过程让我真正掌握了高频信号处理的门道。这段经历的价值闭环就是,从不知道怎么下手,到能独立完成模块开发,中间所有的尝试、失败、再尝试,都变成了我未来简历上实实在在的经历。这次实习也让我职业规划更清晰了。之前我总在模电和数电间摇摆,现在特别想往射频或高速数字方向走。公司里做通信设备的经验让我意识到,学校教的那些基础理论只是骨架,真正厉害的工程师都得懂PCB阻抗控制、时钟树设计、EMC调试这些“软技能”。我记着调试ADC采样Jitter时,师傅教我用示波器抓电源噪声,那堂课让我明白做硬件开发不能只盯着原理图,物理实现太重要了。现在我在想,接下来学习要重点补EMC和热设计这块,可能真得去考个相关的工程师认证,比如高级射频工程师认证,不然以后求职可能都分不到好平台。行业趋势这块,我观察到现在通信设备对采样率、功耗的要求越来越高,5G/6G时代可能还会更卷。像我们做的项目,之前1GHz采样率已经算挺高了,现在客户要2GHz的方案,这逼着工程师必须用更先进的FPGA和更优化的算法。我用的Vivado工具里,自动时钟树布局功能特别强大,但师傅说国内很多公司还在手动调参数,差距太明显了。这也让我意识到,学校教的那些基础理论必须学扎实,不然真进入职场会非常被动。未来学习我要把PLL设计、信号完整性优化这些课题啃下来,争取把MATLAB仿真和FPGA开发结合得更紧密,毕竟现在很多高端产品都是软硬协同设计的。八周时间心态转变挺大的。以前做实验遇到问题就喊导师,现在独立接手模块开发,半夜调试数据波动睡不着是常事。记得8月15号调试滤波器时,数据反复飘忽,折腾到凌晨三点才找到是地线环路问题,那一刻突然明白什么叫工程师的责任感。这种抗压能力、解决问题的毅力,比单纯会多少技能更宝贵。未来无论是考研深造还是直接工作,这种心态都得保持下去。实习也让我发现,做技术不能闭门造车,要像师傅那样多看行业论坛,关注EETimes、电子设计这类公众号,了解最新工艺和标准,这样才能跟得上行业节奏。总的来说,这次实习让我从一个“纸上谈兵”的学生,真正变成了一个有想法、能动手的准工程师,这种感觉太棒了。四、致谢感谢XX公司给我这次实习机会,让我能在实际项目中学习和成长。特别感谢我的导师,他不仅在技术上给

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论