全加器-实验报告_第1页
全加器-实验报告_第2页
全加器-实验报告_第3页
全加器-实验报告_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

深圳大学实验报告课程名称:数字电路实验项目名称:全加器学院:信息工程学院专业:指导教师:报告人:学号:班级:实验时间:2011-11-7实验报告提交时间:2011-11-26教务处制ByDZ实验目的:熟悉全加器的功能并掌握利用全加器所完成的加法运算;利用全加器来产生组合逻辑函数。实验仪器:RXB-1B数字电路实验箱器件:74LS544路2-3-3-2输入与或非门74LS2834位二进制超前进位全加器74LS484线至七段译码器/驱动器(BCD输入,有上拉电阻)共阴极七段显示数码管8实验任务:任务一:自行设计实验电路和记录表格。输入端接数字电路实验箱的逻辑开关、输出端接数字电路实验箱的电平指示灯,观察输出结果Sn及进位Cn,并记录下来。任务二:用全加器74LS283设计一个代码转换电路,把四位余3码用十进制数在LED七段数码管上显示出来。设计方法提示通过余3码与8421BCC码对应关系找出两种码之间的关系,从而得到码制变换电路。8421BCC码到七段数码管的译码及驱动可采用74LS48,显示可采用七段数码管。自行查找集成电路数据手册。查到74LS48的功能和外引脚排列图。实验方法提示按设计的电路连线,将余3码输入端d3、d2、d1、d0分别接到四个逻辑开关,按表所列出的余3码设置四个逻辑开关的状态,记录七段数码管的数字,验证是否符合要求。十进制数余3码8421码0OO11O0001O100O0012O101OO103O110O0114O111O10051000O10161001O11071010O111810111000911001001数据处理:设计表格如下A4A3A2A1B4B3B2B1CI0F4F3F2F1C04000000000100010001010001000001000011100101101指导教师批阅意见:成绩评定:

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论