实验三、计数译码显示电路.ppt_第1页
实验三、计数译码显示电路.ppt_第2页
实验三、计数译码显示电路.ppt_第3页
实验三、计数译码显示电路.ppt_第4页
实验三、计数译码显示电路.ppt_第5页
已阅读5页,还剩4页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、实验三 计数、译码和显示电路,一、实验目的 1.进一步学习译码器和七段显示器的使用方 法; 2.掌握构成六十进制计数、译码和显示电路; 3.掌握构成任意进制计数、译码和显示电路 功能。,二、设计任务与要求,1.基本内容 (1)用中规模集成电路,设计六进制计数器(置 数法)、十进制计数器(复位法)。 (2)设计一个六十进制计数、译码和显示电路。 2.扩展内容 用Multisim7设计一个(60+台号)进制计数器。,三、实验原理,用74LS161设计任意进制计数器。六十进制计数、译码和显示电路的方框图如图所示。,译码器,六进制计数器,十进制计数器,译码器,Q4 Q3 Q2 Q1,CP,Q4 Q3

2、Q2 Q1,74LS161管脚及功能表,见实验指导书P117,计数器74LS161(用Mulitisim7仿真74LS163)为4位二进制加法计数器,163的LD,CR端子是同步的。设计要用同步脉冲。,三、实验原理,在 Mulitisim7 左边,里的,中的DCD_HEX,为带译码器的数码管,SEVN_SEG_COM_A为不带译码器的共阳极数码管。,四、实验仪器、设备与器件,1.电子实验箱。 2.集成电路: 74LS161(2)74LS00 ,74LS30 。 3.共阴数码管(公共端接地)。,五、实验内容与步骤,1.用置数法设计六进制计数器,用复位法设计十进制计数器,并在实验台上实现; 2.设计一个六十进制计数器,并在实验台上实现; 3.用Multisim7设计一个在六十进制计数基础上,加上你所在实验台号的译码和显示电路 (扩展)。,六、实验报告与要求,1. 画出六十进制计数基础上加你所在的实验台号的译码和显示的逻辑电路,标出引脚号。 2. 分析实验中出现的故障原因,并总结排除

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论