数字电子技术课件第6章.ppt_第1页
数字电子技术课件第6章.ppt_第2页
数字电子技术课件第6章.ppt_第3页
数字电子技术课件第6章.ppt_第4页
数字电子技术课件第6章.ppt_第5页
已阅读5页,还剩103页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、第6章,时间序列逻辑门电路,教育内容,6.1概要6.2时间序列逻辑门电路的分析方法6.3一些常用的时间序列逻辑门电路6.4时间序列逻辑门电路的设定修改方法,教育要求,1 .重点把握的内容: (1)时间序列逻辑门电路的概念和电路构成特征(2)同步时间节点电路的一般分析方法(3)同步计数器的一般分析方法(4)任意的二进制计数器2 .一般把握的内容: (1)同步、非同步的概念、电路的现状、子状态、有效状态、无效状态、有效周期、无效周期、自启动的概念、登录的概念(2)同步时间节点逻辑门电路的设定、订正方法。 6.1概要,1,组合电路和时间节点电路的不同,1 .组合电路:电路的输出只与电路的输入有关,与

2、电路之前时刻的状态无关。 2 .时间节点电路:电路在某个规定时刻的输出,依赖于该时刻电路的输入,也依赖于之前的时刻电路的状态,用触发器保存,时间节点电路:组合电路、触发器、电路的状态依赖于时间序列,时间节点电路在任意时刻的稳定输出,不仅是该时刻的输入信号,构成时间节点逻辑门电路的基本单位针织面料也是触发器二、时间节点逻辑门电路分类:根据工作特点,同步时间节点逻辑门电路、异步时间节点逻辑门电路、所有触发器状态的变化均发生在同一时钟控制信号工作中云同步。 触发状态的变化并非发生在云同步中。输出的特点,毫米波型时间节点逻辑门电路、高沼地型时间节点逻辑门电路、输出不仅取决于存储电路的状态,还取决于电路

3、的当前输入。 输出仅取决于内存电路的状态,与电路的当前输入无关。 三、时间节点逻辑门电路的功能描述方法、特性方程式:描述触发逻辑功能的逻辑表达式。 驱动方程:(激励方程)触发输入信号的逻辑表达式。 时钟方程:控制时钟CLK的逻辑表达式。 状态方程:(二次方程)二次输出的逻辑表达式。 驱动方程代入特性方程得到状态方程。 输出方程:输出变量的逻辑表达式。 反映了逻辑方程组、2 .状态表、输出z、二次Q*和输入x、当前状态q之间的关系的表。 3、一种状态图,其反映了时间节点电路的状态转换规则以及与该状态转换规则相对应的投入产出取值关系的格拉夫。 箭头:当前状态,箭头:次状态,标记:投入产出,4 .时

4、间统计图表,时间统计图表也被称为动作波形图,以波形的形式表示输入信号、输出信号、电路的状态等的可能的值的时间对应关系。 另外,这些个的四种方法并不从侧面强调时间节点电路的逻辑功能的特征,而是能够彼此基本上相同并且相互变换。电路图、时钟方程式、驱动方程式和输出方程式、状态方程、状态图、状态表、时间节点统计图表、1、5、时间节点电路的解析步骤:4、6.2时间节点逻辑门电路的解析方法、判决电路逻辑功能、检查有效周期:由有效状态构成的周期。 无效状态:在时间节点电路中未被使用的状态。 无效循环:形成无效状态循环时,称为无效循环。 自启动:根据CLK,如果无效状态能够自动进入有效周期,则说电路能够自启动

5、,否则就说不能自启动。 例6.2.1、解:编写方程式、驱动方程式、同步时间节点电路、时间校正方程式省略。 求出输出方程式、状态方程,将驱动方程式代入JK触发器的特性方程式,说明电路的状态方程:校正运算、列状态转换表、状态迁移图、时间统计图表、电路功能,这是同步7进制加法计数器,可以自启动。代入例6.2.3、解:写入方程式、驱动方程式、d触发器的特性方程式,求出电路的状态方程、输出方程式、状态方程,修正运算、列状态转换表、状态迁移图、电路状态、迁移方向,如果描绘00的A=1,则为2二进制位2进制减法计数器。 在一些常用的时间节点逻辑门电路、暂存器和移位暂存器、1、暂存器、数字电路中,将用于存储二

6、进制数据和查询密码的电路称为暂存器。 暂存器由具有内存功能的触发器组合而成。 一个触发器可以存储一个二进制位的二进制代码,存储n个二进制位的二进制代码的暂存器必须由n个触发器构成。 同步触发器构成、4二进制位暂存器、边缘触发器构成、(1)清除。 异步清除。 即,有(2)发送数。 时,CLK上升沿进给数。 即:(3)保持。 CLK上升沿以外的时间,暂存器内容不变。2、经由移位暂存器、一次移位暂存器、0、0、1、0、1、4个CLK信号等,将串行输入的4个二进制位查询密码全部进入暂存器,在云同步内的4个触发器输出端得到残奥电平输出查询密码。 首先,将4个二进制位的数据并行输入移位暂存器的4个触发器,

7、经过4个CP,从串行输出端依次输出4个二进制位的查询密码,实现数据的残奥串行转换。 (1)单向移位暂存器中的数字能够在CLK脉冲操作下依次向右移位或者向左移位。 (2)n二进制位单向移位暂存器可存储n个二进制位的二进制代码。 用n个CLK脉冲完成串行输入动作,之后,能够从Q0Qn-1侧得到残奥电平的n二进制位二进制数字,进而用n个CLK脉冲实现串行输出动作。 (3)如果串行输入端状态为0,则在n个CLK脉冲后,暂存器被清除。、双向移位暂存器、两张74LS194A与8二进制位双向移位暂存器连接,由双向移位暂存器74LS194构成节日彩色灯控制电路,S1=0、S0=1右移位控制、Q=0时LED点亮

8、、0按钮清除、本节总结、分类:计数器十进制计数器、n进制计数器、加法计数器、同步计数器、异步计数器、减法计数器、可逆计数器、减法计数器、可逆计数器、二进制计数器、十进制计数器、n进制计数器279页图6.3.10, 4、4二进制位二进制同步相加计数器因为计数脉冲的频率是f0,Q0、Q1、Q2、Q3端输出脉冲的频率是f0的1/2、1/4、1/8、1/16的顺序,所以也称为分频器。 4二进制位集成二进制同步相加计数器74LS161/163、预定径套控制端子、数据输入端子、异步再定径套端子、操作状态控制端子、进位输出、(a )大头针布局图、4比特同步二进制计数器74161菜单、74161具有与异步清零

9、同步的定径套功能。 n二进制位二进制同步减法计数器的接续规则:第284页图6.3.15, 4、4二进制位综合二进制同步可逆计数器74LS191、前置定径套控制端子、使能端子、加减控制端子、串行摇滾乐输出、4比特同步二进制可逆计数器74LS191具有非同步清除和非同步计数功能, 同步十进制加法计数器:根据同步二进制加法计数器的化学基被校正,同步十进制加法计数器74LS160和74LS161的逻辑图和功能表相同,不同之处在于74LS160为十进制,74LS161为单摇滾乐和双摇滾乐的2 属于单摇滾乐的有74LS190等,属于双摇滾乐的有74LS192等。 74LS190和74LS191的逻辑图和菜

10、单相同74LS192和74LS193的逻辑图和菜单相同。、2、异步计数器、1、异步二进制计数器、3二进制位异步二进制加法计数器、触发连接下降沿触发、Q0连接CLK1、Q1连接CLK2。 触发器上升沿时,请在Q0上连接CLK1,在Q1上连接CLK2。3二进制位异步二进制减法计数器、触发连接下降沿触发、CLK1、CLK2。 上升沿被触发器后,请连接CLK1、CLK2。2、定径套异步十进制计数器、异步二五十进制计数器74LS290、0端子、9端子,当从CLK0端子输入计数脉冲时,从Q0端子引出输出,当从CLK1端子输入可得到二进制计数器的计数脉冲时,从Q1Q3引出输出将5进制计数器CLK1连接到Q0,将CLK0作为输入到云同步,从Q0Q3导出输出,得到8421查询密码10进制计数器。74LS290菜单、缺点:

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论