




版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
1、.ddr 硬件设计要点1. 电源 ddr 的电源可以分为三类:a 主电源 vdd 和 vddq ,主电源的要求是 vddq=vdd,vddq 是给 io buffer供电的电源, vdd 是给但是一般的使用中都是把vddq 和 vdd 合成一个电源使用。有的芯片还有 vddl ,是给 dll 供电的,也和 vdd 使用同一电源即可。电源设计时,需要考虑电压,电流是否满足要求,电源的上电顺序和电源的上电时间,单调性等。电源电压的要求一般在5% 以内。电流需要根据使用的不同芯片,及芯片个数等进行计算。 由于 ddr 的电流一般都比较大, 所以 pcb 设计时,如果有一个完整的电源平面铺到管脚上,是
2、最理想的状态, 并且在电源入口加大电容储能,每个管脚上加一个100nf10nf的小电容滤波。b 参考电源 vref ,参考电源 vref 要求跟随 vddq ,并且 vref=vddq/2,所以可以使用电源芯片提供,也可以采用电阻分压的方式得到。由于vref 一般电流较小,在几个 ma 几十 ma 的数量级,所以用电阻分压的方式,即节约成本,又能在布局上比较灵活,放置的离vref 管脚比较近,紧密的跟随vddq 电压,所以建议使用此种方式。需要注意分压用的电阻在10010k均可,需要使用1% 精度的电阻。 vref 参考电压的每个管脚上需要加10nf 的点容滤波,并且每个分压电阻上也并联一个电
3、容较好。;.c、用于匹配的电压vtt(tracking termination voltage)vtt 为匹配电阻上拉到的电源, vtt=vddq/2。ddr 的设计中, 根据拓扑结构的不同,有的设计使用不到vtt ,如控制器带的 ddr 器件比较少的情况下。如果使用 vtt,则 vtt 的电流要求是比较大的,所以需要走线使用铜皮铺过去。并且 vtt 要求电源即可以吸电流,又可以灌电流才可以。一般情况下可以使用专门为 ddr 设计的产生 vtt 的电源芯片来满足要求。而且,每个拉到vtt 的电阻旁一般放一个10nf100nf的电容,整个 vtt 电路上需要有 uf 级大电容进行储能。;.在华为
4、的设计中,在使用ddr 颗粒的情况下,已经基本全部不使用vtt 电源,全部采用电阻上下拉的戴维南匹配,只有在使用内存条的情况下才使用vtt 电源。一般情况下, ddr 的数据线都是一驱一的拓扑结构,且 ddr2 和 ddr3 内部都有 odt 做匹配,所以不需要拉到vtt 做匹配即可得到较好的信号质量。ddr2的地址和控制信号线如果是多负载的情况下,会有一驱多, 并且内部没有 odt ,其拓扑结构为走t 型的结构,所以常常需要使用vtt 进行信号质量的匹配控制。ddr3 可以采用 fly-by 方式走线:一个 ddr3 设计案例,来分析对比采用高阻抗负载走线和采用主线和负载走线同阻抗两种情况的
5、差异。;.如上图, case1 采用的是从内层控制器到各个sdram 均为 50ohm的阻抗设计。case2 则采用了主线 40ohm, 负载线 60ohm的设计。对此通过仿真工具进行对比分析。从以上仿真波形可以看出,使用较高阻抗负载走线的case2 在信号质量上明显优于分支主线都采用同一种阻抗的case1 设计。而且对靠近驱动端的负载影响最大,远离驱动端的最末端的负载影响较小。这个正是前面所分析到的,负载的分布电容导致了负载线部分的阻抗降低,如果采用主线和负载线同阻抗设计,反而导致了阻抗不连续的发生。 把负载走线设计为较高的阻抗,用于平衡负载引入的分布电容,从而可以达到整条走线阻抗平衡的目的
6、。通过提高负载走线阻抗来平衡负载电容的做法,其实在以往的菊花链设计中是经常用到的方法。 ddr3 称这种拓扑为 fly-by ,其实是有一定的含义的, 意在强调负载 stub 走线足够的短。2. 时钟ddr 的时钟为差分走线,一般使用终端并联100 欧姆的匹配方式,差分走线差分对控制阻抗为100ohm ,单端线 50ohm 。需要注意的是,差分线也可以使用;.串联匹配,使用串联匹配的好处是可以控制差分信号的上升沿缓度,对emi 可能会有一定的作用。3. 数据和 dqsdqs 信号相当于数据信号的参考时钟,它在走线时需要保持和clk 信号保持等长。 dqs 在 ddr2 以下为单端信号, ddr
7、2 可作为差分信号,也可做单端,做单端时需要将 dqs- 接地,而 ddr3 为差分信号,需要走线100ohm差分线。由于内部有 odt ,所以 dqs 不需要终端并联100ohm电阻。每 8bit 数据信号对应一组 dqs 信号。dqs 信号在走线时需要与同组的dqs 信号保持等长,控制单端 50ohm的阻抗。在写数据时 ,dq 和 dqs 的中间对齐,在读数据时,dq 和 dqs 的边沿对齐。dq 信号多为一驱一, 并且 ddr2 和 ddr3 有内部的 odt 匹配,所以一般在进行串联匹配就可以了。4. 地址和控制地址和控制信号速度没有dq 的速度快,以时钟的上升沿为依据采样, 所以需要
8、与时钟走线保持等长。但如果使用多片ddr 时,地址和控制信号为一驱多的关系,需要注意匹配方式是否适合。5. pcb 布局注意事项pcb 布局时,需要把ddr 颗粒尽量靠近 ddr 控制器放置。每个电源管脚需要放置一个滤波电容,整个电源上需要有 10uf 以上大电容放在电源入口的位置上。;.电源最好使用独立的层铺到管脚上去。串联匹配的电阻最好放在源端,如果是双向信号,那么要统一放在同一端。如果是一驱多的ddr 匹配结构, vtt 上拉电阻需要放在最远端,注意芯片的排布需要平衡。下图是几种ddr 的拓扑结构,首先,一驱二的情况下分为树状结构, 菊花链和 fly-by 结构,fly-by 是一种 s
9、tub很小的菊花链结构。 ddr2 和 ddr3 走菊花链结构都是比较适合的。走树状结构可以把两片芯片贴在pcb 的正反两面,对贴减小分叉的长度。一驱多的ddr拓扑结构比较复杂,需要仔细进行仿真。6. pcb 布线注意事项pcb 布线时,单端走线走50ohm ,差分走线走 100ohm阻抗。注意控制差分线等长 10mil 以内,同组走线根据速度的要求也有不同,一般为50mil 。控制和地址线及dqs 线和时钟等长, dq 数据线和同组的dqs 线等长。注意时钟及 dqs 和其他的信号要分开3w 以上距离。组间信号也要拉开至少3w 宽的距离。同一组信号最好在同一层布线。尽量减少过孔的数目。7.
10、emi 问题;.ddr 由于其速度快,访问频繁,所以在许多设计中需要考虑其对外的干扰性,在设计时需要注意一下几点原理有性能指标要求的,易受干扰的电路模块和信号,如模拟信号,射频信号,时钟信号等,防止ddr 对其干扰,影响指标。ddr 的电源和不要与其他易受干扰的电源模块使用同一电源,如必须使用同一电源,要注意使用电感、磁珠或电容进行滤波隔离处理。在时钟及 dqs 信号线上,预留一些可以增加的串联电阻和并联电容的位置,在emi 超出标准时,在信号完整性允许的范围内增大串联电阻或对地电容,使其信号上升延变缓,减少对外的辐射。进行屏蔽处理,使用金属外壳的屏蔽结构,屏蔽对外辐射。注意保持地的完整性。7
11、. emi 问题ddr 由于其速度快,访问频繁,所以在许多设计中需要考虑其对外的干扰性,在设计时需要注意一下几点原理有性能指标要求的,易受干扰的电路模块和信号,如模拟信号,射频信号,时钟信号等,防止ddr 对其干扰,影响指标。ddr 的电源和不要与其他易受干扰的电源模块使用同一电源,如必须使用同一电源,要注意使用电感、磁珠或电容进行滤波隔离处理。;.在时钟及 dqs 信号线上,预留一些可以增加的串联电阻和并联电容的位置,在emi 超出标准时,在信号完整性允许的范围内增大串联电阻或对地电容,使其信号上升延变缓,减少对外的辐射。进行屏蔽处理,使用金属外壳的屏蔽结构,屏蔽对外辐射。注意保持地的完整性。8. 测试方法注意示波器的探头和示波器本身的带宽能够满足测试要求。测试点的选择要注意选到尽量靠近信号的接受端。由于 ddr 信令比较复杂,因此为了能快速测试、调试和解决信号上的问题,我们希望能简单地分离读 / 写比特。此时,最常用的是通过眼图分析来帮助检查ddr 信号是否满足电压、定时和抖动方面的要求。触发模式的设置有几种,首先可以利用前导宽度触发器分离读/ 写信号。根据jedec 规范,读前导的宽度为0.9 到 1.1 个
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 高职院校内部督导体系建设中的师生互动与沟通机制
- 电动交通与绿色能源转型的融合发展路径
- 创新性融资方式对非遗传承的推动作用
- 广东省宝塔实验2025届八上物理期末质量检测试题含解析
- 云南省蒙自市2024-2025学年八年级物理第一学期期末达标检测模拟试题含解析
- 九江市重点中学2025届数学七上期末联考模拟试题含解析
- 餐饮店转让及员工激励机制合同范本
- 中国铁路运输行业噪声控制标准化建设实践经验分享
- 电信行业服务质量提升策略研究
- 中国信息通信研究院-算力中心服务商分析报告(2025年)
- 透析病人营养不良的护理
- 充电桩项目实施过程中的质量保证措施
- T-CPUMT 025-2024 工业互联网平台 服务通.用要求
- 2025年度地质勘探监理服务合同范本
- 保山隆阳区小升初数学试卷
- 2025年上半年北京市西城区教委事业单位公开招聘考试笔试易考易错模拟试题(共500题)试卷后附参考答案
- RoHS知识培训课件
- 2024-2025学年北京西城区高一(上)期末语文试卷(含答案)
- 2025年贵州贵旅集团雷山文化旅游产业发展有限责任公司招聘笔试参考题库附带答案详解
- 2024年初升高数学衔接教材讲义
- 血小板减少护理查房课件
评论
0/150
提交评论