微机题库及答案(简答题、填空题).doc_第1页
微机题库及答案(简答题、填空题).doc_第2页
微机题库及答案(简答题、填空题).doc_第3页
微机题库及答案(简答题、填空题).doc_第4页
微机题库及答案(简答题、填空题).doc_第5页
已阅读5页,还剩7页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、 简述8086CPU总线接口部件(BIU)的功能及其组成。总线接口部件的功能是负责与存储器、I/O端口传送数据,即BIU管理在存储器中存取程序和数据的实际处理过程。它主要由以下几部分构成:14个段地址寄存器。即CS DS ES SS。2.16位的指令指针寄存器IP。3.20位的地址加法器。4.6字节的指令队列。2. 8086CPU内部由哪两部分组成?各完成什么工作?答:在8086内部由BIU和EU两大部分组成,BIU主要负责和总线打交道,用于CPU与存储器和I/O接口之间进行数据交换;EU主要是将从指令队列中取得的指令加以执行。3. 什么是I/O独立编址和统一编址? 答:独立编址是将I/O端口单独编排地址,独立于存储器地址。统一编址是将I/O端口与存储器地址统一编排,共享一个地址空间。4简述主机与外设进行数据交换的几种常用方式。答: 无条件传送方式,常用于简单设备,处理器认为它们总是处于就绪状态,随时进行数据传送。 程序查询方式:处理器首先查询外设工作状态,在外设就绪时进行数据传送。 中断方式:外设在准备就绪的条件下通过请求引脚信号,主动向处理器提出交换数据的请求。处理器无其他更紧迫任务,则执行中断服务程序完成一次数据传送。 DMA传送: DMA控制器可接管总线,作为总线的主控设备,通过系统总线来控制存储器和外设直接进行数据交换。此种方式适用于需要大量数据高速传送的场合。5. 什么是I/O接口?答:在CPU和外部设备之间,需要一些进行数据转换、电平匹配和相互联络的功能电路,称为I/O接口,在接口电路中,一般包含功能不同的寄存器,称为端口寄存器。通过对这些寄存器的编程,可以改变接口的功能和输入/输出关系。7I/O接口电路有哪些主要功能? (每小点1分)答:设置数据缓冲以解决两者速度差异所带来的不协调问题;设置信号电平转换电路,如可采用MC1488、MC1489、MAX232、MZX233芯片来实现电平转换;设置信息转换逻辑,如模拟量必须经 A/D变换成数字量后,才能送到计算机去处理,而计算机送出的数字信号也必须经D/A变成模拟信号后,才能驱动某些外设工作;设置时序控制电路;提供地址译码电路。9.试说明可屏蔽中断和非屏蔽中断的区别和联系。可屏蔽中断和不可屏蔽中断都属于外部中断,是由外部中断源引起的;但它们也有区别:可屏蔽中断是通过CPU的INTR引脚引入,当中断标志IF1时允许中断,当IF=0时禁止中断,不可屏蔽中断是由NMI引脚引入,不受IF标志的影响。10.简述8259A芯片中与中断请求操作相关的寄存器的名称及其功能。10.8259A中与中断请求操作相关的寄存器有:1. 中断请求寄存器IRR,它是一个8位的寄存器,用来存放外部输入的中断请求信号IR0IR7。2. 中断服务寄存器ISR,它是一个8位的寄存器,用来记录正在处理的中断请求。3. 中断屏蔽寄存器IMR,它是一个8位的寄存器,用来存放对各级中断的屏蔽信息。4. 优先级判别器PR,用来识别各中断请求信号的优先级别。11.请说明Intel8253各个计数通道中三个引脚信号CLK,OUT和GATE的功能。答:CLK为计数时钟输入引脚,为计数器提供计数脉冲。GATE为门控信号输入引脚,用于启动或禁止计数器操作,如允许/禁止计数、启动/停止计数等。OUT为输出信号引脚以相应的电平或脉冲波形来指示计数的完成、定时时间到。12微型计算机系统总线由哪三部分组成?它们各自的功能是什么?答:由地址总线、数据总线和控制总线三部分组成。地址总线用于指出数据的来源或去向;数据总线提供了模块间数据传输的路径;控制总线用来传送各种控制信号以便控制数据、地址总线的操作及使用。13. 试说明在8088CPU执行 INT 40H指令的过程?答: CPU取出 INT 40H指令, 经指令译码获知这是一条中断指令。 并且得到40H就是该软件央断的中断向量码。接着就将PSW、CS 和IP 压入堆栈保护起来,并关中断。而后,将中断向量码40H乘4得到中断向量表地址,从该地址开始的顺序两个单元的内容送 IP,下两个单元的内容送CS。这就转向了中断服务程序。当然,在此之前,中断服务程序的入口地址早已填入中断向量表中。14、在I/O接口电路中,按存放信息的类型,端口可分为哪几类?CPU对这些端口实行读操作还是写操作?答:在I/O接口电路中,按存放信息的类型,I/O端口可分为数据口、状态口、控制口。其中,CPU可对数据口进行读或写操作,对状态口进行读操作,对控制口进行写操作。15、与并行通信相比较,串行通信有什么特点?答:与并行通信相比较,串行通信如下特点:串行通信适宜于远程数据传送;串行通信通常传送速度较慢;串行通信的费用较低、传输线少,可借用电话网络来实现远程通信。16.什么是接口?它的功能是什么?1.数据缓冲功能功能2.设置选择功能3信号转换功能4.接受、解释并执行CPU命令的功能5.中断管理功能6.可编程功能17.一个完整的中断过程有那几个步骤?一个完整的中断过程包括中断请求、中断排队、中断响应、中断处理和中断返回五个步骤。 18.8255有那几个部分组成? 8255包括四个部分,分别是:1.数据总线缓冲器2.读写控制逻辑3.组和B组控制电路4.数据端口A、B、C.19.什么是总线周期?答:CPU使用总线完成一次存储器或I/O接口的存取所用的时间,称为总线周期,一个基本的总线周期包含4个T状态,分别称为T1、T2、T3、T4。(意思相近即可)20.在串行异步传送中一个串行字符由1个起始位,7个数据位,1个校验位和1个停止位组成,每秒传送120个字符,则数据传送的波特率应为多少?传送每位信息所占用的时间为多少?解:10*120=1200(b/s) T=1/1200=0.83(ms)22.简述8086CPU引脚NMI和INTR的异同。INTR: 可屏蔽中断,用于处理一般外部设备的中断,受中断允许标志IF控制,高电平有效;NMI :非屏蔽中断,CPU 响应非屏蔽中断不受中断允许标志的影响,由上升沿触发,CPU响应该中断过程与可屏蔽中断基本相同,区别仅是中断类型号不是从外部设备读取,固定是类型2,NMI中断优先级要高。23什么是存储器芯片的全译码和部分译码?各有什么特点?(5分)全译码:使用全部系统地址总线进行译码。特点是地址唯一,一个存储单元只对应一个存储器地址(反之亦然),组成的存储系统其地址空间连续。部分译码:只使用部分系统地址总线进行译码。其特点:有一个没有被使用的地址信号就有两种编码,这两个编码指向同一个存储单元,出现地址重复。24一般的I/O接口电路安排有哪三类寄存器?它们各自的作用是什么?(5分)答: 数据寄存器保存处理器与外设之间交换的数据。 状态寄存器保存外设当前的工作状态信息。处理器通过该寄存器掌握外设状态,进行数据交换。 控制寄存器保存处理器控制接口电路和外设操作的有关信息。处理器向控制寄存器写入控制信息,选择接口电路的不同工作方式和与外设交换数据形式。25.简述 I/O端口两种编址方式的优缺点。 单独编址:译码电路简单、内存空间大;需专用 I/O指令和引脚信号 与存储器统一编址:指令、引脚信号统一;译码电路复杂、内存减少。26. 比较异步串行通信和同步串行通信的异同。 相同:均为串行通信,即信道上一位一位地传送数据。 差异: 异步通信:以字符为单位传送,每个字符需加起始位和停止位,收发时钟可独立; 同步通信:以数据块为单位传送,字符块前需加同步字符,收发时钟也需同步;27. 8086中断系统有哪几类?8259A管理的是哪一类中断?答:种类有非屏蔽中断、可屏蔽中断、软件中断8259可管理可屏蔽中断28. CPU响应可屏蔽中断有哪些基本条件。答案: 中断是允许的;有中断请求;没有总线请求和响应;没有高优先级中断在服务;当前指令执行完;如果是对段寄存器的操作,执行完此指令后必须再执行一条指令;如果当前指令是带REP的串指令,则一个字节或字的操作完成,没有必要完全执行完该指令;若当前指令是封锁指令,则必须执行完其后的一条指令。填空题1. 8088/8086的一切复位信号至少要维持_4_个时钟周期。2. 8086/8088 CPU经加电复位后,执行第一条指令的地址是FFFF0 H。4.假设某个总线周期需插入三个Tw等待状态,则该总线周期内对READY信号检测的次数是_4_。6.某同学在做实验时,按如图2连接芯片的译码电路,得知该芯片的地址范围为3000H37FFH。试问该芯片的CS端应接到74LS138的Y6。Y0Y1Y7G1G2AG2BABC5VM/IOA15A14A13A12图27. 8253可编程定时/计数器工作于方式3,产生方波输出,设CLK的时钟频率为1MHz,为了得到1KHz的方波,则时间常数的值应为_1000_。9. 设8253的通道1与通道0级连,均为BCD计数,已知CLK1的输入频率为,OUT0的输出作为中断请求信号,则中断请求信号的间隔时间最长为_50s _。1/(2MHz/100000000)10. 8086/8088最多能处理_256_种中断。11. 一般的中断过程分为中断请求、中断判优、中断响应、中断处理、 中断返回 。12. 已知中断类型号为0BH,则其中断服务程序入口地址存放在中断矢量表中的首地址是_0000:002CH _。13. 设内存0006CH0006FH单元的内容依次为40H, 23H, 90H, 78H, 则对应的中断类型号为_1BH _,该中断的中断服务子程序的入口地址CS:IP为_ 7890:2340H _。14. 若256KB的SRAM具有8条数据线,则它具有_15_条地址线。15. 一个有32个字的数据区,它的起始地址为70A0:DDF6H,那么该数据区的最后一个单元的物理地址为_7E834H _。16. 设存储器的地址线有16条,存储基本单元为字节,若采用2K4位芯片,按全译码方法组成存储器,当该存储器被扩充成最大容量时,需要此种存储器芯片的数量是_64片_。 21逻辑地址由 段地址 和 段内偏移 两部分组成。22在半导体存储器中,RAM指的是 随机存取存储器 ,它可读可写,但断电后信息一般会 丢失 ;而ROM指的是 只读存储器 ,正常工作时只能从中 读取 信息,但断电后信息 不会丢失 。23在8088处理器系统中,假设地址总线A19A15输出01011时译码电路产生一个有效的片选信号。这个片选信号将占有主存从 58000H 到 5FFFFH 的物理地址范围,共有 32KB容量。24 假设某8253的CLK 0接1.5MHz的时钟,欲使OUT0产生频率为300kHz的方波信号,则8253的计数值应为 5 ,应选用的工作方式是 3 。32在8086CPU中,由于BIU和EU分开,所以_取指令_和_执行指令_ 可以重叠操作,提高了CPU的利用率。(此处填空无顺序要求)33串行通信中有两种基本的通信方式:即同步通信和_异步通信_ 。34.为了保存动态RAM的信息,每隔一段时间需对其进行_刷新_。37段地址为A382H,偏移地址为1234H,则对应的物理地址为_A4A54H_。388255A工作于方式0,微处理器可以采用_无条件传输_和_查询传输_的传输方式。(此处填空无顺序要求)39. 将模拟电压转换为数字量的过程称为A/D转换,将_数字量_转换成 _ 模拟量_的器件叫做D/A转换器。 40可编程定时器/计数器8253A有3个16位计数通道,每个计数通道中各有3条信号线,即:Gate、 _CLK_ 和 _OUT_。(此处填空无顺序要求)41.8255有两类控制字,它们分别是( 方式选择控制字)和C端口的按位置1/置0控制字44. 8088的ALE引脚的作用是_锁存总线上出现的地址信息_。45. 已知当前CS=2020H,那么该代码段的首地址为_20200H _。46. 一片8253芯片将占用_4_个I/O端口地址,其内含有_3_个独立的计数/定时器,每个计数/定时器均为_16_位。47.响应中断后,CPU采用(堆栈)指令来保护现场,用( CLI)指令来将中断允许标志位IF置048. 若使用8253定时,CLK的频率为2MHz,那么一个计数器的最大定时时间为_65536*0.5us=32768us _。49.CPU和外设之间传输数据的方式包括(程序方式)( 中断方式)和( DMA方式)三种。51 . 8086/8088CPU的数据线和地址线是以_分时复用_方式轮流使用的。52 . CPU中的总线接口部件BIU,根据执行部件EU的要求,完成_ CPU _与 _存储器_或_ I/O设备_的数据传送。53 . 8086中的BIU由_4_个_16_位段寄存器、一个16_位指令指针、_6_字节指令队列、_20_位地址加法器和控制电路组成。54 .8086/8088构成的微机中,每个主存单元对应两种地址:段地址和偏移地址。55 . 对于8259A的中断请求寄存器IRR,当某一个IRi端呈现1时,则表示该端有中断请求。56 . 若8259A中ICW2的初始值为40H,则在中断响应周期数据总线上出现的与IR5对应的中断类型码为_45H _。57 . 在存储器的层次结构中,越远离CPU的存储器,其存取速度_越慢_,存储容量_越大_,价格_越低_。58 . 存储器的存取速度可用_存取时间_和_存取周期_两个时间参数来衡量,其中后者比前者大。59 . 中断返回指令IRET总是排在_最后_。61.8086CPU中的指令队列可存储 6 个字节的指令代码,当指令队列至少空出 2 个字节时,BIU单元便自动将指令取到指令队列中;8088CPU中的指令队列可存储 4 个字节的指令代码,当指令队列空出 1 个字节时,BIU单元便自动将指令取到指令队列中。63.用2K8的SRAM芯片组成32K16的存储器,共需SRAM芯片 32 片,在地址线中有 11 位参与片内寻址。64.从CPU的NMI引脚引入的中断叫做不可屏蔽中断 ,它的响应不受 IF 标志位的影响。66.静态RAM的优点是只要电源不撤除,信息就不会丢失,但它的功耗较大,容量 小 ,存取速度 较快 。69若8086/8088 CPU引脚状态是M/=1,=1,=0,则此时执行的操作是存储器写。70一台8微机的地址总线为16条,其RAM存储器容量为16KB,首地址为2000H,且地址是连续的,则可用的最高地址是_5FFFH _。71某中断类型号是20H,则中断向量地址是_80H _。73某微机系统采用一块8253芯片,时钟频率为1MHz。若要求通道0工作于方式3,输出的方波周期为0.5ms,则时间常数应设定为500,通道控制字应设定为00110111B。74一个串行字符由一个起始位,7个数据位,一个奇偶效验位和一个停止位构成,若每秒传送240个字符,则数据传送的波特率是_2400Bd _,传送每位信息所占用的时间是_0.417ms _。75异步串行通信工作方式下,一个串行字符由一个起始位,7个数据位1101110,一个奇效验位和一个停止位构成,则先后发送该帧字符信息的数据位是_0 0111011 0 1_。77信号在CPU访问存储器时为 高 电平,访问I/O端口时为 低 电平。788086的OUT DX, AL输出指令为端口寻址方式,当端口地址(DX)小于255可用直接寻址。798086/8088CPU由 EU 和 BIU 两部分组成, 8086CPU8088CPU的主要区别是外部数据总线8086是16位,8088是8位; BIU指令队列8086是6字节,8088是4字节。808086 CPU有 20 条地址线,可形成 1M 的存储器地址空间,地址范围为 00000HFFFFFH;地址总线中 16 条可用于I/O寻址,形成 64K 的输入输出地址空间,地址范围为 0000HFFFFH。81中断类型号为24H的中断向量存放在 0000H :0090H 开始的存储单元。82、8086从功能上可分为两个部分,即: 总线接口单元(BIU)和 执行单元(EU)。838086/8088在最大工作模式中,8086/8088CPU不直接提供用于存储器或I/O读写的读写命令等控制信号。84、可编程计数/定时控制器8253具有 3 个计数通道;它有 6 种工作方式,其中工作方式3被称为 方波发生器 。85、三态输出电路可以有3种工作状态,即0、1和 高阻态 。86、8086的地址有20位,那么它的可寻址空间为 1024 K,其中每个段的最大长度为 64 K。87、8086的输入/输出控制方式包括程序控制方式 、中断控制方式 、 DMA控制方式 和 输入/输出处理机控制方式 。88、8086微机系统中的一个中断向量占4个存储单元,假定某中断对应的中断向量存放在0000:002C H;那么该中断向量对应的中断类型号为 0B H,若该向量对应的中断处理子程序放在0080:0402H开始的内存区域中,则按照地址由低到高的顺序写出其相应的存储单元的内容为 02H 、 04H 、 80H 、 00H 。89、8259A包括两种触发方式,即 电平触发方式和 脉冲触发 方式; 90、8086复位后如下寄存器的内容为:CS= FFFF H,IP= 0000 H。93. CPU与外设接口通过 数据 总线传送状态信号与命令信号。95. 有地址重迭现象的译码方式为 部分译码 和 线选法 。96. 外设端口的编址方式有 I/O端口独立编址 和 I/O端口与存储器统一编址 。98.8088/8086 的AD7-AD0是地址数据复用引脚,在T1时传送_地址信号_。99.RS-232C是适用于_数据终端设备DTE_和_数据通信设备DCE_间的接口。101、在8086/8088CPU中,由于BIU和EU分开,所以 取指令 和 执行指令 可以重叠操作,提高了CPU的工作效率;102、8086/8088 的中断向量表位于内存的 00000H003FFH 区域,它可以容纳_ 256个中断向量, 每一个向量占_ 4_个字节;103.微机系统中数据传送的控制方式有三种, 其中程序控制的数据传送又分为 无条件传送 、 查询传送 和 中断传送 。104.所谓“串行通信”是指 数据是一位一位顺序传送的 。在串行通信中有两种基本的通信方式:即 异步通信(ASYNC) 和 同步通信(SYNC) 。105.当要进行一次DMA传送时,首先由外设向DMAC发DMA请求信号,DMAC收到此申请后向 CPU 发总线请求信号。若 CPU 响应此请求则发 总线响应 给 DMAC,DMAC 接管 总线 后开始工作。106.总线可分为内总线和外总线,其中内总线举例有: STD总线 、 PC总线 ;外总线举例有: RS-232C 、 IEEE488 。107.数据总线用来在 CPU 与 内存储器或I/O设备 之间交换信息, 地址总线由 CPU发出,用来确定CPU要访问的 内存单元或I/O端口 的地址。112. 图1中的一个共阴极数码管通过8255A和系统ISA总线相连,请完成下列程序段,使该数码管稳定显示“8”(字型编码为7FH)。图1MOV DX, (6) MOV AL, (7) OUT DX, AL ;初始化82C55MOV DX, (8) MOV AL, (9) (10) ;数码管稳定显示“8” 答案:06. 21BH 07. 80H08. 219H 09. 7FH 10OUT DX,AL113.8086 CPU有20条地址线,可形成 1M 的存储器地址空间,地址范围为 00000HFFFFFH 。114.中断类型号为24H的中断向量存放在0000H :0090H开始的存储单元。115.一台微机的地址总线为16条,其RAM存储器容量为16KB,首地址为2000H,且地址是连续的,则可用的最高地址是_0 01111111 /5FFFH _。117、8086CPU的BIU进入空闲状态时,意味着BIU 不进行任何取指令操作和读写存储器与I/O口操作 。 118若8086 CPU引脚状态是M/=1,=1,=0,则此时执行的操作是_存储器写。119某微机系统采用一块8253芯片,时钟频率为1MHz。若要求通道0工作于方式3,输出的方波周期为0.5ms,则时间常数应设定为_500_,通道控制字应设定为_00110111B _。120一个串行字符由一个起始位,7个数据位,一个奇偶效验位和一个停止位构成,若每秒传送240个字符,则数据传送的波特率是_2400Bd _,传送每位信息所占用的时间是_0.417ms _。121异步串行通信工作方式下,一个串行字符由一个起始位,7个数据位1101110,一个奇效验位和一个停止位构成,则先后发送该帧字符信息的数据位是_0 0111011 0 1。122.8086系统中必须用地址锁存器的原因是 地址/数据,地址/状态信号分时复用 ;在最小模式下,CPU 与其连接的信号主要有 地址锁存信号ALE与地址信号 。123.8086CPU的结构按功能分为两大部分,分别为 BIU 和 EU ;这样设计的好处是 取指令和读写内存操作数与执行指令可以并行工作,从而提高了CPU的利用率 。 124.8086CPU的READY信号是 存储器与I/O口数据准备就绪信号 ,若检测该信号为低电平则表示 存储器或I/O口的数据未准备就绪,需延长总线周期,加入TWW 状态 。126.8086CPU 在最大模式下,系统中必须使用总线控制器的原因是 对状态信号S2S0进行译码以产生各种控制信号 ;而在最小模式下,系统不使用总线控制器的原因是 各种控制信号都由CPU自己产生 。128. 8086CPU在响应INTR信号的中断时,向其

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论