自顶向下的设计方法.ppt_第1页
自顶向下的设计方法.ppt_第2页
自顶向下的设计方法.ppt_第3页
自顶向下的设计方法.ppt_第4页
自顶向下的设计方法.ppt_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

所谓自顶向下设计模式, 是当前采用EDA技术(如VHDL行为描述加FPGA目标器件现场实现)进行设计的最常用的模式。 所谓自顶向下的设计, 就是设计者首先从整体上规划整个系统的功能和性能, 然后对系统进行划分, 分解为规模较小、 功能较为简单的局部模块, 并确立它们之间的相互关系, 这种划分过程可以不断地进行下去, 直到划分得到的单元可以映射到物理实现。 图1所示的是自顶向下与自底向上两种设计方法的比较。,EDA设计方法自顶向下的设计方法,图 1自顶向下与自底向上的比较,采用自顶向下的设计方法的优点是显而易见的。 由于整个设计是从系统顶层开始的, 结合模拟手段, 可以从一开始就掌握所实现系统的性能状况, 结合应用领域的具体要求, 在此时就调整设计方案, 进行性能优化或折衷取舍。 随着设计层次向下进行, 系统性能参数将得到进一步的细化与确认, 并随时可以根据需要加以调整, 从而保证了设计结果的正确性, 缩短了设计周期。 设计规模越大, 这种设计方法的优势越明显。 自顶向下的设计方法的缺点是需要先进的EDA设计工具和精确的工艺库的支持。,在EDA设计系统中, 我们用HDL语言将系统的硬件电路自上而下地划分为三个层次: 系统级描述 RTL级描述 逻辑综合,自顶向下的基本设计流程,自顶向下的基本设计流程,第一层:系统级描述 对系统的数学模型的描述,决定系统做什么及性能如何,不考虑系统的实际操作和用什么方法来实现,是一种抽象的描述 软件工具:提供系统行为级模型库 自建模型(System C ,HDL语言) 系统功能的完整仿真,第二层:RTL级描述 寄存器传输描述(Register Transfer Level),导出系统逻辑表达式,才能映射到由具体逻辑元件组成的硬件结构 软件工具:提供RTL级编程环境(HDL语言) RTL级仿真,自顶向下的基本设计流程,自顶向下的基本设计流程,第三层:逻辑综合 利用逻辑综合工具将RTL级描述程序转换成用基本逻辑元件表示的文件(门级网表文件) 门级网表文件分为: 一般性的网表文件:与物理实现技术无关 目标网表文件:与物理实现技术有关 软件工具:逻辑综合工具 门级电路仿真 输出电路原理图,图 3 EDA技术的设计层次,采用上述设计方法在对FPGA(现场可编程门阵列)器件进行现场集成开发时, 包括设计准备, 设计输入, 功能仿真, 设计处理,

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论