EDA数字频率计.ppt_第1页
EDA数字频率计.ppt_第2页
EDA数字频率计.ppt_第3页
EDA数字频率计.ppt_第4页
EDA数字频率计.ppt_第5页
已阅读5页,还剩18页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、数字频率计设计,技术性能指标要求,1)能够测量正弦波、三角波、锯齿波、矩形波等周期性信号的频率; 2)能直接用十进制数字显示测得的频率; 3)频率测量范围:1HZ999999HZ; 4)测量时间:T=2.0S; 5)用CPLD/FPGA可编程逻辑器件实现,数字式频率计的测量原理分类,一是直接测频法,即在一定闸门时间内测量被测信号的脉冲个数; 二是间接测频法即测周期法,如周期测频法。 直接测频法适用于高频信号的频率测量,通常采用计数器、数据锁存器及控制电路实现,并通过改变计数器阀门的时间长短来达到不同的测量精度;间接测频法适用于低频信号的频率测量。,原理框图,设计思路,通过脉冲转换电路将三角波、

2、锯齿波、正弦波等周期性信号转换成矩形脉冲。 通过在单位时间内测量矩形脉冲个数,从而得到被测信号的频率,并锁存。 显示输出。,脉冲转换电路原理,以 正 弦 波 为 例,频率计设计的总体思路,频率测量的基本原理是计算每秒钟内待测信号的转换生成的脉冲个数。这就要求 测频控制信号发生器testpl的计数使能信号tsten能产生一个1秒脉宽的周期信号,并对频率计的每一计数器cnt10的使能端en进行同步控制。当使能信号tsten为高电平“1”时,允许计数;为低电平“0”时停止计数,并保持其计数结果。在停止计数期间,首先需要一个锁存信号load的上跳沿将计数器在前1 秒种的计数值锁存进24位锁存器reg2

3、4b中。锁存信号之后,必须有一个清零信号clr_cnt对计数器进行清零,为下1 秒的计数操作做准备。然后由外部数码管控制器ledcom控制数码管,并稳定显示。,频率产生器,基频信号为40kHZ,经过处理后输出1HZ(clkq)的控制信号,和400HZ(clk_div1)控制信号,控制数码管信号,控制计数器信号,基频信号输入,频率产生器仿真图,测频控制信号发生器,输入1HZ信号,控制计时器使能信号,计数器复位信号,锁存器控制信号,测频控制信号发生器仿真图,十进制计数器,待测信号,复位信号,使能信号,进位位,数值输出,十进制计数器仿真图,24位锁存器,控制信号,计数器数值,锁存输出,24位锁存器 仿真图,数码管控制器,控制信号,锁存输出信号,数码管,数码管片选信号,数码管控制器仿真,译码器,数码管采用共阳极,如: 000011000000,译码器仿真图,顶层设计,基频信号,被测信号,溢出报警,数码管片选,总电路仿真,总的时间设置2s,clkqq为40KHZ基频信号,设置周期为25us;c

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论