逻辑信号电平测试器的设计_第1页
逻辑信号电平测试器的设计_第2页
逻辑信号电平测试器的设计_第3页
逻辑信号电平测试器的设计_第4页
逻辑信号电平测试器的设计_第5页
已阅读5页,还剩27页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、逻辑信号电平测试器的设计摘要 本文介绍了一个逻辑信号电平测试器,它可以方便快捷的测量某一点的电位的高低,通过声音的有无和声音的频率来判定被测电位的电平范围,从而能解决平常对电路中某点的逻辑电平进行测试其高低电平时,采用很不方便的万用表或示波器等仪器仪表的麻烦。该电路主要包括三部分电路:输入电路、逻辑状态识别电路和音响声调产生电路。其主要应用了集成运放的非线性电路特性,开环增益很大,从而可以制作成双限比较器;用555定时器构成的多谐振荡器作为音响产生电路,利用对电容的充放电,得到一定频率的信号。输入的逻辑信号电平大于或小于所设定的高低电平电位,则音响电路发声,如若在高低电平之间,则音响电路不发声

2、。利用这种方式设计电路,计算元器件参数,选择成本合适的器件,确定电路形式并进行仿真实验验证,最后做出符合全部要求的实物。关键词 逻辑信号;电平测试;高电平;低电平毕业设计说明书(论文)中文摘要毕业设计说明书(论文)外文摘要logic-level test signal designabstractthis paper, a logic level signal tester, it can be a convenient measurement that the level of potential through the availability of voice and sound fre

3、quencies to determine the level of the measured potential range. thus can solve common circuit at some point in the logic level test its height electricity at ordinary times, it is not convenient by the multimeter or oscillograph instrument, etc .the design of the circuit mainly includes three parts

4、: input circuit, the logic of the state of voice recognition and audio circuits have circuit. the main application of an integrated circuit operational amplifier nonlinear characteristics of a large open-loop gain, which can limit the production of dual comparators; used consisting of 555 timer mult

5、ivibrator circuit as a sound generated by the charging and discharging of the capacitor , a certain frequency signal. the logic input signal level is greater than or less than the high-low set potential, the audible sound circuit, if in between the high-low, the sound is not audible circuit. in this

6、 way the use of circuit design, component parameters of the calculation, select the appropriate cost of the device to determine the form and circuit simulation, and finally to meet all physical requirements.keyword:slogic signal, level testing, high, lowand circuit simulation, and finally to meet al

7、l physical requirements.keywords logic signal, level testing, high, low目录1 绪论11.1课题研究及其意义11.2国内外研究现状及发展趋势12 逻辑电平信号测试系统简介22.1 测试电路的设计思路22.2 测试电路的要求32.3 测试电路的原理介绍33 测试电路中所涉及的芯片33.1 lm311高灵活性的电压比较器芯片介绍43.1.1 典型的比较设计配置43.1.2 lm311性能参数53.2 555定时器芯片电路73.2.1 芯片简介73.2.2 电路结构和控制特性83.2.3 555定时器构成的多谐振荡器104 整体电

8、路的设计124.1 输入电路13 4.2逻辑信号判断短路13 4.3 声响部分的电路图设计和工作原理145 电路的仿真 155.1 protues仿真软件的概述155.1.1 protues的功能特点165.1.2 电路功能仿真165.2 模拟逻辑信号的仿真175.3 比较电压仿真175.4 声响波形仿真185.4.1 高电平信号输入仿真 185.4.2 无电平信号输入仿真 195.4.3低电平信号输入仿真205.5 仿真结论20总结21参考文献22致 谢23附录:完整电路图24逻辑信号电平测试器的设计1 绪论在集成电路中,存在着高电平和低电平两个概念,在数字电路中与传统的模拟电路中有很大的区

9、别:首先,模拟电路和数字电路都属于电子电路,模拟电路要求把握对模拟量变化掌控,这点是其相对于数字电路来讲的难点。其次,数字电路要求建立在数字逻辑的基础之上,相对于模拟电路更容易进行信号的处理以及电路的设计。所以,数字技术在当今被广泛使。在超大规模集成电路中,数字电路占据了绝大部分,但是模拟电路部分是必不可少的,因为数字部分的优势在于信号的处理,而电路输出要转为模拟信号,所以说来模拟电路的在其过称中叶是十分关键的。简而言之,模拟就是连续的信号, 数字是脉冲信号,两者必不可少。1. 1 课题研究及其意义 在平常的实验中,经常要遇到测试一些数字电路的电平信号;在测试这些数字电路或是检测其功能的时候要

10、测试其是高电平还是低电平,以方便后续的维修和检验。一般来说检测信号的时候都是要利用万用表和示波器来进行检测和判断,但是这只是一个简单的判断,而其操作起来比较繁琐,一边要看设备的屏幕,另外还要注意设备的工作状况,稍有疏忽就会导致检测不准确,从而影响到器件的制作。所以想到了是否可以制作一个简单的电子电路用来方便判断数字电路的信号的输出状况,不仅可以准确的测试出高、低电平,而且也不用那么繁琐的操作,再进过仔细的研究和反复的实验中,制作成了一个逻辑电平测试器,其目的就是一种可以简单判断是高电平还是低电平的逻辑电路。1.2国内外研究现状及发展趋势科学是从测量开始的,这是19世纪著名科学家门捷列夫的名言。

11、到了21世纪的今天,作为信息产业的三大关键技术之一,测试测量行业已经成为电子信息产业的基础和发展保障。 而测试仪器作为测试测量行业发展不可或缺的工具,在测试测量行业的发展中起到了巨大的作用。中国“十一五”期间,由于国家不断增加基础建设的投入力度,在旺盛市场需求的带动下,对仪器需求不断增加,同时测试仪器市场也正在快速发展。国内电子测量仪器行业在经过一段沉寂后,慢慢开始复苏。产品大幅增长主要有两个原因,一是市场的巨大需求,特别是通信、广播电视市场的巨大发展,引发了电子测量仪器市场的迅速增长,二是电子测量仪器行业近几年迅速向数字化、智能化方向发展,推出了部分数字化产品,因而在若干个门类品种上取得了较

12、快增长。从近期中国仪表行业发展的情况来看势头喜人的,与全国制造业一样,虽然遇到了不少困难但仍然保持了向上发展的态势。 尽管中国仪器市场正在快速的发展着,但与国外仪器生产企业比较仍然有很大的差距。中国主要科研单位、学校以及企业等单位中使用的高档、大型仪器设备几乎全部依赖进口。同时,国外公司还占有国内中档产品以及许多关键零部件市场60%以上的份额。世界测试仪器市场对中国的影响依然非常大。目前,在世界电子测量仪器市场上,竞争日趋激烈。以往,测试仪器生产厂商主要都将仪器产品的高性能作为竞争优势,厂商开发什么,用户买什么。而今则已变成厂商努力开发用户需要的仪器,并且把更便宜、更好、更快、更易使用的测试仪

13、器作为奋斗目标。在信息化的推动下,全世界测试仪器市场将继续保持增长的势头。人们普遍认为,电子测量仪器市场的前景依然乐观。2 逻辑电平信号测试系统简介2.1 测试电路的设计思路本文设计的逻辑电平测试器是采用声音的声调来表示被侧数字电路个部位都逻辑状态,高电平和低电平用不同声调都声音表示;如果在高、低电平之间则不会发出声响。 本文设计的逻辑测试电路可以由四部分组成:输入电路、逻辑状态判断电路、音响声调电路和电源。其设计原理框图如图1所示:图1 逻辑信号电平测试器原理框图2.2 测试电路的要求1、 测量范围:低电平0.7v 高电平3.5v2、 用2000hz的音响表示被测信号为高电平3、 用600h

14、z的音响表示被测信号为低电平4、 当被测信号在0.7v3.5v之间时,不发出声响5、 输入电阻大于20千欧6、 工作电源为6v2.3 测试电路的原理介绍本测试器的测试范围分为u3.5v为高电平 0.7vu3.5v,判断电路中的高电平的电路导通,低电平的电路截止;相反若为低电平,则低电平的电路导通,高电平的电路截止;若输入电路中被测试值介于0.7vu3.5v之间,则逻辑判断电路中的高、低电平电路都截止。当导通电路进入音响声调电路,最后通过2000hz和600hz的音响来表示被测信号高电平还是低,这里声调是2000hz的表示高电平,600hz为低电平。3 测试电路硬件的选择在本设计中,用到了两个芯

15、片:lm311 高灵活性的电压比较器芯片和555定时器;其中lm311 高灵活性的电压比较器主要是用在逻辑判断电路中,对输入电路的电压值进行比较判断;555定时器则是利用它构成一个多谐波振荡器为音响声调电路使用。3.1 lm311高灵活性的电压比较器芯片介绍5能工作5.0到30伏电源或 15伏分离电源,如通常的运算放大器运用一样,使lm311成为一种真正通用的比较器,该设备的输入可以地与系统地隔离的,而输出则可以驱动以地为参考或以vcc为参考,或以vee电源为参考的负载,此灵活性使这可以驱动dtl、rtl、ttl或mos 逻辑,在电流达50ma,该输出还可以把电压切换到50v。因此该lm311

16、可用于驱动继电器,灯或螺丝管。图2为lm311 电压比较器的管脚连接图: 图2 管脚连接图3.1.1 典型的比较设计配置 图3 带有失调平衡的分离电源 图4 单电源 图5 以地为参考的负载 图6以负电源为参考的负载 图7 以正电源为参考的负载 图8选能能力3.1.2 lm311性能参数1、 最大额定值表1 最大额定值(ta=+25 除非另有规定)客定值符号lm311单位总电源电压vcc+| vee |36vdc输出到负电源电压vo- vee40vdc地到负电源电压vee30vdc输入差动电压vid30vdc输入电压(注2)vin15vdc选通管脚的电压-vcc至vcc-5vdc功耗和热特性塑料

17、dip ta超过+25时额定值下降pd1/0 ja6.255.0mwmw/工作环境温度范围ta0至+70工作结温tj(max)+150保存温度范围tstg-65至+1502、 电气特性表2 电气特性(vcc =+15v,vee=-15v 除非另有规定注1特性符号lm311单位最小值典型值最大值输入失调电压(注3)rs50k,ta=+25rs50k,tlowtathighvio-2.0-7.510mv输入失调电流(注3)ta=+25tlowtathighiio-1.7-5070na输入偏置电流ta=+25tlowtathighiib-45-250300na电压增益av40200-v/mv响应时间

18、(注4)-200-ns饱和电压vid-5.0mv,io=50ma,ta=25vid-10mv,io=50ma,ta=25vcc4.5v,vee=0, tlowtathighvid6.0mv,isink8.0mavid10mv,isink8.0mavol-0.75-0.23-1.5-0.4v选通导通电流(注5)is-3.0-ma输出漏电流vi5.0mv,vo=35v,ta=25,istrobe=3.0mavid10mv,vo=35v,ta=25,istrobe=3.0mavid5.0mv,vo=35v, tlowtathigh-0.2-50-nananaa输入电压范围(tlowtathigh)v

19、icr-14.5-14.7至13.8+13.0v正电源电流icc-+2.4+7.5ma负电源电流iee-1.3-5.0ma*tlow=0 thigh=+70注: 1、 关于失调电压,失调电流和偏置电流的规格适用于电源电压范围为单5.0v到15v。2、 这一额定值针对15v供电情况,正输入电压限制高于负电源电压30v,负输入电压限制相当于负电源电压,或低于正电源电压30v,取两者中的小的。3、 所给出的失调电压和失调电流是要求驱动在任一电源电压范围内,有1.0ma负载最大值,这样这些参数就定义了误差范围,从而可以把对电压增益和输入阻抗的最坏情况影响考虑在内。4、 规定的响应时间是对于具有5.0m

20、v过激励的100mv步进输入。5、 不要把选通管脚短接到地:它应由3.0ma到5.0ma的电流驱动。3.2 555定时器芯片3本文中选用的是国产双极型定时器的555定时器内部包括一个高电平有效的基本触发器、一个集电极开路的三极管(放电管)、两个电压比较器、的3个等值的分压电阻。在本文中主要是用555定时器来构成一个多谐波振荡器。3.2.1 芯片简介555 定时器是一种模拟和数字功能相结合的中规模集成器件。一般用双极性工艺制作的称为 555,用 cmos工艺制作的称为 7555,除单定时器外,还有对应的双定时器 556/7556。555 定时器的电源电压范围宽,可在4.5v16v 工作,7555

21、可在 318v 工作,输出驱动电流约为 200ma,因而其输出可与 ttl、cmos 或者模拟电路电平兼容。555 定时器成本低,性能可靠,只需要外接几个电阻、电容,就可以实现多谐振荡器、单稳态触发器及施密特触发器等脉冲产生与变换电路。它也常作为定时器广泛应用于仪器仪表、家用电器、电子测量及自动控制等方面。555集成电路开始是作定时器应用的,所以叫做555定时器或555时基电路。但后来经过开发,它除了作定时延时控制外,还可用于调光、调温、调压、调速等多种控制及计量检测。此外,还可以组成脉冲振荡、单稳、双稳和脉冲调制电路,用于交流信号源、电源变换、频率变换、脉冲调制等。由于它工作可靠、使用方便、

22、价格低廉,目前被广泛用于各种电子产品中,555集成电路内部有几十个元器件,有分压器、比较器、基本r-s触发器、放电管以及缓冲器等,电路比较复杂,是模拟电路和数字电路的混合体 555定时器可以说是模拟电路与数字电路结合的典范。 两个比较器 c1和 c2各有一个输入端连接到三个电阻r组成的分压器上,比较器的输出接到rs触发器上。此外还有输出级和放电管。输出级的驱动电流可达200ma。 比较器c1和c2的参考电压分别为ua和ub,根据c1和c2的另一个输入端触发输入和阈值输入,可判断出rs触发器的输出状态。当复位端为低电平时,rs触发器被强制复位。若无需复位操作,复位端应接高电平如图2所示为555定

23、时器的引脚封装,内部简化电路原理如图3所示。除工作电源端口外,有4个输入控制端,2个输出端,其中:图9 555定时器芯片封装引脚1 接地端引脚2 触发输入trig(trigger,简称);引脚3 输出(threshold);引脚4 直接复位控制输入reset,低电平有效(简称res); 引脚5 控制输入(control);引脚6 阈值输入thres(threshold.简称);引脚7 放电管集电极开路输出disch(discharge,简称);引脚8 电源端3.2.2 电路结构和控制特性图10所示为555定时器的电路结构原理图。内部包括一个高电平有效的基本触发器、一个集电极开路的放电三极管;、

24、两个电压比较器、的3个等值的分压电阻。3个分压电阻确定了两个阈值比较电平和。由于3个电阻等值,所以等于。显然,可以由端外加电压控制。如果端无外部控制电压,则等于。基本rs触发器的输出经缓冲后控制555定时器输出、反相输出控制放电管的基极。当为“1”、 为“0”放电管截止,端呈高阻态,=“1”。当为“0”、 为“1”时,放电管饱和导通。端为低电平,=“0”。所以,端的状态与同相。图10 555定时器的结构电压比较器的同相输入端由控制,反相输入端电位为,输出为基本触发器的复位激励。当时,=“1”, =“0”。当 时,=“0”, 复位激励无效。电压比较器的反相输入端由控制,反相输入端电位为,输出为基

25、本触发器的复位激励。当时,=“1”, =“0”。当 时,=“0”, 置位激励无效。当(=“1”), 时,置位激励和复位激励同时有效,但置位功能优先,所以电路状态与置位时相同。直接复位输入的控制作用最优先,当其有效(低电平)时,无论其他控制输入如何,555定时器输出都被强制复位为“0”。以上分析归纳为表1。 表13 555定时器的控制功能 (4) (6) (2) (3) (7)功能“0”空空空空“0”“0”“0”复位“1”vref1vref2“1”“0”“0”“0”“0”复位“1”vref1vref2“0”“1”“1”“1”高阻置位“1”vref1vref2“0”“0”qn保持保持保持“1”vr

26、ef1vref2“1”“1”“1”“1”高阻置位3.2.3 555定时器构成的多谐振荡器多谐波振荡器是能产生矩形波的一种自激振荡器电电路,由于矩形波中除基波外还含有丰富的高次谐波,故称为多谐振荡器。多谐振荡器没有稳态,只有两个暂稳态,在自身因素的作用下,电路就在两个暂稳态之 间来回转换,故又称它为无稳态电路。其设计思路是:无稳态电路,两个暂稳态电路不断的交替,利用一个放电管t作为一个受控的电子开关,使电容充电,放电而改变tr=th,则交替置0、置1,利用二极管的单向导电性将电容器的充电和放电的回路分开,再加上电位器的调节,便可构成占空可调的多谐波振荡器。1、 工作原理555的阈值输入和触发输入

27、相连,由电容的端电压控制,即=(1)暂态i:小于555定时器的阈值电平,由表1知,输出为高电平“1”,放电管截止。由于端呈高阻状态,电源通过电阻,向电容充电,逐渐上升。当上升到略大于阈值电平时,输出翻转为低电平“0”。暂态i结束。同时因为放电管导通,电路又产生新的过渡过程(暂态ii)。(2)暂态ii:电容通过电阻和放电管放电,逐渐下降。但只要大于,定时器的输出就保持不变,直到略小于,输出再次翻转,=”1”,暂态ii结束,回到暂态i。如果周而复始循环,输出频率一定人矩形波信号。、的波形时序如图 12 所示。因为输入端没有外加控制电压,所以= ,=。 图11 555定时器构成的多谐波震荡器图 图1

28、2 波形振荡图2、 参数计算 从工作原理分析可知,电路状态的改变是由电容充、放电引起的。所以暂态i 、暂态ii的持续时间取决于电容电压过渡过程。 (1) 高电平周期(暂态i) 以暂态ii的结束时间为计时起点(t=0)。初值是(0+)= = ,终值是()= ,充电时间常数为=(+)。所以,根据三要素法,在暂态期间的变化关系为 (t) 当暂态结束时有=,()=,代入得暂态i的持续时间为 =(+)=0.7(+) (2) 低电平周期(暂态ii) 以暂态i的结束时间为计间起点(t=0)。的初值是:(0+)=,终值是()=0,放电时间常数为=。所以,在暂态ii期间,的变化关系为 (t)= 当暂态ii结束时

29、,t=,()=,代入式得暂态ii的持续时间为 =0.7 所以,该电路输出矩形波的周期为 =+=0.7(+2)4 整体电路的设计本文设计的电路分为四部分:输入电路、逻辑判断电路,音响电路和电源。电路图如下图13整体电路图4.1 输入电路输入电路由r2和r3组成(图14);其电路作用是保证测试器输入端悬空时,既不是高电平,也不是低电平。一般情况下,在输入端悬空时电压应当大于0.7v小于3.5v。根据技术指标要求输入电阻大于20千欧,为了减小电流降低功耗,我们通过仿真可取:r2=220k r3=100k4.2逻辑信号判断短路当接收被测信号,r1、c1和d1组成输入滤波和保护电路,用以稳定输入的被测信

30、号且当被测信号电压过高时可以通过击穿d1使被测信号对地短路来保护下一级比较电路。lm311为高精度运算放大器。可以看出r2和r3分别与它们外围电路组成两个电压比较器。u2的同相端电压为0.7v( d2至d6为硅二极管);u1的反相端电压为3.5v。当被测电压小于u1反相端电压,且大于u2同相端电压,使u1、u2输出端为低电平。当被测电压大于u1的反相端电压,使u1的输出端为高电平且u2的输出端为低电平。当被测电压小于u2的同相端电压时,使u1的输出端为低电平且u2的输出端为高电平。 图14 输入和逻辑判断电路4.3 声响部分的电路图设计和工作原理主要由选通部分和555电路多谐振荡器组成工作原理

31、如下:(1)当被测信号电压大于3.5v 时,u1输出为高电平,u2输出为低电平。此时u1的7引脚为高电平,d7导通,u2的7引脚为地,d8截止。555开始起振:t=0.7*(r7+2*r9)*c2=0.49msh=1/t2000hz(2)当被测信号电压小于3.5v且大于0.7v时,u1输出为低电平,u2输出同为低平。此时u1和u2的7引脚为地,d7和d8截止。555不起振。(3)当被测信号小于0.7v时,u1输出为低电平,u2输出为高电平。此时u1的7脚为地,d7截止,u2的7脚为高电平,d8导通。555开始起振: t=0.7*(r8+2*r9)*c2=1.68msh=1/t600hz(4)

32、3引脚输出接喇叭,用1000f将信号声响信号耦合至喇叭。 图15 声响部分电路图图15为音调产生电路原理图。主要由选通部分和555电路多谐振荡器组成。4 电路仿真5 电路的仿真5.1 protues仿真软件的概述protues软件是英国labcenter electronics公司出版的eda工具软件(该软件中国总代理为广州风标电子技术有限公司)。它不仅具有其它eda工具软件的仿真功能,还能仿真单片机及外围器件。它是目前最好的仿真单片机及外围器件的工具。虽然目前国内推广刚起步,但已受到单片机爱好者、从事单片机教学的教师、致力于单片机开发应用的科技工作者的青睐。proteus是世界上著名的eda

33、工具(仿真软件),从原理图布图、代码调试到单片机与外围电路协同仿真,一键切换到pcb设计,真正实现了从概念到产品的完整设计。是目前世界上唯一将电路仿真软件、pcb设计软件和虚拟模型仿真软件三合一的设计平台,其处理器模型支持8051、hc11、pic10/12/16/18/24/30/dspic33、avr、arm、8086和msp430等,2010年即将增加cortex和dsp系列处理器,并持续增加其他系列处理器模型。在编译方面,它也支持iar、keil和mplab等多种编译器。5.1.1 protues的功能特点protues软件具有其它eda工具软件(例:multisim)的功能。这些功能

34、是: (1)原理布图 (2)pcb自动或人工布线 (3)spice电路仿真 革命性的特点 (1)互动的电路仿真 用户甚至可以实时采用诸如ram,rom,键盘,马达,led,lcd,ad/da,部分spi器件,部分iic器件。 (2)仿真处理器及其外围电路 可以仿真51系列、avr、pic、arm、等常用主流单片机。还可以直接在基于原理图的虚拟原型上编程,再配合显示及输出,能看到运行后输入输出的效果。配合系统配置的虚拟逻辑分析仪、示波器等,protues建立了完备的电子设计开发环境。5.1.2 电路功能仿真 (1)在protues绘制好原理图后,调入已编译好的目标代码文件:*.hex,可以在pr

35、otues的原理图中看到模拟的实物运行状态和过程。 (2)protues 是单片机课堂教学的先进助手。 (3)protues不仅可将许多单片机实例功能形象化,也可将许多单片机实例运行过程形象化。前者可在相当程度上得到实物演示实验的效果,后者则是实物演示实验难以达到的效果。 它的元器件、连接线路等却和传统的单片机实验硬件高度对应。这在相当程度上替代了传统的单片机实验教学的功能,例:元器件选择、电路连接、电路检测、电路修改、软件调试、运行结果等。课程设计、毕业设计是学生走向就业的重要实践环节。由于protues提供了实验室无法相比的大量的元器件库,提供了修改电路设计的灵活性、提供了实验室在数量、质

36、量上难以相比的虚拟仪器、仪表,因而也提供了培养学生实践精神、创造精神的平台 随着科技的发展,“计算机仿真技术”已成为许多设计部门重要的前期设计手段。它具有设计灵活,结果、过程的统一的特点。可使设计时间大为缩短、耗资大为减少,也可降低工程制造的风险。相信在单片机开发应用中protues也能茯得愈来愈广泛的应用。5.2 模拟逻辑信号的仿真首先进入protues软件页面,插入电路图,在模拟逻辑电路的ui分别取0.7vui3.5v,ui3.5v和ui0.7v 3个区域的值,进行仿真如下所示:图16 0.7vui3.5v 图17 ui3.5v 图18 ui0.7v5.3 比较电压仿真当模拟信号电路中,u

37、i取0.7vui3.5v时,两个比较电压器的电压值如下u1=3.50v u2=0.70v 仿真图如下图18图19 比较电压仿真5.4 声响波形仿真5.4.1 高电平信号输入仿真当ui3.5v时,u1输出为高电平,u2输出为低电平,此时u1的7脚为高电平,d7导通,u2的7脚为地,d8截止。555开始起振:t=0.7*(r7+2*r9)*c2=0.49msh=1/t2000hz3脚输出接喇叭,用1000f将信号声响信号耦合至喇叭图20 h2000hz5.4.2 无电平信号输入仿真当0.7vui3.5v时u1输出为低电平,u2输出同为低平。此时u1和u2的7脚为地,d7和d8截止。555不起振,所以无音频输出,如图20图21 无音频输出5.4.3低电平信号输入仿真当ui0.7v时,u1输出为低电平,u2输出为高电平;此时u1的7脚为地,d7截止,u2的7脚为高电平,d8导通;555开始起振: t=0.7*(r8+2*r9)*c2=1.68msh=1/t600hz3脚输出接喇叭,用1000f将信号声响信号耦合至喇叭。图22 h600hz5.5 仿真结论从仿真图形中可以看到,当被测试值为高电平的时候,图像为t=0.49ms的方形波,当被测试值为低电平的时候,仿真图像为t=1.68ms的方形波,则被测试值介于高

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论