触发器和时序_第1页
触发器和时序_第2页
触发器和时序_第3页
触发器和时序_第4页
触发器和时序_第5页
已阅读5页,还剩100页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1、 触发触发 。 原来的状态原来的状态 下面介绍下面介绍, “0”和和“1”态态; 2. ; “0”或或“1” & G1& G2 两互补输出端两互补输出端 两输入端两输入端 反馈线反馈线 触发器输出与输入的逻辑关系触发器输出与输入的逻辑关系 10 1 设触发器原态设触发器原态 为为“1”态。态。 翻转为翻转为“0”态态 (1) SD=1,RD = 0 & G1& G2 设原态为设原态为“0” 态态 1 0 触发器保持触发器保持 “0”态不变态不变 复位复位 结论结论: 不论不论 触发器原来触发器原来 为何种状态,为何种状态, 当当 SD=1, RD=0时时, 将使将使触发器触发器 置置“0”或称

2、或称 为为复位复位。 & G1& G2 设原态为设原态为“0” 态态 0 翻转为翻转为“1” 态态 (2) SD=0,RD = 1 & G1& G2 设原态为设原态为“1” 态态 0 1 触发器保持触发器保持 “1”态不变态不变 置位置位 结论结论: 不论不论 触发器原来触发器原来 为何种状态,为何种状态, 当当 SD=0, RD=1时时, 将使将使触发器触发器 置置“1”或称或称 为为置位置位。 & G1& G2 设原态为设原态为“0” 态态 1 保持为保持为“0” 态态 (3) SD=1,RD = 1 & G1& G2 设原态为设原态为“1” 态态 1 1 触发器保持触发器保持 “1”态不

3、变态不变 当当 SD=1, RD=1时时, 触发器保持触发器保持 原来的状态,原来的状态, 即即触发器具触发器具 有保持、记有保持、记 忆功能忆功能。 & G1& G2 & G1& G2 11 00 11 1 1111 0 若若G1先翻转,则触发器为先翻转,则触发器为“0”态态 “1”态态 (4) SD=0,RD = 0 当信号当信号SD= RD = 0 同时变为同时变为1时,由时,由 于与非门的翻转于与非门的翻转 时间不可能完全时间不可能完全 相同,触发器状相同,触发器状 态可能是态可能是“1”态,态, 也可能是也可能是“0”态,态, 不能根据输入信不能根据输入信 号确定。号确定。 10 逻

4、辑符号逻辑符号 QQ SDRD SDRDQ 1 0 0 置置0 0 1 1 置置1 1 1 不变不变 保持保持 0 0 同时变同时变 1后不确定后不确定 功能功能 例例4-1 4-1 用与非门组成的基本用与非门组成的基本RSRS锁存锁存器中,设初始状态为器中,设初始状态为0 0, 已知输入已知输入R R、S S的波形,画出的波形,画出Q Q的波形。的波形。 基本基本R-S触发器触发器 导引电路导引电路 & G4 SR & G3 CP & G1& G2 SD RD QQ 当当CP=0时时 0 11 11 & G1& G2 SD RD QQ & G4 SR & G3 CP 当当 CP = 1 时时

5、 1 打开打开 11 & G1& G2 SD RD QQ & G4 SR & G3 CP 当当 CP = 1 时时 1 (1) S=0, R=0 00 11 触发器保持原态触发器保持原态 触发器状态由触发器状态由R,S 输入状态决定。输入状态决定。 11 & G1& G2 SD RD QQ & G4 SR & G3 CP 1 10 10 10 (2) S = 0, R= 1 触发器置触发器置“0” (3) S =1, R= 0 触发器置触发器置“1” 11 & G1& G2 SD RD QQ & G4 SR & G3 CP 1 11 00 11 11 0 Q=1Q=0 11 (4) S =1,

6、 R= 1 当时钟由当时钟由 1变变 0 后后 触发器状态不定触发器状态不定 1 1 & G1& G2 SD RD QQ & G4 SR & G3 CP 0 0 SR 0 1 0 1 0 1 1 1 不定不定 Qn+1 Qn Qn+1时钟到来后触发器的状态时钟到来后触发器的状态 逻辑符号逻辑符号 QQ SRCPSD RD 跳转跳转 CP 0 0 SR 0 1 0 1 0 1 1 1 不定不定 Qn+1 Qn Q=S Q=R 从触发器从触发器 主触发器主触发器 CP CP KQR QJS 1 互补时互补时 钟控制钟控制 主、从主、从 触发器触发器 不能同不能同 时翻转时翻转 RS C 从触发器从

7、触发器 Q Q QQ SDRD R C 主触发器主触发器 Q JK Q S 主触发器主触发器 主触发器主触发器 0 1 CP 0 1 1 RS C 从触发器从触发器 Q Q QQ SDRD R C 主触发器主触发器 Q JK Q S 1 0 主触发器封锁主触发器封锁 0 C0 1 CP 0 1 0 1 RS 从触发器从触发器 Q Q QQ SDRD R Q JK Q S CP 主触发器主触发器 Qn 1 0 0 1 1 1 0 0 Qn 0 1 0 1 0 1 0 1 0 1 CP高电平时,主触发高电平时,主触发 器状态由器状态由J、K决定,从决定,从 触发器状态不变。触发器状态不变。 CP下

8、降沿下降沿( )触发触发 器翻转器翻转(主、从触发器主、从触发器 状态一致)。状态一致)。 nnn QKQJQ 1 1 1 00 10 0 1 J 0 1 00011110 n+1 Q Q n K J K Qn+1 0 0 Qn 0 1 0 1 0 1 1 1 Qn () 触发器工作时触发器工作时SD 、 RD应接高电平。应接高电平。 CP Q JK SDRD Q 例:例:JK 触发器工作波形触发器工作波形 CP J K Q 下降沿触发翻转下降沿触发翻转 J K Qn+1 0 0 Qn 0 1 0 1 0 1 1 1 Qn 基本基本R-S触发器触发器 导引电路导引电路 & G2& G1 QQ

9、SD RD & G3& G4 & G5& G6 CP D 反反 馈馈 线线 跳转跳转 D Qn+1 0 1 0 1 逻辑符号逻辑符号 D CP QQ RDSD Qn+1 =Dn; Qn+1 =D CP D Q D Qn+1 0 1 0 1 J K Qn+1 0 0 Qn 0 1 0 1 0 1 1 1 Qn D 1 CP Q JK SDRD Q 仍为下降沿仍为下降沿 触发翻转触发翻转 T CP Q D=Q D Qn+1 0 1 0 1 CP QQ D 按功能分按功能分 RD QD FF0 d0 Q0 QD FF1 d1 Q1 d2 QD FF2 Q2 QD FF3 d3 Q3 清零清零 寄存指

10、令寄存指令 0000 1101 1101 触发器状态不变触发器状态不变 清零清零 D 1 移位脉冲移位脉冲 234 1011 1 Q Q3Q1Q2 RD 0000 0001 001 11 011 10111 1 Q J K FF0 Q1 Q J K FF2 Q J K FF1 Q J K FF3 QQ Q 从高位向低从高位向低 位依次输入位依次输入 数码输入数码输入 111 0101 1001 1000 输出输出 清零清零 D 1011 1 Q Q3Q1Q2 RD 10111 1 Q J K FF0 Q1 Q J K FF2 Q J K FF2 Q J K FF3 QQ Q 5 移位脉冲移位脉

11、冲 7 8 6 数码输入数码输入 左移寄存器波形图左移寄存器波形图 12345678 CP 111 1 1 1 D Q0 Q3 Q2 Q1 111 待存待存 数据数据 0 11 00011 2 3 移位脉冲移位脉冲 Q2 Q1 Q0 移位过程移位过程 Q3 寄寄 存存 数数 码码 D 001110000 清清 零零 110 左移一位左移一位 001011 左移二位左移二位 01011 左移三位左移三位 10114 左移四位左移四位 1 0 1 并并 行行 输输 出出 动画动画 1 清零清零 0 D Q2 SD RD d2 & F2 Q1 SD RD d1 & F1 Q0 SD RD d0 &

12、F0 DD Q3 SD RD d3 & F3 DD CP FF3FF1FF0 d0d1d2d3 Q0Q1Q2Q3 FF2 d Q0Q1Q2Q3 FF3FF1FF0FF2 d0d1d2d3 Q3 FF3FF1FF0FF2 Q3 d FF3FF1FF0FF2 既能左移也能右移。既能左移也能右移。 D Q2 D Q1 D Q0 1 & 11 1 & 1 & . RD CP S 左移输入左移输入 待输数据由待输数据由 低位至高低位至高 位依次输入位依次输入 待输数据由待输数据由 高位至低位高位至低位 依次输入依次输入 101 右移输入右移输入 移位控制端移位控制端 000 000 & 0 10 右移右

13、移 串行串行 输入输入 左移左移 串行串行 输入输入 UCCQ0Q1Q2Q3S1S0 CP 161514131211109 13456782 D0D1D2D3DSRDSL RDGND 74LS194 并行输入并行输入 0 1 1 1 1 0 0 0 1 1 0 1 1 直接清零直接清零(异步异步) 保保 持持 右移右移(从从Q0向右移动向右移动) 左移左移(从从Q3向左移动向左移动) 并行输入并行输入 RDCPS1 S0功功 能能 UCCQ0Q1Q2Q3S1S0CP 161514131211109 74LS194 13456782 D0D1D2D3DSRDSL RDGND 1 0 1 0 清零

14、清零 RD Q J K Q Q0 FF0 Q J K Q Q1 FF1 Q J K Q Q2 FF2 CP 计数脉冲计数脉冲 三位异步二进制加法计数器三位异步二进制加法计数器 在电路图中在电路图中J、悬空表示悬空表示J、K=1 当相邻低位触发当相邻低位触发 器由器由1变变 0 时翻转时翻转 每个触发器翻转的时间有先后,与计数脉冲不同步每个触发器翻转的时间有先后,与计数脉冲不同步 CP 12345678 Q0 Q1 Q2 二二 进进 制制 数数 Q2 Q1 Q0 0 0 0 0 1 0 0 1 2 0 1 0 3 0 1 1 4 1 0 0 5 1 0 1 6 1 1 0 7 1 1 1 8 0

15、 0 0 脉冲数脉冲数 (CP) 二二 进进 制制 数数 Q2 Q1 Q0 0 0 0 0 1 0 0 1 2 0 1 0 3 0 1 1 4 1 0 0 5 1 0 1 6 1 1 0 7 1 1 1 8 0 0 0 脉冲数脉冲数 (CP) FF0每输入一每输入一C翻一次翻一次 FF1 FF2 J0 =K0 =1 Q0 =1J1 =K1 = Q0 Q1 = Q0 = 1J2 =K2 = Q1 Q0 J0 =K0 =1 J1 =K1 = Q0 J2 =K2 = Q1 Q0 由主从型由主从型 JK 触发器组成的同步三位二进制加法计数器触发器组成的同步三位二进制加法计数器 Q Q FF2 Q Q

16、FF1 Q Q FF0 Q2 Q0 Q1 DR CP J K J K J K 74LS161型四位同步二进制计数器型四位同步二进制计数器 (a) 外引线排列图;外引线排列图; (b) 逻辑符号逻辑符号 A0 A1 A3 A2 UCC:16 GND:8 EP ET CP LD RD 3 4 5 611 12 13 14 15 Q0 Q3 Q1 Q2 RCO 74LS161 7 10 2 9 1 A0 1 CP2 3 4 RCO 5 A36 EP7 GND89 11 10 12 13 14 15 16 +UCC 74LS161 LD A1 A2 ET Q0 Q3 Q1 Q2 RD (a)(b) 集

17、成计数器集成计数器 异步清零。异步清零。 7416174161具有以下功能:具有以下功能: 计数。计数。 同步并行预置数。同步并行预置数。 RCO为进位输出端。为进位输出端。 保持。保持。4123567 15 16 CPD0D 1 D2GND Q3Q 2 Q1Vcc 74161 8 9 101112 14 13 RD 3 D D L EP ET Q0RCO 0 1 1 1 1 1 1 0 0 RD CPEP ET 同步二进制计数器的同步二进制计数器的 0 1 1 1 LD Q3Q2Q1Q0A3A2A1A0 d3d2d1d0 d3d2d1d0 计计 数数 保保 持持 保保 持持 0 0 0 0

18、二进制数二进制数 Q3Q2Q1Q0 脉冲数脉冲数 (CP) 十进制数十进制数 0 1 2 3 4 5 6 7 8 9 10 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 0 0 0 0 0 1 2 3 4 5 6 7 8 9 0 1.同步同步 Q0 Q1 Q2 Q3 CP 12345678910 常用常用74LS160型同步十进制加法计数器型同步十进制加法计数器, 其外引其外引 脚排列及功能表与脚排列及功能表与74LS161型计数器相同。型计数器相同。 Q1 RD CP0 & R0

19、2 R01 S91 S92 & Q J K Q FF1 Q J K Q FF2 Q2 Q J K Q FF3 Q3 RD RDRD SDSD CP1 Q0 Q J K Q FF0 11 0 1 0 清零清零 0 0 00 Q1 RD CP0 & R02 R01 S91 S92 & Q J K Q FF1 Q J K Q FF2 Q2 Q J K Q FF3 Q3 RD RDRD SDSD CP1 Q0 Q J K Q FF0 0 置置“9” 1 1 00 1 1 Q1 RD CP0 & R02 R01 S91 S92 & Q J K Q FF1 Q J K Q FF2 Q2 Q J K Q F

20、F3 Q3 RD RDRD SDSD CP1 Q0 Q J K Q FF0 0 0 1 1 Q1 RD CP0 & R02 R01 S91 S92 & Q J K Q FF1 Q J K Q FF2 Q2 Q J K Q FF3 Q3 RD RDRD SDSD CP1 Q0 Q J K Q FF0 0 0 1 1 输入脉冲输入脉冲 输出二进制输出二进制 输入脉冲输入脉冲 输出五进制输出五进制 Q1 RD CP0 & R02 R01 S91 S92 & Q J K Q FF1 Q J K Q FF2 Q2 Q J K Q FF3 Q3 RD RDRD SDSD CP1 Q0 Q J K Q FF

21、0 0 0 1 1 输入脉冲输入脉冲 输出十进制输出十进制 Q1 RD CP0 & R02 R01 S91 S92 & Q J K Q FF1 Q J K Q FF2 Q2 Q J K Q FF3 Q3 RD RDRD SDSD CP1 Q0 Q J K Q FF0 输输 入入 输输 出出 Q2Q3R01 S92S91 R02Q1Q0 110 110 11 0000 0000 1010 R01 S92S91 R02 有任一为有任一为“0” 有任一为有任一为“0” 输入计数输入计数 脉冲脉冲 十分频输出十分频输出 (进位输出进位输出) 计数状态计数状态 计数器输出计数器输出 S91N 74LS2

22、90 S92Q2Q1N UCCR01R02CP0CP1Q0Q3 地地 17 8 14 S92 S91 Q3Q0Q2Q1 R01 R02 CP1CP0 S92 S91 Q3Q0Q2Q1 R01 R02 CP1CP0 五进制输出五进制输出 计数脉冲计数脉冲 输入输入 CP 12345 Q1 Q2 Q3 工作波形工作波形 实际应用中,可以用现有的二进制或十进制计数实际应用中,可以用现有的二进制或十进制计数 器,利用其清零端或预置数端,外加适当的门电路器,利用其清零端或预置数端,外加适当的门电路 连接而成。连接而成。 方法有两种:方法有两种:1、反馈清零法、反馈清零法 2、反馈置数法、反馈置数法 (1

23、)清零法)清零法 清零法适用于具有清零端的集成计数器。清零法适用于具有清零端的集成计数器。 例:用集成计数器例:用集成计数器74160和与非门组成的和与非门组成的6进制计数器。进制计数器。 Q 0 Q 0000 Q 0001 0100 00110010 2 1001 0110 0101 1000 1 0111 Q3 2.反馈置数法反馈置数法适用于有预置功能的集成计数器适用于有预置功能的集成计数器 例例5-15 用集成计数器用集成计数器74X161和必要的门电路组成和必要的门电路组成7进制计进制计 数器,要求该电路的有效状态是数器,要求该电路的有效状态是 Q3Q2Q1Q 0按按“加加1”的顺序从

24、的顺序从0011 到到1001循环变化。循环变化。 3 Q 0101 0 0011 0111 Q 0100 Q 1 Q 1000 2 1001 0110 Q3Q2Q1Q0 0 1 2 3 4 5 6 7 8 9 10 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 0 0 0 0 0 1 2 3 4 5 6 7 8 9 0 例:六进制计数器例:六进制计数器 六六 种种 状状 态态 Q3Q2Q1Q0 0 0 0 0 0 0 0 1 0 0 1 0 0 0 1 1 0 1 0 0 0 1

25、 0 1 0 1 1 0 0 1 1 1 1 0 0 0 1 0 0 1 0 0 0 0 11 1 1 S92 S91 Q3Q0Q2Q1 R01 R02 CP1CP0 计数器清零计数器清零 VA VB UCC 调转调转 地地 + + C1 + + C2 Q QRD SD 5k 5k 5k T 5 2/3 UCC2/3 UCC1/3 UCC01 1/3 UCC11 2/3 UCC2/3 UCC uC R1 R2 . + C充电充电 C放电放电 1 2/3 UCC 1 0 1 Q=0 导通导通 (地地) 0 1 Q=1 截止截止 0 0 1 2/3 UCC 1 0 Q=1 1 1 0 Q=0 (1

26、/3UCC) Q=0 Q=1 T导通,导通,C 通过通过T放放 电电,uC 0 接通电源接通电源 RD=0 SD=1 保持保持“0” 态态 RD=1 SD=1 +UCC 4 8 5 6 2 7 1 3 . . uC C ui uO R 0.01F 上升到上升到2/3 UCC ui t uC t uO t ui t uC t uO t 暂稳态暂稳态 tp tp =RC ln3=1.1RC 2/3UCC Q=1 Q=0 T截止截止 C充电充电 RD=0 SD=1 Q=0 Q=1 因此暂稳态的长短因此暂稳态的长短 取决于取决于RC时间常数时间常数 RD=1 SD=0 +UCC 4 8 5 6 2 7

27、 1 3 . . uC C ui uO R 0.01F & ui uB uA uo ui t uB t uo t uA t 短时用照明灯短时用照明灯 48 1 6 2 3 5 7 uO ui +UCC S R C ui t uo t tp uO 按一下按一下 按钮按钮 S 未按未按 0 KT的线圈的线圈 不通电不通电 KT 的触点的触点 断开断开 灯灯 灭灭 1通电通电闭合闭合亮亮 48 1 6 2 3 5 7 uO ui +UCC CS KT KT D1 D2 R & & & 1 & & & LED1 150 150 LED2 +U A1 A2 R S RD RD SD SD Q Q Q Q

28、 & & & 1 & & & LED1 150 150 LED2 +U A1 A2 R S RD RD SD SD Q Q Q Q 开始比赛时,按下复位开关开始比赛时,按下复位开关S。 0 0 1 1 1 0 0 未比赛时未比赛时A1, A2为为“0”复位开关复位开关S断开。断开。 & & & 1 & & & LED1 150 150 LED2 +U A1 A2 R S RD RD SD SD Q Q Q Q 0 0 1 1 0 0 1 0 1 1 0 0 0 1 保持不变保持不变 21.5.2 四人抢答电路四人抢答电路 CT74LS175 1 2 3 4 5 6 7 8 16 15 14 1

29、3 12 11 10 9 D1 D2 D3 D4 Q1 Q3Q2 Q4 1 Q 2 Q 3 Q 4 Q DR GNDCP UCC CT74LS175 外引线排列图外引线排列图 四人抢答电路的主要器件是四人抢答电路的主要器件是 CT74LS175 型四上升沿型四上升沿 D 触发器,触发器, 其外引线排列图如右图,它的清其外引线排列图如右图,它的清 零端零端 和时钟脉冲和时钟脉冲CP是四个是四个 D 触触 发器共用的。发器共用的。 DR 抢答前先清零抢答前先清零, Q4 Q1 均为均为0, 相应的发光二极管相应的发光二极管 LED 都不亮;都不亮; 均为均为 1, 与非门与非门G1的输出为的输出为

30、 0,扬声器不响。同时,扬声器不响。同时,G2 输出为输出为 1,将,将 G3 打开,时钟脉冲打开,时钟脉冲 CP 经过经过 G3 进入进入 D 触发器的触发器的 CP 端。此时,端。此时, 由于由于 S1 S4 均未按下均未按下, D1 D4 均为均为 0, 所以触发器的状态不变。所以触发器的状态不变。 1 Q 4 Q 工作原理:工作原理: 4 300 LED CRD 1Q 1Q & G1 74LS175 S1 4 1M +5V S2 S3 S4 & G3 & G2 +5V 8 3DG100 10K C 1D 2D 3D 4D 2Q 4Q 4Q 3Q 3Q 2Q 工作原理:工作原理:抢答前清

31、抢答前清“0” 0 0 0 0 0 若若S1首先被按首先被按 下下,D1和和Q1 均变为均变为 1, 相应的发光二相应的发光二 极管亮;极管亮; 变为变为0, G1的输出为的输出为1, 扬扬 声器响。同时声器响。同时, G2 输出为 输出为0, 将将G3 封封 闭闭, 时钟脉冲时钟脉冲CP 便不能经过便不能经过G3 进进 入入 D 触发器。由触发器。由 于没有时钟脉冲于没有时钟脉冲, 因此因此,再按其它按再按其它按 钮钮,就不起作用了就不起作用了, 触发器的状态不触发器的状态不 会改变。会改变。 1 Q 4 300 LED CRD 1Q 1Q & G1 74LS175 S1 4 1M +5V

32、S2 S3 S4 & G3 & G2 +5V 8 3DG100 10K C 1D 2D 3D 4D 2Q 4Q 4Q 3Q 3Q 2Q 抢答开始,若抢答开始,若S1先被按下先被按下 1 0 0 0 0 1 0 1 设计一个设计一个3人抢答电路。人抢答电路。3人人A、B、C各控制一各控制一 个按键开关个按键开关KA、KB、KC和一个发光二极管和一个发光二极管DA、DB、 DC。谁先按下开关,谁的发光二极管亮,同时使其。谁先按下开关,谁的发光二极管亮,同时使其 他人的抢答信号无效。他人的抢答信号无效。 R R +Vcc A B R C D A A C K +5V D B 330 K 330 K 3

33、30 D B C & A V OA G & V V OB C G G & B OC 解:解:用门电路组成的基本电路如图用门电路组成的基本电路如图1 1所示。开始抢答前,三所示。开始抢答前,三 按键开关按键开关KA、KB、KC均不按下,均不按下,A、B、C三信号都为三信号都为0 0,GA 、GB、GC门的输出都为门的输出都为1 1,三个发光二极管均不亮。开始抢答,三个发光二极管均不亮。开始抢答 后,如后,如KA第一个被按下,则第一个被按下,则A=1=1,GA门的输出变为门的输出变为VOA=0=0,点,点 亮发光二极管亮发光二极管DA,同时,同时,VOA的的0 0信号封锁了信号封锁了GB、GC门,

34、门,KB、 KC再按下无效。再按下无效。 基本电路实现了抢答的功能,但是该电路有一个很严重基本电路实现了抢答的功能,但是该电路有一个很严重 的缺陷:当的缺陷:当KA第一个被按下后,必须总是按着,才能保持第一个被按下后,必须总是按着,才能保持 A=1=1、VOA=0=0,禁止,禁止B、C信号进入。如果信号进入。如果KA稍一放松,就会稍一放松,就会 使使A=0=0、VOA=1=1,B、C的抢答信号就有可能进入系统,造成混的抢答信号就有可能进入系统,造成混 乱。要解决这一问题,最有效的方法就是引入具有乱。要解决这一问题,最有效的方法就是引入具有“记忆记忆” 功能的触发器。功能的触发器。 利用触发器的

35、利用触发器的“记忆记忆”作用,使抢答电路工作更可靠、稳定。作用,使抢答电路工作更可靠、稳定。 R K R Q R Q R Q +Vcc DA DB DC 330 330 330 GA GB GC OA OB OC & & & KA RS KB RS KC RS R R R +5V B C A FF A FF B FF C V V V Q Q Q 用基本用基本RS触发器组成的电路如图触发器组成的电路如图2 2所示。其中所示。其中KR为复位为复位 键,由裁判控制。开始抢答前,先按一下复位键键,由裁判控制。开始抢答前,先按一下复位键KR,即,即3 3 个触发器的个触发器的R信号都为信号都为0 0,使,使QA、QB、QC均置均置0 0,三个发光,三个发光 二极管均不亮。开始抢答后,如二极管均不亮。开始抢答后,如KA第一个被按下,则第一个被按下,则FFA 的的S=0=0,使,使QA置置1 1,GA门的输出变为门的输出变为VOA=0=0,点亮发光二极,点亮发光二极 管管DA,同时,同时,VO1 1的的0 0信号封锁了信号封锁了GB、GC门,门,KB、KC再按再按 下无效。下无效。 该电路与图该电路与图1 1功能一样,但由于使用了触发器,按键功能一样,但由于使用了触发器,按键 开关只要按一下,触发器

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论