4×JFET缓冲放大器将噪声降低一半-设计应用_第1页
4×JFET缓冲放大器将噪声降低一半-设计应用_第2页
4×JFET缓冲放大器将噪声降低一半-设计应用_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

精品文档-下载后可编辑×JFET缓冲放大器将噪声降低一半-设计应用

在许多电子电路中,总是需要设备将一个电路与另一个电路隔离或分离。这种特殊设备称为缓冲区。缓冲器是一种单位增益放大器,具有极高的输入电阻和极低的输出电阻。这意味着缓冲器可以建模为增益为1的电压控制电压源。由于缓冲器理想地具有无限输入电阻,因此不存在负载效应,因此V在=V外.此外,缓冲器的输出电压对负载电阻不敏感,因为理想缓冲器的输出电阻基本上为零。通过在数模转换器(DAC)和负载之间放置一个单位增益缓冲器,可以轻松解决负载问题。

向系统添加单位增益缓冲器时,保持精度和性能非常重要。重要的考虑因素是计算增加的噪声:

哪里:

en=缓冲器输入电压噪声密度

in=缓冲器输入电流噪声密度

f=器件输入带宽(Hz)

在图1电路中,与电压噪声(13nV/√Hz)相比,每个通道的电流噪声(0.8fA/√Hz)极低。因此,当系统中需要较少的附加噪声时,降低这种电压噪声至关重要。通过并联放置多个缓冲器可以降低电压噪声。例如,两个并联的缓冲器可将电压噪声降低√2,或者所有四个并联的缓冲器充当缓冲器,噪声仅为1/2。这种方法的缺点是偏置电流、电流噪声和输入电容增加,但在这种情况下,这些结果可以忽略不计。在输出之间放置一个小电阻,例如50Ω,以避免由于每个输出之间的细微差异而导致额外的电流流动。对于功耗敏感性较低的应用,可以省略这些50Ω电阻以提升可用输出电流。

图1.新型低噪声缓冲器AD8244。

图1所示电路是缓冲放大器的新配置,可将电压噪声降低一半。AD8244是一款四通道、JFET输入、单位增益缓冲器,旨在超出预期。2pA偏置电流、接近零的电流噪声和10TΩ输入阻抗几乎不会产生误差,即使源阻抗达到兆欧级也是如此。凭借其低电压噪声、宽电源范围和高精度,该器件还具有足够的灵活性,即使在需要单位增益缓冲器的任何地方也能提供高性能,即使源电阻较低。

图2图比较了普通单通道缓冲器和采用四个通道并联的新型AD8244缓冲

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论