数字电路与逻辑设计智慧树知到期末考试答案2024年_第1页
数字电路与逻辑设计智慧树知到期末考试答案2024年_第2页
数字电路与逻辑设计智慧树知到期末考试答案2024年_第3页
免费预览已结束,剩余3页可下载查看

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字电路与逻辑设计智慧树知到期末考试答案2024年数字电路与逻辑设计功耗比较大,是以下哪种门电路的主要缺点()。

A:高速缓存B:硬盘C:内存D:优盘答案:高速缓存以下触发器类型,抗干扰性最好的是()。

A:电平触发器B:SR锁存器C:边沿触发器D:脉冲触发器答案:边沿触发器用低电平为输出有效的译码器实现组合逻辑电路时,还需要()。

A:或非门B:或门C:与门D:与非门答案:与非门用低电平为输出有效的译码器实现组合逻辑函数电路时,还需要()。

A:或门B:与非门C:与门D:或非门答案:与非门半导体数码管的每个显示线段都是由()构成的。

A:发光三极管B:灯丝C:发光二极管D:熔丝答案:发光二极管L=AB+C的对偶式为()

A:A+B+CB:A+BCC:(A+B)CD:ABC答案:(A+B)C十进制数23.41的余3BCD码是()

A:01010011.01110100B:01010110.01110100C:01010110.01000100D:00100110.01110100答案:01010110.01110100全体最大项之积为(

)。

A:1

B:4C:2

D:3

答案:1有S1,S2两个状态,条件()可以确定S1和S2不等价。

A:输出不同B:输出相同C:次态相同D:次态不同答案:次态不同16位补码整数所能表示的范围是()

A:-2的15次方到+(2的15次方-1)B:-2的16次方到+(2的16次方-1)C:-(2的15次方-1)到+(2的15次方-1)D:-(2的16次方-1)到+(2的16次方-1)答案:-2的15次方到+(2的15次方-1)十进制数14.625对应二进制数为()。

A:1110.101B:1110101C:1110.011D:10100.101答案:1110.1015变量的最小项应为(

)个.

A:5

B:16

C:32D:8

答案:32十进制数10.35的8421BCD码是()

A:00011000.01010101B:00010000.01010101C:00010000.00110101D:00011000.00110101答案:00010000.00110101n个变量可以构成()个最大项。

A:2nB:2×nC:nD:2n-1答案:2n模拟信号是在数值上和时间上都是连续的,以下()不是模拟信号。

A:三角波B:正弦波C:矩形波D:尖峰波答案:矩形波工作时必须外接电源和电阻的逻辑门电路是()。

A:漏极开路门B:或非门C:三态门D:与非门答案:漏极开路门构成模值为128的二进制计数器,需要()级触发器。

A:8B:7C:128D:256答案:7对于N沟道增强型MOS管,当其漏极输出为高电平时,此时MOS工作在()

A:可变阻区B:饱和区C:截止区答案:截止区n位二进制负数的补码与其绝对值相加,结果是()

A:2nB:2n+1C:2n+1D:2n-1答案:2n若4位同步二进制减法计数器当前的状态是0111,下一个输入时钟脉冲后,其内容变为().

A:0110B:1000C:0111D:0011答案:0110ASCⅡ码是一组()位二进制代码。

A:10B:7C:5D:4答案:7TTL集成芯片74LS138是3/8线译码器,译码器为输出低电平有效,若输入为A2A1A0=110时,输出Y7ʹY6ʹY5ʹY4ʹY3ʹY2ʹY1ʹY0ʹ为()

A:11101111B:10111111C:01000000D:00001000答案:10111111可以用来暂时存放数据的器件是()

A:寄存器B:序列信号检测器C:计数器D:全加器答案:寄存器相邻最小项是指只有(

)个变量不同的最小项。

A:2

B:4C:1

D:0

答案:1在下列电路中,只有()属于组合逻辑电路。

A:加法器B:计数器C:触发器D:寄存器答案:加法器能使逻辑函数F=A+B+C+D均为1的输入变量组合是()。

A:1101,0001,0100,1000B:1100,1110,1010,1011C:1111,1001,1010,0000D:1110,0110,0111,1111答案:1101,0001,0100,1000属于组合逻辑电路的部件是()

A:寄存器B:编码器C:计数器D:触发器答案:编码器锁存器或触发器的1态是指()

A:Q=0,Qʹ=0B:Q=1,Qʹ=0C:Q=0,Qʹ=1D:Q=1,Qʹ=1答案:Q=1,Qʹ=0函数F=((AB)ʹ(Aʹ+Bʹ)ʹ)ʹ是最简()表达式。

A:与非与非B:与或非C:或与D:或非或非答案:与非与非异步计数器是指()的计数器。

A:各级触发器状态的变化不是同时发生的B:触发器输出信号仅仅取决于存储电路的状态C:各触发器时钟端连在一起,统一由系统时钟控制D:由不同类型的触发器构成答案:各级触发器状态的变化不是同时发生的十六进制数据比同样位数的二进制数据表示的数据范围大。

A:对B:错答案:对时序电路的等价状态是指在相同的输入下有相同的输出,并转换到同一个次态去的两个状态。

A:对B:错答案:对主从JK触发器在CLK=1期间,主触发器可以实现多次翻转。

A:错B:对答案:错根据对偶规则,如果2个逻辑式相等,则他们的对偶式不一定相等。

A:对B:错答案:对普通编码器在任意时刻允许多个输入请求编码信号有效。

A:错B:对答案:错触发器是一种存储单元。

A:错B:对答案:对脉冲触发器比电平触发器的的抗干扰性好。

A:错B:对答案:对若两逻辑式相等,则它们的反演式也相等。

A:对B:错答案:错异步时序电路中各触发器的状态都是同时翻转的。

A:对B:错答案:错在逻辑函数中,对于变量的任一组取值,全体最大项之积为1。

A:对B:错答案:错超前进位加法器的工作特点是指在输入每位的加数和被加数时,同时获得该位全加的进位信号,而无需等待最低位的进位信号。

A:错B:对答案:对与非运算的规则是:输入变量中只要有1个

0

,结果就是

0

;只有当全部输入变量都是

1

时,结果才是

1

。(

A:错B:对答案:错随机存储器与制度存储器的根本区别在于,正常工作状态下可以随时对存储器进行读写操作。

A:错B:对答案:对SR锁存器在工作时是不受任何约束的。

A:错B:对答案:错移位寄存器的右移是指从高位移到低位。

A:对B:错答案:错逻辑函数的公式化简法很容易判断其结果是否最简。

A:对B:错答案:错在逻辑函数中,约束项是不可能或不允许出现的变量取值组合,其值总是等于0。

A:对B:错答案:对逻辑变量的取值,0比1小。

A:错B:对答案:错数字电路中,驱动门的拉电流是指其输出低电平时的电流。

A:对B:错答案:错关于十进制小数转换为二进制的方法的描述中,正确的是(

A:结果从上往下取B:结果从下往上取C:乘2直到小数为0为止D:除2直到商为0为止

答案:乘2直到小数为0为止###结果从上往下取T触发器的主要功能包括(

A:翻转B:置0

C:置1

D:保持答案:保持###翻转用74161构成八进制加计数器时,可采用的方法为(

)。

A:同步清零

B:异步置数C:同步置数D:异步清零

答案:异步清零###同步置数两个1位二进制

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论