MOOC 微处理器与嵌入式系统设计-电子科技大学 中国大学慕课答案_第1页
MOOC 微处理器与嵌入式系统设计-电子科技大学 中国大学慕课答案_第2页
MOOC 微处理器与嵌入式系统设计-电子科技大学 中国大学慕课答案_第3页
MOOC 微处理器与嵌入式系统设计-电子科技大学 中国大学慕课答案_第4页
MOOC 微处理器与嵌入式系统设计-电子科技大学 中国大学慕课答案_第5页
已阅读5页,还剩57页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

MOOC微处理器与嵌入式系统设计-电子科技大学中国大学慕课答案第一章作业第一章测验1、问题:在冯·诺依曼体系结构中并未定义的计算机硬件组成部分是()。选项:A、运算器B、控制器C、CacheD、存储器E、输入设备F、输出设备G、总线正确答案:【Cache#总线】2、问题:在计算机的软硬件分层模型中,包括1指令系统、2数字逻辑电路、3操作系统、4MOS管、5应用软件等,从低往上的层次排列顺序是()。选项:A、14235B、42135C、12345D、24135E、24315F、41235正确答案:【42135】3、问题:下列属于计算机系统硬件的是()。选项:A、编译工具B、异常事件处理电路C、输入/输设备驱动D、操作系统E、输入/输出设备F、APPG、内存条正确答案:【异常事件处理电路#输入/输出设备#内存条】4、问题:()仍然被公认为是目前绝大多数商用计算机的基本体系架构。选项:A、冯.诺依曼架构B、GPU(GraphicProcessingUnit)架构C、STM32单片机架构D、TI公司的DSP架构E、NPU(NeuralnetworkProcessingUnit)架构F、AI(ArtificialIntelligence)处理器架构正确答案:【冯.诺依曼架构】5、问题:下列部件属于计算机外设的是()。选项:A、微处理器B、主板C、内存条D、硬盘E、U盘F、网盘G、键盘正确答案:【硬盘#U盘#网盘#键盘】6、问题:计算机的工作归根结底是在()部件的协调下进行的。选项:A、控制器B、运算器C、存储器D、按键E、语音输入正确答案:【控制器】7、问题:微处理器中,控制器的主要任务是实现()。选项:A、数据的存储B、数据的运算C、奇/偶校验位的生成D、指令的译码E、数据的搬移F、指令的存储正确答案:【指令的译码】8、问题:处理器芯片能够直接理解并执行的是()。选项:A、C语言源程序B、汇编语言源程序C、Python语言源程序D、机器语言源程序E、操作系统命令正确答案:【机器语言源程序】9、问题:微处理器执行指令的过程包括1生成程序指针、2读出存储单元中存放的指令、3送出存储单元的地址、4存储单元地址译码、5输出指令执行所需的控制信号、6指令译码等。指令执行的过程应该是()。选项:A、123456B、134265C、132456D、134256E、123465F、145236正确答案:【134265】10、问题:和冯·诺依曼结构相比,哈佛结构最本质的特点是()。选项:A、增加了存储器容量B、增加了一套独立的存储器及相关操作总线C、提高了处理器的频率D、增加了指令的数目E、指令存储和数据存储分开,使用两套独立总线访问F、计算机内部信息表示不必使用二进制G、程序无需存储在存储器中H、存储器中的数据访问和指令读取必须串行进行I、采用Cache技术来改变存储器访问的串行性J、采用了流水线技术来改变指令执行的串行性正确答案:【增加了一套独立的存储器及相关操作总线#指令存储和数据存储分开,使用两套独立总线访问】11、问题:计算机系统的存储器按照所处位置不同,有1片内cache、2片外cache、3寄存器、4主存储器、5辅助存储器,按访问速度从高到低的顺序应该是()。选项:A、31254B、32145C、31245D、12345E、21345F、54231正确答案:【31245】12、问题:相对于非流水线计算机,流水线计算机速度更快的根本原因是()。选项:A、流水线计算机中有更多独立部件能够并行执行不同的功能B、流水线计算机中采用了更宽的地址总线C、流水线计算机中采用了更宽的数据总线D、流水线计算机中每条指令都优化缩短了执行时间E、流水线计算机的结构更简洁F、流水线计算机中各段的部件能够并行工作正确答案:【流水线计算机中有更多独立部件能够并行执行不同的功能#流水线计算机中各段的部件能够并行工作】13、问题:按照Flynn分类法,以多核处理器芯片为基础的计算机架构不可能属于()。选项:A、单指令单数据SISDB、单指令多数据SIMDC、多指令多数据MIMDD、以上都不对E、多指令单数据MISD正确答案:【单指令单数据SISD#多指令单数据MISD】14、问题:根据Flynn分类法,传统的冯·诺依曼计算机对应的是()结构。选项:A、SISDB、SIMDC、MIMDD、MISD正确答案:【SISD】15、问题:通常我们说的系列机指的是具有相同()的计算机。选项:A、体系结构B、组成原理C、实现技术D、操作系统E、CPU芯片F、总线架构G、I/O接口H、I/O设备正确答案:【体系结构】16、问题:设某微处理器地址总线宽度为32位,则可推断其数据总线的宽度为()。选项:A、32位B、不低于32位C、不高于32位D、与地址总线没有必然联系正确答案:【与地址总线没有必然联系】17、问题:下列属于超标量微处理器特点的是()。选项:A、可完成任意字长的运算B、数据传输速度很快,每个总线周期最高能传送4个64位数据C、内部含多条指令流水线(部件)D、一定属于CISC架构E、一定属于RISC架构F、内部可含有多条指令流水线和多个执行部件,CPI有可能小于1G、芯片内部集成的晶体管数超过100万个,功耗很大H、不仅能进行32位运算,也能进行64位运算正确答案:【内部含多条指令流水线(部件)#内部可含有多条指令流水线和多个执行部件,CPI有可能小于1】18、问题:计算机系统中的软、硬件在逻辑上具有等效性,提高硬件功能实现的比例将会()。选项:A、提高执行速度B、增加系统的灵活性C、降低系统的硬件复杂度D、降低成本正确答案:【提高执行速度】19、问题:程序计数器PC是CPU内部的一种专用寄存器,其中存放的是()。选项:A、数据B、指令C、下一条待取指令的存放地址D、正在执行指令的存放地址正确答案:【下一条待取指令的存放地址】20、问题:以下所列提高微处理器系统性能的技术,说法不正确的是()。选项:A、采用流水线结构后每条指令的执行时间明显缩短B、增加Cache后CPU与存储系统交换数据的速度得到提高C、提高主机时钟频率后加快了指令执行速度D、虚拟存储技术使得用户可以使用超过实际物理内存的存储空间E、采用流水线结构可以降低每条指令的延迟时间正确答案:【采用流水线结构后每条指令的执行时间明显缩短#采用流水线结构可以降低每条指令的延迟时间】21、问题:64位计算机中的“64”通常是指其()。选项:A、系统数据总线的位宽是64B、系统地址总线的位宽是64C、系统控制总线的位宽是64D、CPU内部寄存器的个数是64E、CPU支持的机器指令条数是64的倍数F、CPU核的个数是64G、CPU内部流水线的级数是64H、CPU的字长是64位I、CPU内部一次处理数据的最大位数是64J、CPU芯片上有64个数据引脚K、CPU芯片上有64个地址引脚L、CPU芯片内部数据通路宽度为64位正确答案:【CPU的字长是64位#CPU内部一次处理数据的最大位数是64#CPU芯片内部数据通路宽度为64位】22、问题:单纯从理论出发,计算机的所有功能都可以交给硬件实现,也可以采用软硬件相结合来实现。完成同样的功能和任务,纯硬件实现的特点是()。选项:A、速度快,灵活性适应性差B、速度快,灵活性适应性好C、速度慢,灵活性适应性好D、速度慢,灵活性适应性差正确答案:【速度快,灵活性适应性差】23、问题:关于冯?诺依曼计算机中指令流的流向,下述正确的是()。选项:A、控制器到运算器B、存储器到控制器C、输入设备到输出设备D、运算器到输出设备E、存储器到输出设备正确答案:【存储器到控制器】24、问题:通常情况下,计算机中()的宽度通常与CPU字长相同。选项:A、系统地址总线B、系统控制总线C、通用寄存器D、系统数据总线E、运算器一次处理数据F、I/O接口正确答案:【通用寄存器#系统数据总线#运算器一次处理数据】25、问题:MIPS通常用来描述计算机的运算速度,其含义是()。选项:A、每秒处理百万个字符B、每分钟处理百万个字符C、每分钟执行百万条指令D、每秒执行百万条指令正确答案:【每秒执行百万条指令】26、问题:计算机系统中软硬件在逻辑上是等效的,提高软件功能实现的比例将会()。选项:A、提高解题速度B、提高系统灵活性C、提高成本D、减少所需存储容量正确答案:【提高系统灵活性】27、问题:Cache技术和虚拟存储技术的相同点不包括()。选项:A、均通过硬件技术实现B、以访问局部性原理为基础C、采用类似的调度策略D、对用户均是透明的E、主要目的均是为了提高计算机速度正确答案:【均通过硬件技术实现#主要目的均是为了提高计算机速度】28、问题:下列关于冯·诺依曼体系结构的描述,不正确的是()。选项:A、指令和数据都放在同一个存储器中B、计算机由CPU、总线、存储器、输入设备和输出设备五部分组成C、冯诺依曼体系结构的提出,奠定了现代计算机的体系结构理论D、计算机按照存储程序的模式运行正确答案:【计算机由CPU、总线、存储器、输入设备和输出设备五部分组成】29、问题:计算机体系结构的Flynn分类法中,目前尚无实际实现机型的是()。选项:A、单指令单数据SISDB、单指令多数据SIMDC、多指令单数据MISDD、多指令多数据MIMD正确答案:【多指令单数据MISD】30、问题:设计超标量结构时,需要增设多个并行模块的流水线段应该是()。选项:A、流水线的第一段B、流水线的最后一段C、执行时间最短的段D、执行时间最长的段正确答案:【执行时间最长的段】31、问题:关于RISC与CISC的叙述,错误的是()。选项:A、前者指精简指令集计算机,后者是复杂指令集计算机B、前者的指令编码长度通常一致,后者的指令编码长度通常不一致C、前者支持的指令数目比后者少D、前者支持的指令数目比后者多E、前者一般更适合采用流水线结构F、前者的运算类指令不能访问存储器,而后者的运算类指令一般可以访问存储器G、前者为降低复杂度一般不使用流水线结构H、前者的寻址方式、指令格式相对更简单正确答案:【前者支持的指令数目比后者少#前者支持的指令数目比后者多#前者为降低复杂度一般不使用流水线结构】32、问题:下面不属于计算机体系结构设计时考虑的因素是()。选项:A、指令集内容B、存储器编址方式C、CPU主频D、CPU芯片是否采用了5nmCMOS工艺E、IO编址方式F、指令寻址方式G、CPU内部是否含有高速乘法器正确答案:【CPU主频#CPU芯片是否采用了5nmCMOS工艺#CPU内部是否含有高速乘法器】33、问题:CPU内部指令流水级数增加是有一定限度的,为进一步提高CPU芯片性能还可以采用其它多种技术,但不包括下面的()。选项:A、多线程技术B、超长指令字技术C、多核技术D、超标量技术正确答案:【多线程技术】34、问题:按照计算机体系结构的Flynn分类法,向量处理器(阵列处理器)一般应属于()。选项:A、单指令流单数据流SISDB、单指令流多数据流SIMDC、多指令流多数据流MIMDD、多指令流单数据流MISD正确答案:【单指令流多数据流SIMD】35、问题:计算机系统中,可以作为底层硬件与上层应用软件之间的界面是()。选项:A、编译程序B、操作系统C、微信小程序D、解释程序E、CPU的指令系统F、CPU的微指令系统正确答案:【操作系统】36、问题:计算机当前执行的程序段应存放在()中。选项:A、硬盘B、内存C、寄存器D、页表正确答案:【内存】37、问题:冯·诺依曼型计算机的设计思想主要有():a程序存储,b二进制表示,c微程序,d局部性原理,e流水线选项:A、a,bB、a,b,cC、a,c,d,eD、d,eE、a,b,eF、全部正确答案:【a,b】第二章作业第二章测验1、问题:CPU内部用于存放将要执行指令代码的是()。选项:A、程序计数器B、ALUC、指令寄存器D、指令译码器E、累加器F、通用寄存器正确答案:【指令寄存器】2、问题:以下不属于CPU内部数据通路的是()。选项:A、寄存器组B、指令译码器C、内总线D、算术逻辑运算部件E、指令寄存器正确答案:【指令译码器#指令寄存器】3、问题:指挥运算器进行运算的部件是()。选项:A、累加器B、控制器C、程序计数器D、指令寄存器正确答案:【控制器】4、问题:程序计数器PC通常用于()。选项:A、存放正在执行指令的地址B、存放待取指令的地址C、计数指令数D、存放操作数数值E、存放第一操作数的地址正确答案:【存放待取指令的地址】5、问题:微处理器内部标志寄存器(或称为程序状态寄存器)的主要作用是()。选项:A、决定程序是否发生跳转B、纠正当前指令执行的结果C、产生影响或控制某些后续指令所需的标志D、决定CPU是否继续工作E、用于判断当前指令是否正确执行F、反映处理器的状态和ALU运算结果的某些特征正确答案:【产生影响或控制某些后续指令所需的标志#反映处理器的状态和ALU运算结果的某些特征】6、问题:计算机将要执行的程序段(包括代码和数据)应安排在()部件中。选项:A、硬盘B、内存C、寄存器D、端口E、页表正确答案:【内存】7、问题:微程序控制器中,下列说法正确的是()。选项:A、一条机器指令由一条微指令来解释执行B、一条机器指令由一段微程序来解释执行C、若干条机器指令组成的程序可由一段微程序来执行D、一条微指令由若干条机器指令组成E、控制单元输入和输出之间的关系被视为一个存储系统F、硬件逻辑资源已最小化G、硬件设计开销高于随机逻辑控制器H、适合实现简单指令集正确答案:【一条机器指令由一段微程序来解释执行#控制单元输入和输出之间的关系被视为一个存储系统】8、问题:微程序控制器的特点是()。选项:A、硬件设计开销高于随机逻辑控制器B、控制单元的输入和输出之间的关系被视为一个存储系统C、适合简单指令集的情况D、逻辑门数目达到最小化的设计E、灵活性比随机逻辑控制器差正确答案:【控制单元的输入和输出之间的关系被视为一个存储系统】9、问题:以下不符合RISCCPU特点的是()。选项:A、指令编码长度固定B、通用寄存器数量较多C、为降低复杂度尽量不使用流水线D、运算类指令不能访问存储器E、只能使用Load/Store类指令存取存储单元F、一般采用不定长指令集G、控制器部分必须采用微码结构实现H、数据通路相对简单正确答案:【为降低复杂度尽量不使用流水线#一般采用不定长指令集#控制器部分必须采用微码结构实现】10、问题:完成相同的运算任务,如果RISC执行速度优于CISC,其主要原因很可能是()。选项:A、RISC更易于使用流水线技术B、RISC指令集中的指令数较少C、程序在RISC上编译的目标目标程序较短D、RISC功能简单E、RISC指令执行所需的平均周期数较少正确答案:【RISC更易于使用流水线技术#RISC指令执行所需的平均周期数较少】11、问题:指令寻址方式通常是指获取()的方式。选项:A、指令内容B、操作数或者操作数地址C、指令地址D、内存单元正确答案:【操作数或者操作数地址】12、问题:微处理器指令系统中采用不同寻址方式的目的主要是()。选项:A、实现存储程序和程序控制B、降低指令译码难度C、实现对辅存的访问D、提高编程灵活性E、能够压缩指令操作码F、缩短指令长度,扩大寻址空间G、提高指令执行速度正确答案:【提高编程灵活性#缩短指令长度,扩大寻址空间】13、问题:以某个寄存器中存放的数值作为操作数的存储单元地址,这种寻址方式称为()。选项:A、立即寻址B、存储器直接寻址C、寄存器间接寻址D、寄存器直接寻址正确答案:【寄存器间接寻址】14、问题:在下列指令系统的各种寻址方式中,获取操作数最快的是()。选项:A、存储器直接寻址B、基址变址寻址C、寄存器间接寻址D、寄存器直接寻址正确答案:【寄存器直接寻址】15、问题:与存储器映像编址方式相比,I/O端口的独立编址方式的特点是()。选项:A、地址码较长B、需定义专用的I/O读写指令格式C、译码电路较简单D、端口可寻址范围较小E、操作码较长F、操作码较短G、执行的时候无需控制器正确答案:【需定义专用的I/O读写指令格式】16、问题:指令流水线各段之间都设置了寄存器,其最主要的作用是()。选项:A、缓冲,驱动增强B、匹配段间差异C、避免流水线冲突D、暂存中间结果,实现并行操作E、增加电路可靠性正确答案:【暂存中间结果,实现并行操作】17、问题:一台非流水机器的时钟周期是10ns。测试程序中的ALU指令和分支指令需要4个时钟周期,存储操作指令需要5个时钟周期,以上指令的比例40%、20%和40%。将它升级改造为4级流水线后,时钟周期(即流水线拍长)变为11ns,其加速比等于()。选项:A、4.5B、3.5C、4.0D、5.0正确答案:【4.0】18、问题:关于RISC与CISC的叙述,下述错误的是()。选项:A、RISC是精简指令集计算机,CISC是复杂指令集计算机B、RISC通常采用定长指令,CISC通常采用不定长指令C、RISC设计的出发点是按“单条指令完成某一步骤或环节”,CISC设计的出发点是按“单条指令完成完整的操作功能”D、一般RISC的指令数目比CISC多E、RISC通常具备Load/Stor结构F、RISC通常提供数量更多的寄存器正确答案:【一般RISC的指令数目比CISC多】19、问题:微处理器指令由操作码和操作数组成,其中操作码的作用是()。选项:A、提供操作所需要的原始数据B、定义了具体的操作功能C、用于存放结果D、定义执行速度正确答案:【定义了具体的操作功能】20、问题:关于微处理器的机器指令,正确的说法是()。选项:A、指令就是指计算机软件B、指令就是全部命令的集合C、指令通常由操作码和操作数组成D、指令就是专门用于人机交互的命令正确答案:【指令通常由操作码和操作数组成】21、问题:与CPU执行现行程序时间无关的因素是()。选项:A、主机频率B、内存容量C、U盘大小D、总线架构正确答案:【U盘大小】22、问题:对于一个理想的标准3级流水线,忽略寄存器延迟时间,第一、二、三个段的延时为下面哪个选项时,指令的吞吐量最大()。选项:A、50ps,100ps,150psB、50ps,100ps,160psC、30ps,100ps,150psD、60ps,100ps,120ps正确答案:【60ps,100ps,120ps】23、问题:指令流水线存在的相关性可能会引起流水线的停顿,从而影响流水线的性能和效率,其中可以采用分支预测方法来缓解的是()。选项:A、控制相关B、数据相关C、结构相关D、名字相关正确答案:【控制相关】24、问题:关于理想指令流水线,下面说法错误的是()。选项:A、流过流水线的指令越多,流水线的吞吐率越趋近于最大值B、流过流水线的指令越多,流水线的效率越趋近于最大值“1”C、流水线越深(即段数越多),效率越趋近于最大值D、流水线最大加速比等于流水线段数E、流水线由若干段组成,每段的时间应尽量相等F、流水线的段数越多越好G、流水线吞吐率与最慢段的延迟有关正确答案:【流水线越深(即段数越多),效率越趋近于最大值#流水线的段数越多越好】25、问题:下列逻辑运算指令()能够将CPU内部寄存器的指定比特位清0,同时保持其他位不变。选项:A、与B、或C、非D、以上都不对正确答案:【与】26、问题:在软件开发过程中“汇编”通常是指()。选项:A、将汇编语言转换成机器语言的过程B、将机器语言转换成汇编语言的过程C、将高级语言转换成机器语言的过程D、将高级语言转换成汇编语言的过程正确答案:【将汇编语言转换成机器语言的过程】27、问题:CPU内部的运算器由多个小部件组成,其核心部分是()。选项:A、数据总线B、多路开关C、累加器D、算术逻辑单元正确答案:【算术逻辑单元】28、问题:计算机正在执行的指令应存放在CPU内部的()中。选项:A、PC寄存器B、内存C、指令寄存器D、Cache正确答案:【指令寄存器】29、问题:指令流水线中存在的相关性会影响流水线效率,能够通过引入超标量技术缓解的是()。选项:A、数据相关B、控制相关C、结构相关D、名字相关正确答案:【结构相关】30、问题:下列指标中,与CPU数据通路宽度并无直接联系的是()。选项:A、数据总线宽度B、指令长度C、微处理器字长D、内部寄存器位数E、内部寄存器个数F、运算器位数G、指令个数正确答案:【指令长度#内部寄存器个数#指令个数】31、问题:微处理器设计时,采用指令流水线技术的主要目的是()。选项:A、提高IO读写速度B、提高存储器读写速度C、提高每条指令的处理速度D、提高指令处理的吞吐率正确答案:【提高指令处理的吞吐率】32、问题:关于随机逻辑控制器,说法正确的是()。选项:A、每个指令都需要一组逻辑电路实现B、指令集升级改动代价大C、需要考虑如何构建微指令集D、以控制器电路最简为设计目标E、易于指令集的扩充升级正确答案:【指令集升级改动代价大#以控制器电路最简为设计目标】33、问题:在冯诺依曼型计算机中,指令和数据均以二进制形式存放在存储器中,CPU区分它们的依据是()。选项:A、指令操作码的译码结果B、不同的寻址方式C、指令周期的不同阶段D、某些特殊标志位E、不同的存储单元地址正确答案:【指令周期的不同阶段】34、问题:下列选项中,描述浮点数运算速度的指标是()。选项:A、MIPSB、CPIC、IPCD、GFLOPSE、GIPSF、PFLOSG、TFLOPS正确答案:【GFLOPS#PFLOS#TFLOPS】35、问题:下列选项中:a提高CPU时钟频率b优化数据通路结构c对程序进行编译优化能缩短程序执行时间的措施是()。选项:A、只有aB、只有bC、只有cD、只有a、bE、只有a、cF、只有b、cG、三项都可以正确答案:【三项都可以】36、问题:某常规标量流水线处理器由取指、译码、执行3个子模块构成,每个子模块的工作周期均为Δt。该微处理器连续执行10条指令需要时长为()。选项:A、3ΔtB、8ΔtC、10ΔtD、12ΔtE、14ΔtF、9ΔtG、28ΔtH、30Δt正确答案:【12Δt】37、问题:关于微码CPU和随机逻辑CPU,正确的说法是()。选项:A、对任何程序,随机逻辑CPU总是比微码CPU执行得快B、微码CPU更易创建新的CPU版本C、微码CPU要求每条指令必须具有统一的长度D、微码CPU与随机逻辑CPU的主要区别在于寄存器组织不同正确答案:【微码CPU更易创建新的CPU版本】38、问题:在下列关于流水线技术的说法中,正确的是()。选项:A、流水线技术会引入一些额外的硬件开销B、流水线技术可以缩短指令的执行时间C、随着流水线级数的增大,并行加速比可以无限提高D、流水线技术的实现可以完全依赖软件的优化实现正确答案:【流水线技术会引入一些额外的硬件开销】39、问题:计算机系统的“字长”通常是指()。选项:A、CPU芯片上地址信号引脚的数目B、CPU芯片上引脚的总数目C、单次运算的最大二进制位数D、2个字节或4个字节E、CPU芯片上数据信号引脚的数目正确答案:【单次运算的最大二进制位数】40、问题:从一条指令启动到下一条指令启动,中间的时间间隔称为()。选项:A、指令周期B、总线周期C、时钟周期D、机器周期正确答案:【指令周期】41、问题:CPU内部的通用寄存器一般用于存放()。选项:A、中间运算结果B、中断类型号C、指令操作码D、程序状态字正确答案:【中间运算结果】42、问题:已知CPU1的时钟频率为800MHz,运行某测试程序需要12s。现在硬件设计人员希望设计出CPU2,将该测试程序的运行时间缩短到8s。若CPU2采用某种新技术后时钟频率可大幅提高,但运行该测试程序所需的时钟周期数为CPU1的1.5倍,则CPU2的时钟频率至少应该为()才能达到预期要求。选项:A、800MHzB、1GHzC、1.2GHzD、1.5GHzE、1.8GHzF、1.6GHz正确答案:【1.8GHz】43、问题:某测试程序在机器M上的执行时间为20s,编译优化后该测试程序对应的指令数减少到原来的70%,但CPI增加到原来的1.2倍。则优化后该测试程序在M上的执行时间为()s。选项:A、8.4B、11.7C、10D、14E、16.8正确答案:【16.8】44、问题:在定点机中执行算术运算会产生溢出,其根本的原因是()。选项:A、主存容量不够B、运算结果无法表示C、操作数地址过大D、堆栈溢出E、寄存器数量不够正确答案:【运算结果无法表示】45、问题:下列不会引起指令流水线阻塞的是()。选项:A、数据旁路B、数据相关C、条件转移D、资源冲突正确答案:【数据旁路】第三章作业第三章测验1、问题:以下总线标准中,不属于片内总线的是()。选项:A、PCIB、AMBAC、AvalonD、CoreConnect正确答案:【PCI】2、问题:键盘接口连接片内AMBA总线时,应连接到()总线上。选项:A、ASBB、AHBC、APBD、SoC正确答案:【APB】3、问题:在计算机系统三总线结构中,用于传送读/写信号的是()。选项:A、地址总线B、数据总线C、控制总线D、以上都不对正确答案:【控制总线】4、问题:微处理器地址总线宽度为32位,则其内部数据总线的宽度()。选项:A、16位B、32位C、64位D、与地址总线没有必然联系正确答案:【与地址总线没有必然联系】5、问题:下述处理器的指标中,()与系统数据通路宽度无关。选项:A、处理器字长B、数据总线宽度C、地址总线宽度D、CPU内部寄存器宽度正确答案:【地址总线宽度】6、问题:按总线共享原则,为避免信号逻辑的混乱和器件的损坏,()一个以上的输出引脚共享一条信号线。选项:A、禁止B、允许C、当引脚较少时允许D、当输出引脚有三态功能时允许正确答案:【当输出引脚有三态功能时允许】7、问题:AMBA总线中,APB桥是()。选项:A、支持突发传输数据的B、AHB高性能系统的中枢C、APB中的唯一总线主机D、一种总线仲裁器正确答案:【APB中的唯一总线主机】8、问题:CPU对存储器完成一次读操作所需的时间称为一个()。选项:A、指令周期B、总线周期C、时钟周期D、中断周期正确答案:【总线周期】9、问题:RS-232C标准规定逻辑“0”和“1”之间有6V以上的电压差,其主要意义在于()。选项:A、能兼容TTL电平B、能简化电路设计C、能直接和电话线相连D、能提高抗干扰能力正确答案:【能提高抗干扰能力】10、问题:以下常用总线标准中,()是同步串行总线。选项:A、RS-232CB、SPIC、PCID、ISA正确答案:【SPI】11、问题:IIC总线的数据传输采用的是()方式。选项:A、单工B、半双工C、全双工D、多工正确答案:【半双工】12、问题:若下列字符码中有奇偶校验位,但没有数据错误,那么采用偶校验的字符码是()。选项:A、11111011B、11010110C、11100001D、11101001正确答案:【11100001】13、问题:异步通信方式工作中,设置波特率因子为32,字符长度为8位(含1位奇校验位),起始位1位,停止位为2位,每秒传输200个字符,则它的传输速率和收/发时钟频率分别为()。选项:A、2200bps,70.4kHzB、2200bps,35.2kHzC、200bps,8.8kHzD、2400bps,38.4kHz正确答案:【2200bps,70.4kHz】14、问题:在同步并行通信系统中,通常一个总线周期中总是()。选项:A、先传送数据,再传输地址B、先传送地址,再传输数据C、只传输数据D、只传输地址正确答案:【先传送地址,再传输数据】15、问题:下面关于总线的叙述中,错误的是()。选项:A、总线位宽指的是总线能同时传送的最大数据位数B、总线标准是指总线传送信息时应遵守的一些协议与规范C、PCI总线不支持突发成组传送D、总线带宽是指单位时间内总线上可传送的最大数据量正确答案:【PCI总线不支持突发成组传送】16、问题:系统数据通路宽度是指()。选项:A、能一次并行传送的数据位数B、可依次串行传送的数据位数C、单位时间内可传送的数据位数D、能一次并行传送的数据最大值正确答案:【能一次并行传送的数据位数】17、问题:下列选项中()是串行总线。选项:A、PCIB、ISAC、EISAD、SATA正确答案:【SATA】18、问题:RS-232C的数据传输采用的是()方式。选项:A、单工B、半双工C、全双工D、多工正确答案:【全双工】19、问题:某CPU的前端总线频率为100MHz,总线周期数为1/4,位宽为64bits,该总线的带宽为()MB/s。选项:A、200B、800C、1600D、3200正确答案:【3200】20、问题:下列总线标准中,属于并行总线的是()。选项:A、PCI-EB、1394C、PCID、SATAE、CANF、USB正确答案:【PCI】21、问题:以下常用总线标准中,属于异步串行总线的是()。选项:A、UARTB、SPIC、IICD、ATA正确答案:【UART】22、问题:异步串行接口电路中波特率因子为64,则接收方在()个采样周期内连续接收到低电平后方可确定起始位。选项:A、8B、16C、32D、64正确答案:【32】23、问题:USB总线得到了广泛的使用,其主要原因是()。选项:A、它是同步总线B、虽然比并行总线数据传输率低,但可靠C、接口连线少,速率高,可即插即用D、接口协议比并行接口简单,方便开发正确答案:【接口连线少,速率高,可即插即用】24、问题:设下面二进制编码的最低位是一个比特的校验位,则采用奇校验的编码是()。选项:A、11010111B、11000111C、11000011D、10101010E、11111111F、11111110正确答案:【11000111#11111110】25、问题:关于串行通信,说法正确的是()。选项:A、不一定采用调制和解调技术B、只适用于远距离传输C、只能实现点到点的通信方式D、收发双方无法同时传输多个比特正确答案:【不一定采用调制和解调技术】26、问题:某CPU的64位前端总线频率为800MHz,总线周期数为2,则其带宽为()。选项:A、400MB/sB、3.2GB/sC、4.8GB/sD、12.8GB/sE、6.4GB/sF、1.6GB/sG、800MB/s正确答案:【3.2GB/s】27、问题:总线上多个主设备同时发送信息导致的工作异常一般称为()。选项:A、总线请求B、总线仲裁C、总线冲突D、总线握手正确答案:【总线冲突】28、问题:下列各项中,不是同步总线协定特点的是()。选项:A、一般不需要应答信号B、总线长度相对较短C、总线周期长度灵活可变D、各部件的存取时间比较接近正确答案:【总线周期长度灵活可变】29、问题:将微处理器芯片、内存储器及I/O接口芯片连接起来的总线是()。选项:A、片内总线B、外总线C、系统总线D、以上都不对正确答案:【系统总线】30、问题:串行接口电路中波特率因子为64,则接收端在确定起始位后应每隔()个时钟周期接收一个数据位。选项:A、8B、16C、32D、64正确答案:【64】31、问题:在总线时序中,对于快速存储器的总线访问,使用统一的时钟进行传输控制,且不需要插入等待周期,该类总线属于()。选项:A、同步总线B、异步总线C、半同步总线D、周期分裂式总线E、全双工总线正确答案:【同步总线】32、问题:一般来说,同步串行通信比异步串行通信的实际传输效率高,其原因是同步串行通信()。选项:A、利用了同一时钟信号B、纠错能力强C、协议开销小,附加数据少D、协议更简单正确答案:【协议开销小,附加数据少】33、问题:PCIE*16中的“16”表示()。选项:A、串行数据通道的个数是16B、并行数据的位宽是16C、总线时钟频率是16MHzD、总线配置寄存器的个数是16E、总线传输速率是16GB/sF、总线传输速率是16Gb/s正确答案:【串行数据通道的个数是16】34、问题:在采用菊花链式仲裁方案的总线系统中,下列关于总线优先级的描述中,正确的是()选项:A、由软件程序设定B、越靠近链后端的设备优先级越高C、越靠近链前端的设备优先级越高D、运行速度越快的设备优先级越高正确答案:【越靠近链前端的设备优先级越高】35、问题:关于串行通信,说法正确的是()。选项:A、不一定需要采用调制/解调技术B、无法同时传输1个以上的比特信息C、只能实现点到点通信D、只支持单向传输正确答案:【不一定需要采用调制/解调技术】36、问题:一次总线事务中,主设备只给出一个首地址就能够完成若干个连续地址中数据的读/写,这种总线事务方式称为()。选项:A、并行传输B、串行传输C、同步传输D、异步传输E、半同步传输F、突发传输正确答案:【突发传输】37、问题:下列有关总线定时的说法中,错误的是()。选项:A、异步通信方式中,全互锁协议最慢B、异步通信方式中,非互锁协议可靠性最差C、同步通信方式中,同步时钟由各设备提供D、半同步通信方式中,握手信号的采样由同步时钟控制E、同步总线一般按最慢设备来设置公共时钟F、同步总线一般采用应答方式进行通信G、CPU内部通常会采用同步总线H、同步总线允许速度差别较大的设备一起接入工作正确答案:【同步通信方式中,同步时钟由各设备提供#同步总线一般采用应答方式进行通信#同步总线允许速度差别较大的设备一起接入工作】38、问题:下列关于总线设计的说法中,正确的是()。选项:A、并行总线总是比串行总线的传输速度快B、信号线复用技术可以减少信号线数量C、使用总线结构可以提高信息的传输速度D、使用总线结构可以减少信息传输量E、使用总线可以减少传输线的总数目F、使用总线的优点是数据信息和地址信息可以同时传送。G、采用突发传输方式可以提高总线传输率正确答案:【信号线复用技术可以减少信号线数量#使用总线可以减少传输线的总数目#采用突发传输方式可以提高总线传输率】39、问题:为协调计算机各部件的工作,需要一种器件来提供统一的时钟标准,这个器件是()。选项:A、总线缓冲器B、总线控制器C、总线仲裁器D、总线锁存器E、时钟发生器F、以上都对正确答案:【时钟发生器】第四章作业第四章测验1、问题:下列常见的存储器件或设备中,不属于半导体存储器的是()。选项:A、内存B、固态硬盘C、U盘D、机械硬盘E、光盘正确答案:【机械硬盘】2、问题:现代计算机的存储子系统一般包含主存、Cache、CPU内部寄存器、硬盘等部分,它们按照存取速度由快到慢依次是()。选项:A、Cache、主存、CPU内部寄存器、硬盘B、CPU内部寄存器、Cache、主存、硬盘C、CPU内部寄存器、主存、Cache、硬盘D、主存、CPU内部寄存器、Cache、硬盘正确答案:【CPU内部寄存器、Cache、主存、硬盘】3、问题:计算机存储子系统采用分层体系结构的主要目的是()。选项:A、便于系统升级B、便于读写数据C、便于减小机箱体积D、便于解决存储容量、速度和价格之间的矛盾E、便于降低功耗正确答案:【便于解决存储容量、速度和价格之间的矛盾】4、问题:微机中的Cache存储器通常采用()基本存储单元构造。选项:A、SRAMB、DRAMC、FlashD、EPROME、E2PROM正确答案:【SRAM】5、问题:在主存储器的设计过程中,下列属于系统结构范畴的问题是()。选项:A、主存的读写时钟频率B、主存的容量和编址模式C、是否使用多体交叉结构D、采用具体存储芯片的个数E、采用全地址译码还是部分地址译码正确答案:【主存的容量和编址模式】6、问题:计算机系统中,与主存储器相比,辅存储器的特点是()。选项:A、容量大、速度快、成本高B、容量大、速度慢、成本低C、容量小、速度快、成本高D、容量小、速度快、成本低正确答案:【容量大、速度慢、成本低】7、问题:Flash存储器是一种()存储器。选项:A、只读半导体B、可擦除只读半导体C、先入先出D、随机读写正确答案:【随机读写】8、问题:下列关于静态RAM与动态RAM的说法中,错误的是()。选项:A、静态RAM基本存储单元体积大,成本高,但读写速度快B、动态RAM基本存储单元体积小,成本低,但读写速度慢C、动态RAM需要定期刷新D、静态RAM主要用于构成主存E、动态RAM的存储密度比静态RAM大正确答案:【静态RAM主要用于构成主存】9、问题:将32位的数据0x12345678,存入0x80000000开始的内存单元,如果采用大端模式,则在0x80000003单元存放的数据是()。(注:“0x”表示16进制)选项:A、0x12B、0x34C、0x56D、0x78正确答案:【0x78】10、问题:下列存储器件中,掉电后信息会丢失的是()。选项:A、EEPROMB、SRAMC、NVRAMD、NandFlashE、DRAMF、Cache正确答案:【SRAM#DRAM#Cache】11、问题:在多级存储体系结构结构中,Cache-主存结构主要解决的矛盾是()。选项:A、速度与容量B、容量与成本C、速度与成本D、以上都是正确答案:【速度与成本】12、问题:Cache技术和虚拟存储技术的相同点不包括()。选项:A、均仅通过硬件技术实现B、以访问局部性原理为基础C、采用类似的调度策略D、对应用程序开发者来说均是透明的E、失效时处理器会切换进程以完成内容替换正确答案:【均仅通过硬件技术实现#失效时处理器会切换进程以完成内容替换】13、问题:下列说法中正确的是()。选项:A、虚拟存储技术提高了计算机的运算速度B、Cache与主存统一编址,Cache的地址空间是主存地址空间的一部分C、和冯?诺依曼结构相比,哈佛结构最本质的特点是程序无需存储在存储器中D、主存只能由易失性的随机读写存储器构成的E、主存主要是由易失性的随机读写存储器构成的正确答案:【主存主要是由易失性的随机读写存储器构成的】14、问题:在低位四体交叉存储器中,若处理器要访问的地址(十进制)为3、6、9、12、15、18、21、24…、300,则理论上该存储器比单体存储器的平均访问速度提高了()倍。选项:A、1B、2C、3D、4正确答案:【4】15、问题:某SRAM存储芯片的数据线宽度为32bit,地址线宽度为24bit,则该芯片的存储容量为()。选项:A、16MBB、32MBC、64MBD、128MB正确答案:【64MB】16、问题:若需要扩展64K容量的内存,下面几种方案从总线负载和系统连接复杂性角度考虑,最好的是()。选项:A、采用8片64K×1bit的芯片B、采用8片8K×8bit的芯片C、采用8片16K×4bit的芯片D、上述三种方案都一样正确答案:【采用8片64K×1bit的芯片】17、问题:地址输入端为8、数据输出端为4的ROM芯片,其存储容量应表示为()。选项:A、16×4bitB、32×8bitC、256×4bitD、512×8bit正确答案:【256×4bit】18、问题:若某8位微处理器系统的存储器地址空间为0x0000~0x3FFF,则系统的存储容量为()。(注:“0x”表示16进制)选项:A、4KBB、8KBC、16KBD、32KB正确答案:【16KB】19、问题:某微处理器系统具有16根地址线,8根数据线。现采用SRAM6264(8k*8bit)存储芯片组成存储系统,要得到最大存储容量,需要的存储芯片个数是()。选项:A、8B、16C、32D、64正确答案:【8】20、问题:若某微处理器系统有16条地址线,字长为8位,现用SRAM2114(1K*4)存储芯片搭建存储子系统,试问采用线选译码时最多可以扩展()片2114存储芯片。选项:A、12B、20C、24D、32正确答案:【12】21、问题:在多级存储结构中,Cache的主要作用是解决()的问题。选项:A、寄存器数量太少B、外设数据传输速度过慢C、CPU主频过慢D、主存访问速度不足E、存储器成本太高F、存储容量不够正确答案:【主存访问速度不足】22、问题:下列属于动态RAM特点的是()。选项:A、存储内容动态变化B、需要定时刷新C、存储的数据具有非易失性D、可以不按地址进行访问E、需要动态改变访存地址正确答案:【需要定时刷新】23、问题:CPU将要执行的程序段(包括代码和数据)应存放于计算机的()中。选项:A、主存B、辅存C、指令寄存器D、外设接口E、页表正确答案:【主存】24、问题:下列因素中,与Cache命中率无关的是()。选项:A、主存存取时间B、Cache块的大小C、Cache容量D、Cache组织方式正确答案:【主存存取时间】25、问题:下列措施中,不是用于改善存储系统访问速度的是()。选项:A、使用Cache技术B、使用虚拟存储技术C、选择读写速度更快的存储芯片D、存储芯片采用多体交叉的组织形式正确答案:【使用虚拟存储技术】26、问题:在分页管理的存储系统中,内存管理单元MMU的主要作用是()。选项:A、分配内存B、转换地址C、提高速度D、完成加密E、管理路由查找表F、管理文件分配表G、管理地址映射表H、管理中断向量表正确答案:【转换地址#管理地址映射表】27、问题:CPU对存储器完成一次读操作所需的时间称为一个()。选项:A、指令周期B、总线周期C、时钟周期D、中断周期正确答案:【总线周期】28、问题:下面对“堆栈”最好的解释是()。选项:A、固定地址的一块内存区域B、按“后进先出”原则组织的一块内存区域C、遵循“向上”增长原则的一块内存区域D、必须按字操作访问的一块内存区域正确答案:【按“后进先出”原则组织的一块内存区域】29、问题:某显示器分辨率为2048×2048,24bits真彩色,则其所需的显示缓存至少为()。选项:A、10MBB、12MBC、14MBD、16MB正确答案:【12MB】30、问题:微型计算机中的主存通常采用()半导体工艺构造。选项:A、SRAMB、DRAMC、EPROMD、Flash正确答案:【DRAM】31、问题:设某微处理器系统地址线宽度为13bit,按字节编址,若指定采用全译码法,则采用1K×4bit的芯片组成存储系统时,最多可扩展的芯片数量是()片。选项:A、8B、16C、20D、24正确答案:【16】32、问题:当数据压入堆栈时SP的值减小,且当数据全部入栈后SP指向最后一个入栈数据的下一个存储单元,这种堆栈称为()。选项:A、满递增B、满递减C、空递增D、空递减正确答案:【空递减】33、问题:在分页管理的存储系统中,()通过地址映射表来完成虚拟地址到物理地址的转换。选项:A、算术逻辑单元ALUB、内存管理单元MMUC、寄存器RegisterD、I/O接口E、地址译码器F、奇偶校验器G、中断向量表正确答案:【内存管理单元MMU】34、问题:某存储芯片容量为64k*1bit,其内部采用N*N的双译码结构时,片内共应有2N条地址信号线,该处N=()。选项:A、128B、256C、512D、32kE、64kF、16正确答案:【256】35、问题:选项:A、128k×10bitsB、64k×9bitsC、128k×9bitsD、64k×10bitsE、128k×16bitsF、64k×16bits正确答案:【128k×10bits】36、问题:将数据0xAABBCCDD存入地址0x80000000开始的内存单元。若采用小端模式,则0x80000002单元存放的字节是()。(注:“0x”表示16进制)选项:A、0xAAB、0xBBC、0xCCD、0xDD正确答案:【0xBB】37、问题:评价半导体存储芯片性能时,通常不包括的指标是()。选项:A、存取周期B、可靠性C、功耗D、缓存容量E、接口标准F、存储容量正确答案:【缓存容量】38、问题:以下无法提升数据存取并行度和吞吐量的是()。选项:A、多字宽存储器B、二维地址译码存储器C、多体交叉编址存储器D、双端口存储器正确答案:【二维地址译码存储器】39、问题:某SDRAM存储芯片的标称容量为256Mb(16M*4bit*4banks),可推测该芯片具有()。选项:A、1条数据线、内部16组12×12地址矩阵B、4条数据线、内部4组12×12地址矩阵C、4条数据线、内部1组12×12地址矩阵D、1条数据线、内部8组12×12地址矩阵正确答案:【4条数据线、内部4组12×12地址矩阵】40、问题:下列不是合法8421BCD编码的是()。选项:A、01111001B、11010110C、00001100D、10000101E、00000011正确答案:【11010110#00001100】41、问题:某计算机字长为32位,存储器按字节编址,采用小端方式(LittleEndian)存放数据。假设有一个16进制数据0x1122334455667788,存放在地址0x00008040开始的连续存储单元里,则地址为0x00008046的存储单元存放的是字节()。选项:A、11B、22C、33D、44E、55F、66G、77H、88正确答案:【22】42、问题:下列说法中正确的是()。选项:A、当机器采用原码表示时,0有两种编码方式B、当机器采用反码表示时,0有两种编码方式C、当机器采用补码表示时,0有两种编码方式D、无论机器采用何种编码方式表示,0都有两种编码方式正确答案:【当机器采用原码表示时,0有两种编码方式】43、问题:某机器字长为8位,采用原码表示带符号数时,机器数所能表示的范围是()。选项:A、-127~+127B、-128~+127C、-127~+128D、-128~+128正确答案:【-127~+127】44、问题:设十进制数x=103,y=-25,下面表达式在采用8位定点补码运算时会产生溢出的是()。选项:A、x+yB、-x+yC、x-yD、-x-y正确答案:【x-y】45、问题:下面关于Cache的论述中,正确的是()。选项:A、Cache是一种介于主存和辅存之间的存储器B、Cache不命中时,需要从内存中取新的字节代替Cache中最近访问过的字节C、Cache的命中率必须很高,一般要达到90%以上D、Cache中的信息必须与主存中的信息时刻保持一致E、Cache与主存之间的数据交换由硬件和操作系统共同完成的F、主存-Cache结构主要解决存储容量问题正确答案:【Cache的命中率必须很高,一般要达到90%以上】46、问题:某计算机主存按字节编址,容量为64kB,其中ROM区为4kB,其余为RAM区。若采用2k*8的ROM芯片和4k*4的RAM芯片来搭建,则需要ROM和RAM芯片的数目分别为()。选项:A、2,30B、2,15C、4,15D、4,30正确答案:【2,30】47、问题:若使用若干个2k*4的芯片搭建一个8k*8的存储器,则地址(16进制)为0x0B1F的存储单元所在的那个芯片,其最小地址为()。选项:A、0x0800B、0x0000C、0xFFFFD、0x1FF0E、0x0700正确答案:【0x0800】48、问题:连续两次启动同一存储器所需的最小时间间隔称为()。选项:A、存储周期B、存取周期C、访问周期D、指令周期E、机器周期正确答案:【存储周期】49、问题:采用八体并行低位交叉存储器时,设每个体存储容量为32k*16bit,存储周期为400ns,则下列说法正确的是()。选项:A、在400ns内,存储器可向CPU提供2^7bit数据B、在100ns内,每个体可向CPU提供2^7bit数据C、在400ns内,存储器可向CPU提供2^8bit数据D、在100ns内,每个体可向CPU提供2^8bit数据正确答案:【在400ns内,存储器可向CPU提供2^7bit数据】50、问题:现代CPU系统内将指令Cache和数据Cache分离的主要目的是()。选项:A、降低Cache的缺失损失B、提高Cache的命中率C、降低CPU的平均访存时间D、减少指令流水线的资源冲突正确答案:【减少指令流水线的资源冲突】51、问题:Cache的块映射规则中,冲突概率最小的是()。选项:A、全相联映射B、组相联映射C、直接映射D、不一定正确答案:【全相联映射】52、问题:Cache的块替换规则中,LRU算法将替换掉那些()块。选项:A、在Cache中驻留时间最长且未被引用B、在Cache中驻留时间最短且未被引用C、在Cache中驻留时间最长且仍被引用D、在Cache中驻留时间最短且仍被引用正确答案:【在Cache中驻留时间最长且未被引用】53、问题:下列关于页式虚拟存储器的说法,正确的是()。选项:A、页面大小由程序的模块划分确定。B、可以将整个运行的程序全部装入内存。C、可以从逻辑上极大地扩充内存容量,并提高了内存的利用率和灵活性。D、如果页面设置的很小,则主存中能够存放的页面数多,缺页频率低,换页次数少,有助于提升系统速度。正确答案:【可以从逻辑上极大地扩充内存容量,并提高了内存的利用率和灵活性。】54、问题:某存储芯片有6根地址输入线,其内部采用单译码方式时译码输出线数目为(),采用双译码方式时译码输出线数目为()。选项:A、64,16B、64,32C、16,16D、64,64E、16,64F、32,32正确答案:【64,16】第五章作业第五章测验1、问题:I/O接口按时序控制方式可分为同步接口和异步接口,这两类接口的区别是()。选项:A、数据传输是否由统一的时序信号控制B、是否存在握手机制C、数据传输过程中是否可使用于仲裁机制D、数据传输过程中是否需要CPU介入正确答案:【数据传输是否由统一的时序信号控制】2、问题:计算机系统的外设接口电路中,至少应具备一个()。选项:A、控制端口B、状态端口C、地址端口D、数据端口正确答案:【数据端口】3、问题:某微处理器系统中,存储器地址范围为0x0000~0x1FFF,并行接口芯片地址范围为0x0100~0x0103,则可以推断该系统中I/O编址方式为()。(注:“0x”表示16进制)选项:A、统一编址B、独立编址C、全译码编址D、部分译码编址E、线译码正确答案:【独立编址】4、问题:直接存储器访问(DMA)方式访问接口的优点在于()。选项:A、传输过程中不需要经过系统总线B、由CPU控制数据传输的全过程C、需要进行数据传输时外设通知CPU开始传输D、数据传输过程中不需要CPU介入正确答案:【数据传输过程中不需要CPU介入】5、问题:在CPU响应某一中断的过程中,若希望禁止其他中断应利用()。选项:A、中断现场B、中断向量C、中断断点D、中断屏蔽标志正确答案:【中断屏蔽标志】6、问题:中断响应过程中,若CPU需要在处理完成后回到断点处继续执行,需要进行()。选项:A、现场保护B、设置中断向量C、中断屏蔽D、中断优先级判断正确答案:【现场保护】7、问题:CPU根据()判断当前中断产生的原因。选项:A、断点信息B、中断类型号C、中断向量D、键盘输入E、中断优先级正确答案:【中断类型号】8、问题:若需要设计一个拥有80个按钮的键盘,最经济的方式是使用()结构。选项:A、80线线性键盘B、9*9矩阵键盘C、10线动态线性键盘D、8*8矩阵键盘正确答案:【9*9矩阵键盘】9、问题:CPU实现异步串行发送功能时,接口中一定会用到的是电路模块是()。选项:A、同步控制器B、3-8译码器C、串并转换器D、并串转换器正确答案:【并串转换器】10、问题:下列器件中,不属于外设的是()。选项:A、打印机B、内存C、扫描仪D、显示器正确答案:【内存】11、问题:为了提高处理器对外设的响应速度,处理器与外设之间最好采用()方式。选项:A、无条件传输B、条件查询C、中断传输D、DMA传输正确答案:【中断传输】12、问题:对于需要在外设与存储器之间进行大批数据高速传输的情况,下列最合适的方式是()。选项:A、无条件传输B、条件查询C、中断传输D、DMA传输正确答案:【DMA传输】13、问题:处理器发送给外设的命令数据,一般会存放在接口电路中的哪()端口里。选项:A、控制端口B、数据端口C、状态端口D、地址端口正确答案:【数据端口】14、问题:下列无需CPU执行指令的数据传输方式是()。选项:A、无条件B、查询C、DMAD、中断正确答案:【DMA】15、问题:使用程序查询方式进行数据传输时,导致微处理器效率低下的主要原因是()。选项:A、处理器需要不停地读取外设状态,并进行判断才能决定是否进行数据传输B、需要传输的数据量大C、数据传输中需要保存工作状态D、数据传输后需要恢复工作状态正确答案:【处理器需要不停地读取外设状态,并进行判断才能决定是否进行数据传输】16、问题:在常用的I/O数据传输控制方式中,中断方式的特点是()。选项:A、数据传输由外设主动发起B、数据传输由处理器主动发起C、在传输的整个过程中不需要CPU介入D、传输速率快E、数据传输经由专用的总线正确答案:【数据传输由外设主动发起】17、问题:相对于独立编址,I/O端口采用统一编址的优点是()。选项:A、可使存储器地址空间最大化B、可使端口地址空间最大化C、需要专门的信号线来区分地址总线上出现的是存储单元地址还是端口地址D、存储器与端口可以采用相同的指令访问E、I/O读写效率提高F、存储器和I/O的寻址空间都得到了最大化正确答案:【存储器与端口可以采用相同的指令访问】18、问题:关于微处理器的系统地址总线,以下说法正确的是()。选项:A、可用于对接口内不同端口进行地址译码B、可用于在微处理器与控制端口之间传送信息C、可用于在微处理器与数据端口之间传送信息D、可用于在微处理器与状态端口之间传送信息正确答案:【可用于对接口内不同端口进行地址译码】19、问题:关于I/O接口电路中保存的控制信息,说法正确的是()。选项:A、来自微处理器系统地址总线B、来自微处理器系统数据总线C、来自微处理器系统状态总线D、来自外设正确答案:【来自微处理器系统数据总线】20、问题:关于I/O接口电路中保存的外设状态信息,说法正确的是()。选项:A、可以利用系统地址总线送给处理器B、可以利用系统数据总线送给处理器C、必须利用系统控制总线送给处理器D、必须利用专用总线送给处理器正确答案:【可以利用系统数据总线送给处理器】21、问题:对于某低速外设,微处理器希望只有当外设准备好数据后才与之进行数据交互。要完成这种数据传输需求,最好选用()。选项:A、无条件传送B、查询传送C、中断传送D、DMA传送正确答案:【中断传送】22、问题:关于微处理器系统中的中断技术,以下说法正确的是()。选项:A、能够减轻外设负担B、能够减轻微处理器负担C、能够使数据传输速率达到最高D、能够增加数据交换精度正确答案:【能够减轻微处理器负担】23、问题:在微处理器系统中,中断向量通常是指()。选项:A、中断服务程序的入口地址B、中断源的优先级C、中断发生的先后顺序D、中断源的类型编号E、中断服务程序的首指令F、中断服务程序的首地址正确答案:【中断服务程序的入口地址#中断服务程序的首地址】24、问题:在外设接口中,通常状态寄存器的作用是存放()。选项:A、CPU给外设的命令B、外设给CPU的命令C、外设的工作状态D、CPU的工作状态正确答案:【外设的工作状态】25、问题:除了I/O设备本身的性能外,影响嵌入式系统I/O数据传输速度的主要因素是()。选项:A、CPU的时钟B、总线的传输速率C、主存的容量D、寄存器的数目正确答案:【总线的传输速率】26、问题:关于I/O接口中控制端口的描述,正确的是()。选项:A、其内容来自于系统地址总线B、其内容来自于系统控制总线C、其内容来自于系统数据总线D、以上描述都不对正确答案:【其内容来自于系统数据总线】27、问题:在主机与外设进行数据交换时,为解决两者之间的同步与协调、数据格式转换等问题,必须要引入()。选项:A、数据缓冲器B、地址译码器C、I/O接口D、串并转换器正确答案:【I/O接口】28、问题:主机与外设交换数据时,与查询方式相比,采用中断控制方式的主要优点是()。选项:A、系统实时性更强B、外设功耗更小C、硬件成本更低D、软件移植性更好正确答案:【系统实时性更强】29、问题:在把模拟量转换为数字量的过程中,由于数字量不能连续变化而造成的误差称为()。选项:A、孔径误差B、量化误差C、偏移误差D、非线性误差正确答案:【量化误差】30、问题:下列关于DMA的说法,错误的是()。选项:A、DMA的传输过程无需CPU的参与B、在DMA传输过程中,源地址和目的地址均由硬件指定C、DMA控制器可以对传输的数据进行逻辑运算和其他处理D、利用DMA控制器,CPU和I/O设备可以在一定程度上实现并行工作E、CPU只启动DMA,而不干预数据传输过程F、传输的数据需经过CPU的控制器G、可直接在外设和内存之间传输数据H、数据的传输可由硬件完成而不需软件介入正确答案:【DMA控制器可以对传输的数据进行逻辑运算和其他处理#传输的数据需经过CPU的控制器】31、问题:微处理器系统中,一般中断类型号是指()。选项:A、中断服务程序的起始存放地址B、中断向量表中的地址指针C、中断向量表的起始存放地址D、中断服务程序的编号正确答案:【中断服务程序的编号】32、问题:下列关于中断的说法,正确的是()。选项:A、一个计算机系统只需要一个中断源B、中断只能执行数据传输的任务C、中断响应过程中允许嵌套D、中断的发生时刻都可预知正确答案:【中断响应过程中允许嵌套】33、问题:通常情况下,CPU可根据()判断当前中断产生的原因。选项:A、中断优先级B、中断向量C、断点信息D、中断类型号E、现场信息正确答案:【中断类型号】34、问题:微处理器系统中,以下不属于“异常”的是()。选项:A、子程序调用B、系统复位C、软件中断D、未定义指令陷阱正确答案:【子程序调用】35、问题:微处理器系统响应中断后,保护断点的目的是()。选项:A、查找识别中断源B、获取中断向量C、使CPU能跳转到中断服务程序开始的地方D、完成中断服务程序后,能正确返回被中断的程序正确答案:【完成中断服务程序后,能正确返回被中断的程序】36、问题:某外设接口中含有两个数据端口,意味着()。选项:A、这两个端口必须分配不同的地址B、系统必须采用存储器映射编址方式C、系统必须采用统一编址方式D、该接口中至少需要两个数据寄存器正确答案:【该接口中至少需要两个数据寄存器】37、问题:在多任务系统中,为提高CPU的工作效率,低速外设应该在准备好数据后才通知CPU进行数据交换。完成这种数据传输最好选用()I/O方式。选项:A、无条件B、查询C、中断D、DMA正确答案:【中断】38、问题:关于输入输出,有一句描述:“输入输出是面向接口的,而不是面向输入输出设备的”。输入输出设备需要借助接口才能挂接到总线上,以下给出的原因中错误的是()。选项:A、外设种类繁多,信号类型、信号形式均不相同,不能直接连到总线上B、外设数据传输速率和格式不同C、数据传输方式不同,需要通过接口进行转换D、方便和存储单元一起进行统一编址正确答案:【方便和存储单元一起进行统一编址】39、问题:在支持中断向量表的计算机中,中断向量地址一般指().选项:A、子程序入口地址B、中断服务程序入口地址C、线程入口地址D、中断服务程序入口地址的存放地址正确答案:【中断服务程序入口地址的存放地址】40、问题:微处理器系统中,各种外部设备均需要通过()电路才能连接到系统总线上。选项:A、外设B、内存C、中断D、接口正确答案:【接口】41、问题:在I/O接口统一编址的系统里,存储单元和I/O接口靠()来区分。选项:A、不同的指令操作码B、不同的指令地址码C、不同的地址线D、不同的数据线正确答案:【不同的指令地址码】42、问题:在I/O接口独立编址的系统里,存储单元和I/O接口靠()来区分。选项:A、不同的指令操作码B、不同的指令地址码C、不同的地址线D、不同的数据线正确答案:【不同的指令操作码】43、问题:中断服务程序的最后一条指令通常应该是()。选项:A、出栈指令B、入栈指令C、开中断指令D、关中断指令E、中断返回指令正确答案:【中断返回指令】44、问题:中断屏蔽字的作用一般是()。选项:A、暂停外设对主存的访问B、暂停CPU对主存的访问C、暂停对某些中断源的处理D、暂停CPU对外设的访问E、暂停对一切中断的处理正确答案:【暂停对某些中断源的处理】45、问题:CPU开始响应中断时,需要()。选项:A、关中断,保护断点,发中断响应信号并形成中断服务程序入口地址B、开中断,保护断点,发中断响应信号并形成中断服务程序入口地址C、关中断,执行中断服务程序D、开中断,执行中断服务程序正确答案:【关中断,保护断点,发中断响应信号并形成中断服务程序入口地址】第六章作业第六章测验1、问题:ARM最小系统中复位电路主要用于产生()。选项:A、一定时长的低电平信号。B、一定时长的高电平信号。C、恒定的低电平信号。D、恒定的高电平信号。正确答案:【一定时长的低电平信号。】2、问题:ARM系统使用的片内总线是()。选项:A、AMBAB、PCIC、USBD、Wishbone正确答案:【AMBA】3、问题:ARM系统中,处理器所处的位置描述最准确的是()。选项:A、SOC芯片内B、I/O接口芯片内C、SOC芯片外D、存储芯片内正确答案:【SOC芯片内】4、问题:若需要通过串口与ARM芯片通信,下面()步骤是必须的。选项:A、将串口线与芯片对应管脚连接B、外接专用串口芯片与ARM外部总线连接C、外接专用串口芯片与ARMSPI总线连接D、将串口线与芯片电源脚连接正确答案:【将串口线与芯片对应管脚连接】5、问题:下面()描述的是ARM的软件体系。选项:A、ARMv7B、ARM7TDMIC、ARM9EJ-SD、ARM11正确答案:【ARMv7】6、问题:下列()模块不是ARM系统运行时必须的。选项:A、外围应用接口B、电源模块C、复位模块D、时钟模块正确答案:【外围应用接口】7、问题:在芯片电源脚连接的线路上加入电容,并使其靠近芯片,这样做的目的不正确的是()。选项:A、提高芯片的运行速度B、减小电源电压的波动C、增加电流抵抗瞬时变化的能力D、降低数字电路信号变化带来的噪声正确答案:【提高芯片的运行速度】8、问题:MT48LC16M16这一款DDR芯片地址线有13根,数据线有16根,若与总线位宽为16位的系统连接。按字节编址的情况下该芯片的A0脚应当跟系统总线中()脚连接。选项:A、A1B、A0C、A2D、D0正确答案:【A1】9、问题:程序员编写的程序,在ARM系统中运行时,存放在()模块中。选项:A、内存模块B、硬盘模块C、JTAG模块D、时钟模块正确答案:【内存模块】10、问题:在S3C2410中,下面()时钟频率最高。选项:A、FCLKB、HCLKC、PCLKD、UCLK正确答案:【FCLK】11、问题:GPIO控制器所在位置描述最准确的是()。选项:A、ARMSOC芯片中B、ARM内核中C、ARM系统的Cache中D、ARM系统的DMA中正确答案:【ARMSOC芯片中】12、问题:ARM访问特殊功能寄存器的方法与访问下列()设备一致。选项:A、内存B、寄存器C、CacheD、以上都不对正确答案:【内存】13、问题:对ARM中特殊功能寄存器的描述正确的是()。选项:A、采用地址映射编址B、采用独立编址C、可不通过地址访问D、若操作数在这类寄存器内,访问时的寻址方式是立即数寻址正确答案:【采用地址映射编址】14、问题:在S3C2440芯片上,若要使用G组GPIO的7脚进行输出,则下面正确的是()。选项:A、写0x6341到GPGCON寄存器B、写0x8239到GPGCON寄存器C、写0x0522到GPGCON寄存器D、写0x3333到GPGCON寄存器正确答案:【写

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论