标签 > 数电实验报告样本实验一.[编号:26035969]
数电实验报告样本实验一.
实验报告课程名称 电子电路实验2实验名称 实验一 集成门电路的逻辑功能测试与应用班级 学号 实验报告课程名称。3、掌握按设计图纸在实验板上连接电路。二、实验器实验一、组合逻辑电路的设计与制作一、实验目的。·掌握CMOS门电路参数的测试方。
数电实验报告样本实验一.Tag内容描述:<p>1、数字电路实验 数字电路实验报告 实验一 组合逻辑电路分析 一 试验用集成电路引脚图 74LS00集成电路 74LS20集成电路 四2输入与非门 双4输入与非门 二 实验内容 1 实验一 自拟表格并记录 A B C D Y A B C D Y 0 0 0 0。</p><p>2、实验一、组合逻辑电路的设计与制作一、实验目的:1、学会根据给定要求设计逻辑电路;2、掌握查找、选择所需器件,或根据现有器件进行设计;3、掌握按设计图纸在实验板上连接电路,排除故障,测试性能;二、实验器材:电子实验台、74LS002、连接线若干三、实验内容1、用74LS00制作一个二输入异或门电路:(1)实验设计:根据题意得真值表(表2-1):表2-1ABY000011101110根据真值表得以下逻辑表达式并化简得:(2)电路设计:图2-1 74LS00组成二输入异或门电路图(3)实验数据(表2-2):表2-2ABY0000111011102、用74LS00制作一个二输入同或门。</p><p>3、实验三 CMOS门电路测试及TTL与CMOS接口设计一、实验目的了解CMOS门电路参数的物理意义。掌握CMOS门电路参数的测试方。学会CMOS门电路外特性的测试。比较CMOS门与TTL门的特点及接口电路设计。2、 实验原理CD4011是CMOS二输入端四与非门。以下是它的内部电路原理图和管脚排列图。1、 CMOS门电路的主要参数(1)CMOS门电路的逻辑高、低电平值,高电平VOH为VDD,低电平VOL为0V。(2)CMOS门电路输入端有保护电路和输入缓冲,所以多余输入端不允许悬空。(3)平均传输延迟时间tpd:tpd=(tOFF+tON)/2。、CMOS门电路的电压传输特性:CMOS与非门。</p><p>4、班级 姓名 学号 实验报告 一 TTL集成逻辑门的逻辑功能与参数测试 1 测试TTL集成与非门74LS20的逻辑功能 测试结果记录如下表 输 入 输出 An Bn Cn Dn Yn 1 1 1 1 0 1 1 1 1 0 1 1 1 1 0 1 1 1 1 0 2 74LS20主要参数的测试 ICCL mA ICCH mA Iil mA IOL mA NO 3 电压传输特性测试 Vi V 0 0。</p><p>5、电子技术基础 实验报告 学 院 计算机与软件学院 专 业 网络工程 班 级 2016级2 班 学 号 20161346057 姓 名 罗佳欣 指导教师 张群 南京信息工程大学实验 实习 报告 实验 实习 名称 译码器的应用 实验 实习 日期 6月。</p><p>6、2009级数字电路实验报告 实验名称 EDA基础实验 学生姓名 桂柯易 班 级 2009211120 班内序号 07 学 号 09210580 日 期 2011年4月28日 1 实验要求 实验目的 1 熟悉用QuartusII原理图输入法进行电路设计和仿真 2 掌握QuartusII图形模块单元的生成与调用 3 熟悉用VHDL语言设计组合逻辑电路和时序电路的方法 4 熟悉用QuartusII文本输。</p><p>7、福州大学至诚学院数字电子设计性实验报告姓 名: 学 号: 系 别: 专 业: 年 级: 班 级: 实验时间: 一、设计要求(1)时钟脉冲由555定时器构成的多谐振荡器实现,要求输出f=6.5khz(2)实现以上功能的基础上,增加输出显示功能。即若S1按下,在七段发光管显示1,若S2按下,在七段发光管显示2,若S3按下,在七段发光管显示3,若S4按下,在七段发光管显示4。(3)画出完整的电路接线图。(4)实验中得出要求的正确结果,并接受检。</p><p>8、实验2 组合逻辑电路 半加器全加器及逻辑运算 一 实验目的 1 掌握组合逻辑电路的功能测试 2 验证半加器和全加器的逻辑功能 3 学会二进制数的运算规律 二 实验仪器及材料 1 Dais或XK实验仪 一台 2 万用表 一台 3 器件。</p>