数字电路试题
2、什么是同步逻辑和异步逻辑。同步逻辑是时钟之间有固定的因果关系。同步逻辑是时钟之间有固定的因果关系。线与逻辑是两个输出信号相连可以实现与的功能。也可以表示两种不同的逻辑状态。请考生按规定用笔将所有试题的答案涂、写在答题纸上。2 . 逻辑函数L = + A+ B+ C +D =。
数字电路试题Tag内容描述:<p>1、第 1 页 共 4 页 数字电路第一章测试题 班级: 姓名: 学号 : 成绩: 一、填空题(每空 1 分,共 30 分) 1. 模拟信号与数字信号的区别是:模拟信号的时间是 的,数值是 的;数字信号 的时间是 的,数值是 的。 2. 一般地,数字信号的高电平用逻辑 表示,低电平用逻辑 表示。 3. 常见的脉冲波形有 、 、 。 4. 脉冲波形的上升时间和下降时间的单位是 。某矩形波的周期 T = 0.05s,那么它的频 率是 。某矩形波的周期 T = 0.02s,脉宽 tw = 0.005s,那么它的占空比 D = 。 5. 逻辑电路是输入和输出有 关系的多输入 输出的 电路。 6二进制数。</p><p>2、试卷A一、选择题(从每小题的四个备选答案中,选出一个正确答案,并将其号码填在括号内,每小题2分,共20分)1.将十进制数(18)10转换成八进制数是 20 22 21 232. 三变量函数的最小项表示中不含下列哪项 m2 m5 m3 m73.一片64k8存储容量的只读存储器(ROM),有 64条地址线和8条数据线 64条地址线和16条数据线16条地址线和8条数据线 16条地址线和16条数据线4.下列关于TTL与非门的输出电阻描述中,正确的是 门开态时输出电阻比关态时大 两种状态都是无穷大输出电阻门关态时输出电阻比开态时大 两种状态都没有输出电阻5。</p><p>3、浙江省2002年4月高等教育自学考试 数字电路试题一、填空题(每小题2分,共20分)1.(3AD.08)16=(_________)10=(_____)82.CMOS的最基本的逻辑单元是由_________和_________按照互补对称形式连接起来构成的。3.按照数据写入方式特点的不同,ROM可分为掩膜ROM,_________,_________。4.基本RS触发器的约束条件,由与非门构成的为_________,由或非门构成的为________。5.二值逻辑中,变量的取值不表示_________,而是指______。6.开关的开通时间ton是指开关由_________状态转换到_____状态所需的时间。7.描述时序电路的逻辑表达式为_________、。</p><p>4、数字电子技术基础试题一一、 填空题(22分 每空2分)1、 , 。2、JK触发器的特性方程为: 。3、单稳态触发器中,两个状态一个为 态,另一个为 态.多谐振荡器两个状态都为 态, 施密特触发器两个状态都为 态.4、组合逻辑电路的输出仅仅只与该时刻的 有关,而与 无关。5、某数/模转换器的输入为8位二进制数字信号(D7D0),输出为025.5V的模拟电压。若数字信号的最低位是“1”其余各位是“0”,则输出的模拟电压为 。6、一个四选一数据选择器,其地址输入端有 个。二、 化简题(15分 每小题5分)用卡诺图化简逻辑函数,必须在卡诺图上画出卡诺。</p><p>5、数字电路1、同步电路和异步电路的区别是什么?(仕兰微电子)2、什么是同步逻辑和异步逻辑?(汉王笔试)同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。 3、什么是线与逻辑,要实现它,在硬件特性上有什么具体要求?(汉王笔试)线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用oc门来实现,由于不用oc门可能使灌电流过大,而烧坏逻辑门。同时在输出端口应加一个上拉电阻。4、什么是Setup 和Holdup时间?(汉王笔试)5、setup和holdup时间,区别.(南山之桥)6、解释setup time和hold time的。</p><p>6、湖北大学20062007学年度第2 学期课程考试 试题纸(第 8 页 共 8 页)* * * * * * * * * * * 学 号: 姓 名: * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * 学 院: 专业年级: * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * * *。</p><p>7、1 :对于JK触发器,输入J0,K1,CLK脉冲作用后,触发器的次态应为( )。 (2分) A:0 B:1 C:Q D:不确定 您选择的答案: 正确答案: A 知识点:JK触发器的特性为:J=1, K=1时,Q状态为翻转,即Q= Q 2 :已知Y=A+AB+AB,下列结果中正确的是() (2分) A:Y=A B:Y=B C:Y=A+B D:Y=A+B 您选择的答案: 正确答案: C。</p><p>8、电子专业数字电路期末试题一、 填空题(每空2分,共30分)1. 在数字系统中使用二进制码,用( 0 )和( 1)表示的数码,不但可以表示具体的数值大小,也可以表示两种不同的逻辑状态。2. 日常生活中使用最多的是( 二 )进制。3. 二进制数11转换成十进制数是( 3 )。4. 十进制数25转换成二进制数是( 11001 )。5. 4位二进制数与1位十六进制数对应,那么5位十六进制数转换成二进制数有( 20 )位。6. 符号数的常用表示方法有( 原码 )(反码 )(补码 )三种。7. 将事物的逻辑状态用二进制码表示叫做(逻辑赋值 )。8. 逻辑数据与二进制。</p><p>9、www.4juan.com 各类考试历年试题答案免费免注册直接下载中国自考人(www.zk8.com.cn)-700门自考课程 永久免费、完整 在线学习 快快加入我们吧!浙江省2013年4月自学考试数字电路试题课程代码:02344请考生按规定用笔将所有试题的答案涂、写在答题纸上。选择题部分注意事项: 1. 答题前,考生务必将自己的姓名、准考证号用黑色字迹的签字笔或钢笔填写在答题纸规定的位置上。2. 每小题选出答案后,用2B铅笔把答题纸上对应题目的答案标号涂黑。如需改动,用橡皮擦干净后,再选涂其他答案标号。不能答在试题卷上。一、单项选择题(本大题共15小。</p><p>10、1将二进制数化为等值的十进制和十六进制:(1100101)2=( 101)10 =(65)162写出下列二进制数的原码和补码:(-1011)2=( 11011)原=( 10101)补3输出低电平有效的3线 8线译码器的输入为110时,其8个输出端的电平依次为 10111111 。 4写出J、K触发器的特性方程: ;5. TTL集电极开路门必须外接__上拉电阻______才能正常工作。1余3码10001000对应的8421码为(A )。A01010101 B.10000101 C.10111011 D.111010112.使逻辑函数为0的逻辑变量组合为( D )A. ABC=000 B. ABC=010 C. ABC=011 D. ABC=1103标准或-与式是由( C )构成的逻辑表达式。 A与项相。</p><p>11、8. 如图所示电路,若输入CP脉冲的频率为100KHZ,则输出Q的频率为_____D_____。CPQQDCA 500KHz B200KHzC 100KHz D50KHz13.给36个字符编码,至少需要____6______位二进制数。19.T触发器的特性方程是________,当T=1时,特性方程为________,这时触发器可以用来作___2分频器_____。20构造一个十进制的异步加法计数器,需要多少个 __4____触发器。计数器的进位Cy的频率与计数器时钟脉冲CP的频率之间的关系是____110_________。21(本题满分6分)用卡诺图化简下列逻辑函数解:画出逻辑函数F的卡诺图。得到CDAB0001111000111011111111011122 (本题。</p><p>12、数字逻辑分析与设计模拟试题一、 单项选择题 1. 只有在时钟的下降沿时刻,输入信号才能被接收,该种触发器是( B )。A. 高电平触发器 B.下降沿触发器 C. 低电平触发器 D. 上升沿触发器2. 下列电路中,属于时序逻辑电路的是( D )A. 编码器 B. 译码器 C. 数值比较器 D. 计数器3. 若将一个TTL与非门(设输入端为A、B)当作反相器使用,则A、B端应如何连接( )A. A、B两端并联使用 B. A或B中有一个接低电平0 C. 不能实现4. 在二进制译码器中,若输入有5位二进制代码,则输出有( A )个信号。A. 32 B. 16 C. 8 D. 45. 同步RS触发器的“同步。</p><p>13、电子科技大学2004年攻读工程硕士专业学位研究生入学试题考试科目:数字电路注意事项: 所有答案必须写在答题纸上,否则答案无效。一、单项选择题(20分,每小题2分)1(25.1)10的二进制数是( )。A. 10011.0001 B. 11001.0001 C. 10011.1000 D. 10011.1000211101的补码是( )。A. 00011 B. 00010 C. 10011 D. 100103正逻辑的“或”门在负逻辑中是( )门。A. 或门 B. 与门 C. 或非门 D. 与非门4若输入变量A,B全为1时,输出F=0,则其输出与输入的关系是( )。A. 异或 B. 同或 C与非 D. 或非 5已知F=,选出下列( )可以。</p><p>14、1. 单稳态触发器具有一个 稳 态和一个 暂稳态 态,其暂态时间的长短取决于 RC电路 。2.2.描述时序电路逻辑功能的方法有 方程组 、 状态转换表 。(至少写出2种)或者状态转换图、状态机流程图、时序图3.存储器的扩展分为 字 扩展和 位 扩展。4.存储器从读、写的功能上分为 只读 存储器和 随机 存储器。5. D/A转换器的类型有权电阻网络D/A转换器 、 倒T形电阻网络D/A转换器 。(写出两种)或者是:权电容网络D/A转换器、开关树型D/A转换器、权电流型D/A转换器6.A/D转换过程分为 采样 , 保持, 量化 和 编码 。7.为构成10248的存储器,需要。</p><p>15、清华大学数字电路题库一、填空题 : (每空1分,共10分) 1 (30.25) 10 = ( ) 2 = ( ) 16 。 2 . 逻辑函数L = + A+ B+ C +D = 。 3 . 三态门输出的三种状态分别为: 、 和 。 4 . 主从型JK触发器的特性方程 = 。 5 . 用4个触发器可以存储 位二进制数。 6 . 存储容量为4K8位的RAM存储器,其地址线为 条、数据线为 条。 二、选择题: (选择一个正确的答案填入括号内,每题3分,共30分 ) 1.设下图中所有触发器的初始状态皆为0,找出图中触发器在时钟信号作用下,输出电压波形恒为0的是:( )图。 2.下列几种TTL电路中,输出端可实现线与功能的。</p><p>16、1.(47.5)10 =( 101111.1000 )2 =( 2F.8 )16=( 01000111.0101 )8421BCD码 。2. n个变量的最小项共有 2n 个,所有最小项之和为 1 。3.写出下列触发器特性方程: SR触发器 Q= S +RQ ,SR=0(约束条件) ; JK触发器 Q= JQ+KQ 。4. 三个JK触发器构成计数器,其最多有效状态为 8 个;若要组成十进制计数器,则需要 4 个触发器,它的无效状态有 6 个。5.由或非门构成的基本R、触发器,则其输入端R、S应满足的约束条件为(B)。. R+S= . RS=. R+S=.RS=6.设计一个三人表决电路,结果按“少数服从多数”的原则决定。要求用38译码器74138及。</p><p>17、9三、化简与画图(每题5分,共4题)1、公式法化简逻辑函数(P49第一章习题18(1)、(2)2、卡诺图法化简逻辑函数(P50第一章习题21(1)、(2)3、画图(P193第四章习题1、2)4、画图(P194第四章习题5、8)18用公式法化简逻辑函数:(1)(2)解 (1)(2)21试用卡诺图法将逻辑函数化为最简与-或式:(1)F(A,B,C)=m(0,1,2,4,5,7)(2)F(A,B,C,D)=m(4,5,6,7,8,9,10,11,12,13)解: (1) (2)1由或非门构成的基本SR锁存器如图P4.1所示,已知输入端S、R的电压波形,试画出与之对应的Q和的波形。图P4.1解:2。</p><p>18、数字电子第01章在线测试剩余时间:56:26窗体顶端答题须知:1、本卷满分20分。2、答完题后,请一定要单击下面的“交卷”按钮交卷,否则无法记录本试卷的成绩。3、在交卷之前,不要刷新本网页,否则你的答题结果将会被清空。 第一题、单项选择题(每题1分,5道题共5分)1、十进制数46所对应的二进制数为:A、010110B、01000110C、101110D、1101002、8421BCD码01110010所表示的十进制数是:A、72B、114C、32D、453、十六进制数A6E所对应的二进制数是:A、100001110B、011011111101C、101001101110D。</p><p>19、专业 姓名 学号 成绩 1-1、将下列二进制数转换为等值的十六进制和等值的十进制数.(1) (1010111)2 (2) (11.001)21-2、将下列十进制数转换为等效的二进制数和等效的十六进制数.要求保留小数点以后4位有效数字.(1)(17)10 (2)(25.7)101-3、用逻辑代数的基本公式和常用公式将下列逻辑函数化为最简与或形式.(1)Y=+B+ (2)Y=+ABD+(3)Y=AC(+)+BC() (4) Y=+ABC+CD1-4、写出图中各逻辑图的逻辑函数式,并化简为最简与或式。</p>