四组智力竞赛抢答器电路设计.docx_第1页
四组智力竞赛抢答器电路设计.docx_第2页
四组智力竞赛抢答器电路设计.docx_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

四组智力竞赛抢答器电路设计一、工作原理按下复位space键,与电源接通得到高电平,同时加到4个d触发器的cd端,使得4个触发器的 端输出高电平,四个发光二极管熄灭,4输入与非门u7b输出低电平,u8a被封锁,蜂鸣器不响。由于u1a、u1b、u2a、u2b的 端均为高电平,u1a、u2b的 分别加到4输入与非门u3a的2脚和4脚, u1b、u2a的 端经d1、d2(d1、d2、r10、vdd组成与门电路)加到u3a的5脚, 将u3a打开,由函数信号发生器xfg1产生的5khz的信号经反向后加到u1a、u1b、u2a、u2b的时钟端,此时u1a、u1b、u2a、u2b具备时钟条件。若先按下a键,与电源接通得到高电平,加到u1a的d端,此时 端输出低电平,“led1”发光,同时u1a 端输出的低电平分两路:一路加到u7b的9脚,使u7b输出高电平,加到u8a上,将u8a打开,函数信号发生器xfg2产生1khz的信号经u8a、u5a两次反向,加到蜂鸣器上,使蜂鸣器发出声音。另一路加到4输入与非门u3a的2脚,使u3a输出高电平,同时加到u1a、u1b、u2a、u2b的时钟端,此时u1a、u1b、u2a、u2b不具备时钟条件,若再按下其他任何键时,抢答均无效,抢答器被锁定。如要进行下一轮抢答,必须先按下复位spa ce键即可。 三、设计依据4013bd为双d上升沿触发器集成电路,其真值表如下:/sd/rdcpdq/q01xx1010xx011100111110110xq/q逻辑表达式:qn+1 =d cp为4011bd为双输入四与非门,逻辑表达式:y= /(ab),其真值表如下:aby0010111011104012bd四输入双与非门集成电路,逻辑表达式:y= /(abcd),其真值表如下:abcdy100001000110010100111010010101101101011111000110011101011011111001110111110111110三、电路原理图四、验证功能1、逻辑功能表的a、b、c、d、e点输出波形五、总结在此设计中,采用xfg1产生5khz的振荡信号通过u3a作为u1a、u1b、u2au2b(4013bd)的时钟信号,使4013bd具备上升沿触发脉冲,利用按键被按下,得到高电平加到d触发器的d端,使得d触发器翻转,将其 输出的低电平作为控制信号,控制u3a的打开与关闭,从而控制d触发器的时钟脉冲有无,达到控制d触发器的打开与锁死状态,实现“抢答”的目的。通过本次电路的设计,使我加

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论