数电数字电子技术期末考试常用芯片功能总结.pptx_第1页
数电数字电子技术期末考试常用芯片功能总结.pptx_第2页
数电数字电子技术期末考试常用芯片功能总结.pptx_第3页
数电数字电子技术期末考试常用芯片功能总结.pptx_第4页
数电数字电子技术期末考试常用芯片功能总结.pptx_第5页
已阅读5页,还剩10页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

Slide 1 Digital Fundamentals 数电 数字电子技术 考试常用芯片功能总结 Slide 2 Logic symbol for the 74LS148 8-line-to-3- line encoder. 74LS148(优优先编码编码 器 ) Slide 3 输入输出 EI01234567A2A1A0GSEO 1XXXXXXXX11111 01111111111110 0XXXXXXX000001 0XXXXXX0100101 0XXXXX01101001 0XXXX011101101 0XXX0111110001 LXX01111110101 0X011111111001 00111111111101 74LS148(优优先编码编码 器 ) 英文版芯片功能表 Slide 4 输入输出 1XXXXXXXX11111 01111111111110 0XXXXXXX000001 0XXXXXX0100101 0XXXXX01101001 0XXXX011101101 0XXX0111110001 LXX01111110101 0X011111111001 00111111111101 中文版芯片功能表 Slide 5 Slide 6 74lS138 功能表 Slide 7 Slide 8 Slide 9 The 74LS93 4-bit asynchronous binary counter logic diagram. (Pin numbers are in parentheses, and all J and K inputs are internally connected HIGH.) 74LS93 异步计数器 Slide 10 T P RC A B C D QBQCQDQA LO AD CLR 74LS163 74LS163功能表 1 1 1 1 计 数 0 1 1 1 X 保 持 1 0 1 1 X 保持 ( RC=0 ) X X 0 1 预置数 X X X 0 置 零 P T LOAD CLR CP 功 能 74LS163 同步计数器 Slide 11 同步置零、同步置数 Slide 12 74LS161:异步置零(与74LS163的不同之处处 ) 1 1 1 1 计 数 0 1 1 1 X 保 持 X 0 1 1 X 保持 ( RC=0 ) X X X 0 X 置 零 X X 0 1 预置数 P T LOAD CLR CP 功 能 同步计数器 Slide 13 74LS160功能表与74LS161相同,不同仅仅 在74LS160是十进进制而74LS161为为十六 进进制。 Slide 14 An Integrated Circuit: The 74HC190 An up/down synchronous decade counter.

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论