




已阅读5页,还剩2页未读, 继续免费阅读
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
基于Nios II的IC总线接口的实现0引言 IC(Inter-Integrated Circuit)总线是一种由Phil-ips公司开发的两线式串行总线,用于连接微控制器及其外围设备。由于IC总线仅用两根信号线,并支持多主控工作方式,所以IC总线在电子产品设备中应用非常普遍。文献1使用Nios的PIO接口模拟IC时序完成对接口芯片的读写,而目前基于Nios的IP核越发丰富。基于此,本文使用免费的IP核-IC-Master Core,实现了对IC接口芯片的读写操作,扩充了一种新的设计方法。本文首先介绍了IC总线结构和工作原理,然后详细说明了基于Nios的IC-Master Core的使用方法,最后给出了C语言的编程代码。1 IC总线基本原理IC总线是由数据线SDA和时钟SCL构成的串行总线,可发送和接收数据。在CPU与被控IC之间、进行双向传送,最高传送速度100 kbits。IC总线在传送数据的过程中共有4种基本类型信号,分别是:开始信号、数据传输信号、应答信号和结束信号。a)开始信号:SCL为高电平时,SDA由高电平向低电平跳变,开始传送数据。所有的命令都必须在开始条件以后进行。b)结束信号:SCL为低电平时,SDA由低电平向高电平跳变,结束传送数据。所有的操作都必须在停止条件以前结束。总线开始和停止数据传送的时序如图1所示。c)数据传输信号:在开始条件以后,时钟信号SCL的高电平周期期问,当数据线稳定时,数据线SDA的状态表示数据有效,即数据可以被读走,开始进行读操作。在时钟信号SCL的低电平周期期间,数据线上数据才允许改变。每位数据需要一个时钟脉冲。IC总线的数据位传送时序如图2所示。 d)应答信号:接收数据的从器件收到8 bit数据后,向发送数据的主控器件发出特定的低电平脉冲,表示已收到数据。这要求主器件必须产生一个与确认位相应的额外时钟脉冲(第9个脉冲)。若主控器件确认失败,主控器件必须发送一个数据结束信号给从器件。这时从器件必须使SDA线保持高电平,使主控器件能产生停止条件。总线的应答信号时序见图3。2 IC接口芯片AT24C0102工作原理AT24CXX系列芯片是采用IC总线标准的常用的串行EEROM芯片。本文以AT24C02为例介绍。AT24C02具有2568(2 k)bit的存储容量,即总共32页,每页有8字节的容量。每次写入数据是从主器件发送来的片内选择地址开始写人,如果写到页末尾,主器件还在继续发送的话,不会自动转到下一页,而是从该页的头地址开始继续写入,覆盖该页的原有数据,而造成数据丢失。AT24C02工作于从器件方式,它的地址由外围的3个引脚A2、A1、A0决定,如图4所示。在IC总线上总共可以连接8个AT24C02接口芯片,每个器件硬件地址与控制寄存器的地址内容保持一致,就能够自由地与主控器件进行数据传输。 1)器件字节写操作 在字节写模式下,发送器件写控制字,控制字包括4位固定器件码,3位片选码,以及一位低电平的写控制位。主器件在收到从器件产生应答信号后,主器件发送一个8位字节地址写入AT24C02。主器件在收到从器件的另一个应答信号后,再发送数据到被寻址的存储单元。AT24C02再次应答,并在主器件产生停止信号后开始内部数据的擦写,在内部擦写过程中,AT24C02不再应答主器件的任何请求。时序见图5。2)器件随机地址读操作 对AT24C02读操作的初始化方式和写操作时一样,仅把RW位置为1。图6所示为AT24C02随机地址读时序图。随机读操作允许主器件对寄存器的任意字节进行读操作,主器件首先通过发送起始信号、从器件地址和它想读取的字节数据的地址执行一个伪写操作。在AT24C02应答之后,主器件重新发送起始信号和从器件地址,此时RW位置1,AT24C02响应并发送应答信号,然后输出所要求的一个8位字节数据,主器件不发送应答信号但产生一个停止信号。3 IC-Master Core工作原理 基于Nios的IP核应用非常简便,因此越发受到青睐。Altera公司已经提供了一些通用的IP核可供使用,但没有提供IC核。文献3提供了免费的IC-Master Core,经笔者的应用与长时间测试,证明该Mas-ter Core使用方便可靠,工作稳定。该Master Core的内部结构如图7所示,主要由时钟发生器、字节命令控制器、比特命令发生器和数据移位寄存器4个模块组成。其他模块是一些相关接口和临时数据存储器。时钟发生器主要是产生SCL信号,该时钟的频率可由预分频寄存器设置,控制子计算公式如下:例如:SCL频率为100kHz,Nios工作频率为50 MHz,则预分频=99,PRERlo=99,PRERhi=0。字节命令控制器在字节级连接命令寄存器、状态寄存器和比特命令控制器。通过将表2所示命令寄存器相应的比特位置1,可以产生IC接口的开始、结束、确认等信号,以及读写控制。这些有效控制通过字节命令控制器转送到比特命令控制器,使其发生作用,在信号产生后,这些比特位自动清0。 Nios向发送寄存器写数据实现数据输出,读接收寄存器获取从器件输出的数据。数据的读写是否完成可通过中断或查询方式得知。如采用中断方式,状态寄存器中的IF状态位置1;如采用查询方式,数据处理过程中,状态位TIP置1,处理完毕后置1。4应用实例笔者在NiosIDE7.1环境下编写了使用该Mas-ter Core的C语言代码,现把部分主程序代码列出。1)IP-Master Core初始化完成对预分频器的设置,确定SCL时钟频率;控制寄存器中IC-Master Core使能位置1,使其工作。2)查询确认信号数据收发是否完成,通过查询TIP状态位来确定。3)写字节操作单字节写入按图5操作流程:4)随即地址读操作随即地址读字节按图6流程操作:以上是使用IC-Master Core的关键代码,若向地
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 干部休养所服务创新创业项目商业计划书
- 水果创意包装创新创业项目商业计划书
- 橡胶废料回收再利用创新创业项目商业计划书
- 影视投资与制片管理创新创业项目商业计划书
- 多功能园艺工具创新创业项目商业计划书
- 电厂灰库改造试题及答案
- 心力衰竭患者离子管理专家共识
- 2025江苏苏州工业园区翡翠幼儿园教学辅助人员招聘1人模拟试卷附答案详解(黄金题型)
- 2025年河南金铂来矿业有限公司市场化选聘1人考前自测高频考点模拟试题及答案详解参考
- 小学语文古诗文朗读训练方案
- 2021海康威视DS-AT1000S超容量系列网络存储设备用户手册
- 临床医学循环系统试题及答案2025年版
- 户外鱼池用电安全知识培训课件
- 钢筋工程拆除专项方案(3篇)
- 复退军人就业创业课件
- 汾酒白酒招商手册
- 甜米酒创业计划书
- 塔吊租赁服务技术实施方案技术标
- 员工组织承诺的形成过程内部机制和外部影响基于社会交换理论的实证研究
- 优质课件:几代中国人的美好夙愿
- 2023年真空镀膜机行业市场分析报告及未来发展趋势
评论
0/150
提交评论