基于FPGA抢答器毕业设计答辩PPT.ppt_第1页
基于FPGA抢答器毕业设计答辩PPT.ppt_第2页
基于FPGA抢答器毕业设计答辩PPT.ppt_第3页
基于FPGA抢答器毕业设计答辩PPT.ppt_第4页
基于FPGA抢答器毕业设计答辩PPT.ppt_第5页
已阅读5页,还剩9页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

基于FPGA抢答器设计,毕业设计论文,目 录,设计的背景 设计的功能 设计的原理 设计的流程 设计的结果 致 谢,抢答环节经常出现在竞赛、文体娱乐等活动当中,能够准确、公正、直观地根据抢答者的指示灯显示、数码显示和警示显示等手段指示出第一抢答者。一般竞赛抢答器除了第一抢答信号的鉴别和锁存功能,还有对提前抢答进行警报,计算各组参赛者的比赛得分。为了保证各种智力竞赛、比赛的准确性和公正性,所以对电子抢答器的研究就有其重要的意义。,1.设计的背景,2.设计的功能,1、能达到倒计时和计分功能。 2、容纳四组参赛者同时抢答。 3、设置抢答使能信号。 4、若提前抢答,则对相应的参赛者发出警报。 5、主持人确认结果,给出倒计时信号,时间为30秒。计数至0时停止,扬声器发出超时警报,中止回答。 6、系统具有清零功能。 7、电子抢答器电路有计分功能。,3.设计的原理,电子抢答器的输入信号包括复位信号CLR、抢答器使能信号EN、四组参赛者的抢答按钮A/B/C/D、倒计时中止按钮RST以及加分信号ADD;输出信号包括四组参赛者抢答状态的显示LEDA、LEDB、LEDC、LEDD及其对应得分、抢答器抢答成功的组别显示等。,4.设计的流程,4.1系统流程图,4.2模块介绍,4.2.1第一判断电路模块:,具有第一抢答信号的鉴别和锁存功能,在抢答开始后,当任意一路抢答器按下后,信号输入并进行锁存,这是其它抢答按键在按下也不起作用。此模块有A、B、C、D四路抢答输入信号;复位信号CLR;抢答使能信号EN。,4.2.2倒计时电路模块:,倒计时电路在抢答成功后,由主持人给出倒计时开始信号RST,RST输入信号为高电平有效。抢答成功的选手进入答题阶段,计时显示器从初始值30开始以秒为单位倒计时,计数至0时停止计数,扬声器鸣叫。,4.2.3计分电路模块:,参赛者抢答成功后,根据比赛情况比较分数调整,该模块输入信号为加分选择信号ADD和组别选择信号CHOS3.0,其中,加分选择信号ADD高电平有效,有效时对组别选择信号CHOS3.0即第一判断电路模块的输出信号Q3.0。输出信号分别对应四组参赛者的得分,以百分制表示。每组分数在比赛开始时预设100分,每答对一题(即加分选择信号对相应参赛组有效)加10分,答错不扣分。,4.2.4显示电路模块:,显示电路的实质其实就是一个简单的LED共阴极显示模块的译码器。7段数码管LED常用的一般8字型为a b c d e f g p,其中P为小数点,共阴LED低电平有效。,4.2.5位选选择电路模块:,位选选择电路实质其实就是把输入的15个DIN3.0四位二进制数信号经过位选选择器输出shift14.0七段数码管位选信号和对应的bus3.0四位二进制数信号。输出的四位

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论