同步时序逻辑电路.ppt_第1页
同步时序逻辑电路.ppt_第2页
同步时序逻辑电路.ppt_第3页
同步时序逻辑电路.ppt_第4页
同步时序逻辑电路.ppt_第5页
已阅读5页,还剩31页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第四章 同步时序逻辑电路,内容: 同步时序逻辑电路概述 触发器 同步时序逻辑电路的分析 同步时序逻辑电路的设计,第一节 同步时序逻辑电路概述,一、时序逻辑电路,1.组合逻辑电路 某一时刻(tk)的输出(Zi)仅与该时刻的输入(x1,x2,,xn)有关,而与以前各时刻(ttk)的输入无关。,组 合 线 路,x1(tk),x2(tk),xn(tk),zm(tk),z2(tk),z1(tk),2.时序逻辑电路 电路的输出不但取决于该时刻电路的输入,还取决于电路过去的输入。,组合 线路,存储 元件,xn,x1,zm,z1,Yv,Y1,yu,y1,外部输入,外部输出,内部输入,内部输出,函数 输出函数 Zi = fi(x1,xn,y1,yu) 控制函数 Yi = gi (x1,xn,y1,yu),现态(Qn): tk时刻存储元件的状态输出 y1(tk),yu(tk)。 次态(Qn+1): 当前时刻输入x1,xn及现 态 y1(tk),yu(tk)共同作用下存储 元件输出的新的状态。,按其输入与输出的关系分为, 分类,Mealy型,Moore型,Mealy型:输出Z不仅与该时刻的输入 (x1,,xn)有关,而且与现态 (y1,,yu)有关。 Zi = fi(x1,xn,y1,yu),Moore型:输出Z只与现态(y1,,yu)有关,而与该时刻的输入无关;或根本没有输出,就以线路的状态作为输出。 Zi = fi(y1,,yu),按其工作方式分为,同步时序,异步时序,同步时序电路:记忆电路状态的变化由一个统 一的时钟脉冲同步,仅在时钟脉 冲的特定时刻(上升沿或下降 沿)才更新记忆电路的状态。,异步时序电路:没有统一的时钟信号,各记忆 元件也不受统一时钟的控制。,二、同步时序逻辑电路的描述,1.输出方程:由输出函数(输出与输入、内部 输入的关系)组成的方程。,2.激励方程:由控制函数(内部输出与输入、 内部输入的关系)组成的方程。,3.状态方程:由下一个状态函数(内部输入次 态与输入、内部输入现态的关 系)组成的方程。,4.状态表:表示现态、输入与次态、输出之间 的关系。,5.状态图:用圆圈表示状态,圆圈内文字或数字 注明状态的标志,圆圈之间用箭头连接,表示状态的转换,箭头尾端圆圈内标明现态,头端为次态,箭上注明发生转移的输入条件、输出结果。,6.时间图(波形图):用横轴表示时间,纵轴表示某一值在该时刻的状态。,第二节 触发器,触发器属于时序逻辑电路的记忆部件,具有“0” 状态和“1”状态两个稳定状态,用来存储0或1。,分类,按功能分,R-S型,D型,T型,J-K型,按触发方式分,电位触发,主从触发,边沿触发,触发器的描述方法: 电路图、真值表(功能图)、特性方程(状态方程)、次态卡诺图、时间图、状态图。,一、R-S触发器,1.基本R-S触发器,逻辑图,1,1,。,。,Q,Q,R,S,逻辑符号,R S,Q,Q,。,。,状态表,0 1 d 0 1 1 d 0,次态卡诺图,00 01 11 10,RS,Q,0 1,状态方程,Qn+1=S + RQn,SR=0(约束方程),触发器特点: 1.Qn+1不仅与输入信号有关,而且于Qn有关; 2.电路具有0、1两个状态,且保持稳定; 3.稳定状态下两输出端状态Q与Q必互为相反。,2.时钟控制R-S触发器,R S,cp,。,Q,Q,1,4,3,2,特点: 1.时钟信号决定触发器状态转换的时刻; 2.输入信号决定触发器转换后的状态; 3.CP=0时,状态稳定不变,CP=1时,触发器状态随RS的状态翻转:R为复位端,S为置位端,且R、S不能同时为1。,2.主从R-S触发器,1,。,cp,Q,Q,S,R,从触发器,主触发器,QM,1,2,3,4,5,6,7,8,二、D触发器,1.电位型D触发器,2.维持阻塞型D触发器,Q,Q,D,cp,SD,RD,1,4,3,2,6,5,0,特点: 1.只有cp上升沿到来时才会改变触发器的状态; 2.cp=1期间,由于维持阻塞的作用,使D信号无效,有效避免了“空翻”现象; 3.可作数据保存电路,即D锁存器。,三、JK触发器,CP,J,K,Q,Q,1,4,3,2,四、T触发器 将JK触发器的J、K端相连(T=J=K),即为T触发器,功能表,状态表,特征方程,Qn+1=T Qn,同步时序逻辑电路设计举例,例1.设计一个序列检测器,用来检测串行二进制序列,每当连续输入三个(或三个以上)1时,序列检测器输出为1,否则输出0.,作原始状态图,0/0,0/0,0/0,0/0,1/1,1/1,1/0,1/0,作原始状态表,化简:(观察法),状态编码,画编码后的最简状态表,确定激励函数和输出函数,状态方程: y2n+1 = y1nx y1n+1 = x,输出方程: Z=y2nx,由特征方程Qn+1=JQ+KQ得:,J2=y1x K2=y1x,J1=x K1=x,画电路图,电路自恢复功能检测,检测目的: (1)电路进入无效状态时能否在输入信号和时钟信号作用下进入有效状态; (2)电路进入无效状态后,是否会产生错误输出。,检测方法: 画出电路的状态图,进一步观察。,例:上题有多余状态“01”,所以需检测。,添加多余状态后的状态表:,画状态图,分析: 进入“01”状态后,输入x=0或x=1都可进入正常工作状态; 但输入x=1后,输出z=1,错误。,修改:Z=xy2y1,画新电路图,例2.用D触发器设计一个三位串行奇偶校验电路,当电路串行接收了三位二进制数,如果1的个数是偶数,在收到第三位数时,电路输出为1;其余情况下均为0。每三位二进制数为一组,在收到第三位数码后,电路返回初始状态,准备接收下一组数。,建立原始状态图,画原始状态表,化简(隐含表法),BCDEFG,A B C D E F,BDCE,BF CG,DF EG,得最大等效类(A),(B),(C),(D,G),(E,F),S0 S1 S2 S3 S4,画最简状态表,状态编码,y3y2,y1,00 01 11 10,0 1,00 01 11 10,y1x,画编码后的最简状态表,确定激励函数和输出函数,y3 y2,00 01 11 10,00 01 11 10,y1x,y3 y2,00 01 11 10,00 01 11 10,y1x,y3 y2,00 01 11 10,00 01 11 10,y1x,y3 y2,00 01 11 10,激励方程: D3=y2+y3x D2=y3y2 D1=y3y2x+y3y2x,输出方程: Z=y3y2y1x+y3y2x,画电路图,讨论,进入无效状态后,有自恢复功能,经过一个时钟周期可进入有效状态;但进入

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论