重庆大学数电(唐治德版)第7章时序逻辑电路的分析与设计习题.ppt_第1页
重庆大学数电(唐治德版)第7章时序逻辑电路的分析与设计习题.ppt_第2页
重庆大学数电(唐治德版)第7章时序逻辑电路的分析与设计习题.ppt_第3页
重庆大学数电(唐治德版)第7章时序逻辑电路的分析与设计习题.ppt_第4页
重庆大学数电(唐治德版)第7章时序逻辑电路的分析与设计习题.ppt_第5页
已阅读5页,还剩9页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

7.3 分析图P7.3所示电路,写出驱动方程、状态方程;画出状态转换图;说明电路的逻辑功能,并判断电路能否自启动。,解:,状态表:,7.3 分析图P7.3所示电路,写出驱动方程、状态方程;画出状态转换图;说明电路的逻辑功能,并判断电路能否自启动。,解:,状态表:,状态图:,逻辑功能: 3进制加法计数器,能自启动,11,00,01,10,7.10 分析图P7.10所示电路,写出驱动方程、状态方程;画出状态转换图;说明电路的逻辑功能,并判断电路能否自启动。,解:,状态表:,00,01,11,10,状态图:,逻辑功能: 二位二进制计数器,能自启动,7.12 分析图P7.12所示示电路,说明电路的逻辑功能。,解:,CP,Q1,Q2,Q3,0,0,0,0,0,0,状态方程:,波形图:,状态图:,000,001,010,011,111,110,101,100,逻辑功能: 三位二进制加法计数器,能自启动,FF1,FF2,解:,7.17 用D触发器设计一个同步5进制计数器。,解:1)画出状态图:设计成同步5进制加法计数器,2) 选择触发器,求时钟方程、输出方程、状态方程和驱动方程,若选择3个上升沿触发的D触发器。采用同步时序电路。则,输出信号Y的卡诺图:求输出方程。,次态 的卡诺图:求状态方程。,次态 的卡诺图分离出三个次态卡洛图:,检查自启动:,101,010,110,010,111,100,101,110,111,能自启动:,图略,驱动方程:,7.18 用JK触发器设计一个同步6进制计数器。,解:1)画出状态图:设计成同步6进制加法计数器,2) 选择触发器,求时钟方程、输出方程、状态方程和驱动方程,若选择3个上升沿触发的D触发器。采用同步时序电路。则,输出信号Y的卡诺图:求输出方程。,次态 的卡诺图:求状态方程。,次态 的卡诺图分离出三个次态卡洛图:,检查自启动:,101,000,能自启动:,图略,110,101,驱动方程:,7.21 设计一个串行数据检测器。当输入连续信号110时输出为1,否则输出为0。,2. 状态化简,S0、S3可以合并,解:1 . 建立原

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论