半导体集成线路4章-1.MOS反相器.ppt_第1页
半导体集成线路4章-1.MOS反相器.ppt_第2页
半导体集成线路4章-1.MOS反相器.ppt_第3页
半导体集成线路4章-1.MOS反相器.ppt_第4页
半导体集成线路4章-1.MOS反相器.ppt_第5页
已阅读5页,还剩47页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

半导体集成电路,2019/7/15,什么是反相器?,output,input,由pmos和nmos 所组成的互补型电路叫做 cmos,c:complementary,cmos反相器,典型cmos版图,cmos反相器的基本特性,反相器中mos的工作区域,电压传输特性vct,vct详解:,vct详解:,vct详解:,器件参数对直流特性的影响,直流转移特性,反相器的直流噪声容限,2019/7/15,噪声抑制与噪声容限,voh,vol,vil,voh,vih,vol,噪声,最大允许 电压,噪声,最小允许 电压,噪声容限(noise margin),噪声容限的定义,噪声容限的定义,数字电路的可恢复逻辑特性,transit performance,直流特性和瞬态特性比较,直流特性有助于我们理解反相器中器件的工作状态和电路的噪声特性 瞬态特性,即输入信号随着时间变化过程中,输出信号的变化情况 瞬态特性决定着电路的速度,上升时间和下降时间的定义,n,分析上升时间的等效电路,推导cmos反相器的上升时间,上升过程充电电流的变化,分析下降时间的等效电路,反相器的传输延迟时间,电路的工作速度取决于传输延迟时间 定义:输入信号变化50到输出信号变化50的时间 根据输出信号情况,分为上升延迟和下降延迟时间,传输延迟时间:阶跃输入,输入信号变化50到输出信号变化50的时间,传输延迟:非阶跃输入近似,cmos反相器的负载电容,电路的最高工作频率,环形振荡器及其频率,用环形振荡器测量传输延迟时间:,环形振荡器及其频率,cmos反相器的设计,反相器的噪声容限,反相器的噪声容限,反相器的速度,反相器的面积,反相器的功耗,对反相器的设计,就是在给定的工艺条件下,对反相器的噪声容限、速度、面积等因素综合考虑后,得到wp和wn。 对称反相器具有最大的噪声容限和相等的上升和下降延迟,因此,在没有具体设计要求情况下是相对优化的设计。,反相器的设计综合,反相器设计例题:,采用0.6m工艺,求解过程:上升时间-pmos,求解过程:下降时间nmos(类似pmos的),解题思路: -1.上升/下降时间公式和阈值电压; -2.上升/下降时间常数; -3.pmos/nmos的k因子; -4.pmos/nmos的宽长比; -5.其他,cmos和nmos反相器结构比较,输出低电平时,存在导通电流,故静态功耗较大。,1、饱和负载nmos反相器,m2源极电压不断变化

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论