




已阅读5页,还剩21页未读, 继续免费阅读
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
哈尔滨理工大学课程设计(计算机组成原理)题目: 简单模型机指令系统的设计班级: 姓名: 指导教师: 系主任: 2017年03月10日计算机组成原理(课程设计)设计过程情况表学生姓名学号班级第一周遇到的问题及解决方法等情况(与同学讨论、教师解答、查阅资料等)问题1:在设计乘除微指令时向老师咨询如何控制做运算时如何控制运算的次数,老师给出的解答是,设定一个变量8存储在寄存器中,每进行一次运算时,该变量减一,然后每次判断是否为零,为零则跳出循环输出结果;问题2:在设计除法运算时,开始没有任何思路,不知道该如何用微指令模仿笔算,后来通过在网上查询资料得知,可以设立一个过程除数,过程除数是将除数放大2n倍,然后与被除数比较,最后逐步缩小,最终得到最后的结果,此时被除数也变成了应该存储的余数。第二周遇到的问题及解决方法等情况(与同学讨论、教师解答、查阅资料等)问题1:在编译程序时,发现立即数打入寄存器时总是不能正确打入,与同学讨论后,开始以为是微指令编写错误,找了好久都没有发现错误,最后尝试了多组数据,才发现了原因所在,原来犯了一个低级错误,在写立即数的时候后面没有加上H,写成了十进制的数,正是这个低级错误反映出了之前的基本功不扎实,基础知识学习不到位,以后得好好反省;问题2:在编译乘法指令时,发现我们所用的机器是八位的,而我们给定的要求是要是做八位乘八位的乘法,这样积就有可能是十六位的,机器根本就存不下,后来通过和同学讨论,决定使用两个寄存器来存放积,用两个八位的寄存器存储十六位的数,最终完美的解决了问题。验收教师提问、指出的问题及学生回答情况(必须按实验室实际情况填写)。验收时,老师挨个检查了每个同学的程序及其微指令,绝大部分同学的程序及其微指令都基本符合要求,同时老师也着重强调了课程设计报告的规范书写格式以及在以后写报告时的各种注意事项,还拿出了一份同学的报告为我们一一指出了报告中书写格式及排版上的不足之处供我们学习参考,避免以后出现类似情况。总之通过本次的课程设计,我们不光是在专业知识上得到了进一步提高,也在其他方面得到了很大的提升。目 录1.课程设计的目的12.课程设计的任务13.课程设计所用设备及所需资料14.设计内容14.1设计原理14.2设计过程与步骤54.3设计结果及分析205. 心得体会22 1.课程设计的目的1.在实验机上设计机器指令及对应的微指令(微程序),从而进一步掌握微程序设计控制器的基本方法并了解指令系统与硬件结构的对应关系;2. 通过控制器的微程序设计,综合理解计算机组成原理课程的核心知识并进一步建立整机系统的概念;3. 培养综合实践及独立分析、解决问题的能力。2.课程设计的任务针对COP2000实验仪,首先通过综合实验了解该模型机微程序控制器原理(主要指熟悉该模型机指令/微指令系统的详细情况),然后以实现二进制乘法和除法运算功能为应用目标,在COP2000的集成开发环境下,设计全新的指令系统并编写对应的微程序;并编写并运行实现乘法和除法的程序进行设计的验证。3.课程设计所用设备及所需资料1. COP2000实验系统2. PC机( COP2000仿真软件)3. COP2000计算机组成原理实验仪说明书4.设计内容4.1设计原理图1 微程序控制器原理 1. COP 2000模型机的微程序控制器原理微程序控制器原理框图如图2所示。它主要有控制存储器、微指令寄存器和地址转移逻辑三大部分组成。其中微指令寄存器分为微地址寄存器和微命令寄存器两部分。图2 微程序控制器原理框图(1)控制存储器控制存储器用来存放实现全部指令系统的微程序,机器运行时只读不写。其工作过程是:每读出一条微指令,则执行这条微指令接着以读出下一条微指令,又执行这条微指令(2)微指令寄存器微指令寄存器用来存放由控制存储器读出的一条微指令信息。其中微地址寄存器决定将要访问的下一条微指令的地址,而微命令寄存器则保存一条微指令的操作控制字段和判别测试字段的信息。(3)地址转移逻辑在一般情况下,微指令由控制存储器读出后直接给出下一微指令的地址,通常我们简称微地址,这个微地址信息就存放在微地址寄存器中。如果微程序不出现分支,那么下一条微指令的地址就直接由微地址寄存器给出。当微程序出现分支时,意味着微程序出现条件转移。在这种情况下,通过判别测试字段P和执行部件的“状态条件”反馈信息,去修改微地址寄存器人内容,并按改好人内容去读下一条微指令。地址转移逻辑就承担着自动完成修改微地址的任务。2. COP2000模型机指令系统的特点: 总体概述COP2000模型机包括了一个标准CPU所具备所有部件,这些部件包括:运算器ALU、累加器A、工作寄存器W、左移门L、直通门D、右移门R、寄存器组R0-R3、程序计数器PC、地址寄存器MAR、堆栈寄存器ST、中断向量寄存器IA、输入端口IN、输出端口寄存器OUT、程序存储器EM、指令寄存器IR、微程序计数器uPC、微程序存储器uM,以及中断控制电路、跳转控制电路。其中运算器和中断控制电路以及跳转控制电路用CPLD来实现,其它电路都是用离散的数字电路组成。微程序控制部分也可以用组合逻辑控制来代替。模型机为8位机,数据总线、地址总线都为8位,但其工作原理与16位机相同。相比而言8位机实验减少了烦琐的连线,但其原理却更容易被学生理解、吸收。模型机的指令码为8位,根据指令类型的不同,可以有0到2个操作数。指令码的最低两位用来选择R0-R3寄存器,在微程序控制方式中,用指令码做为微地址来寻址微程序存储器,找到执行该指令的微程序。而在组合逻辑控制方式中,按时序用指令码产生相应的控制位。在本模型机中,一条指令最多分四个状态周期,一个状态周期为一个时钟脉冲,每个状态周期产生不同的控制逻辑,实现模型机的各种功能。模型机有24位控制位以控制寄存器的输入、输出,选择运算器的运算功能,存储器的读写。模型机的缺省的指令集分几大类: 算术运算指令、逻辑运算指令、移位指令、数据传输指令、跳转指令、中断返回指令、输入/输出指令。 模型机的寻址方式如表 1所示表1 模型机的寻址方式模型机的寻址方式寻址方式说明指令举例指令说明累加器寻址操作数为累加器ACPL A将累加器A的值取反隐含寻址累加器AOUT将累加器A的值输出到输出端口寄存器OUT寄存器寻址参与运算的数据在R0R3的寄存器中ADD A,R0将寄存器R0的值加上累加器A的值,再存入累加器A中寄存器间接寻址参与运算的数据在存储器EM中,数据的地址在寄存器R0-R3中TO A,R1将寄存器R1的值作为地址,把存储器EM中该地址的内容送入累加器A中存储器直接寻址参与运算的数据在存储器EM中,数据的地址为指令的操作数。AND A,40H将存储器EM中40H单元的数据与累加器A的值作逻辑与运算,结果存入累加器A立即数寻址参与运算的数据为指令的操作数。JIAN A,#10H从累加器A中减去立即数10H,结果存入累加器A3. COP2000模型机微指令系统的特点(包括其微指令格式的说明等): 总体概述该模型机的微命令是以直接表示法进行编码的,其特点是操作控制字段中的每一位代表一个微命令。这种方法的优点是简单直观,其输出直接用于控制。缺点是微指令字较长,因而使控制存储器容量较大。 微指令格式的说明模型机有24位控制位以控制寄存器的输入、输出,选择运算器的运算功能,存储器的读写。微程序控制器由微程序给出24位控制信号,而微程序的地址又是由指令码提供的,也就是说24位控制信号是由指令码确定的。该模型机的微指令的长度为24位,其中微指令中只含有微命令字段,没有微地址字段。其中微命令字段采用直接按位的表示法,哪位为0,表示选中该微操作,而微程序的地址则由指令码指定。这24位操作控制信号的功能如表2所示:(按控制信号从左到右的顺序依次说明)表2 微指令控制信号的功能操作控制信号控 制 信 号 的 说 明XRD外部设备读信号,当给出了外设的地址后,输出此信号,从指定外设读数据。EMWR程序存储器EM写信号。EMRD程序存储器EM读信号。PCOE将程序计数器PC的值送到地址总线ABUS上。EMEN将程序存储器EM与数据总线DBUS接通,由EMWR和EMRD决定是将DBUS数据写到EM中,还是从EM读出数据送到DBUS。IREN将程序存储器EM读出的数据打入指令寄存器IR和微指令计数器PC。EINT中断返回时清除中断响应和中断请求标志,便于下次中断。ELPPC打入允许,与指令寄存器的IR3、IR2位结合,控制程序跳转。MAREN将数据总线DBUS上数据打入地址寄存器MAR。MAROE将地址寄存器MAR的值送到地址总线ABUS上。OUTEN将数据总线DBUS上数据送到输出端口寄存器OUT里。STEN将数据总线DBUS上数据存入堆栈寄存器ST中。RRD读寄存器组R0R3,寄存器R?的选择由指令的最低两位决定。RWR写寄存器组R0R3,寄存器R?的选择由指令的最低两位决定。CN决定运算器是否带进位移位,CN=1带进位,CN=0不带进位。FEN将标志位存入ALU内部的标志寄存器。X2X2、X1、X0三位组合来译码选择将数据送到DBUS上的寄存器。X1X0WEN将数据总线DBUS的值打入工作寄存器W中。AEN将数据总线DBUS的值打入累加器A中。S2S2、S1、S0三位组合决定ALU做何种运算。S1S0COP2000中有7个寄存器可以向数据总线输出数据, 但在某一特定时刻只能有一个寄存器输出数据. 由X2,X1,X0决定那一个寄存器输出数据,如表3所示。表3 寄存器输出X2 X1 X0输出寄存器0 0 0IN_OE 外部输入门0 0 1IA_OE 中断向量0 1 0ST_OE 堆栈寄存器0 1 1PC_OE PC寄存器1 0 0D_OE 直通门1 0 1R_OE 右移门1 1 0L_OE 左移门1 1 1没有输出COP2000中的运算器由一片EPLD实现. 有8种运算, 通过S2,S1,S0来选择。运算数据由寄存器A及寄存器W给出, 运算结果输出到直通门D,如表4所示。表4 直通门D输出S2 S1 S0功能0 0 0A+W 加0 0 1A-W 减0 1 0A|W 或0 1 1A&W 与1 0 0A+W+C 带进位加1 0 1A-W-C 带进位减1 1 0A A取反1 1 1A 输出A4.2设计过程与步骤1. 计算机中实现乘法和除法的算法流程与相应的硬件实现原理(1)无符号乘法算法流程如图3所示: 图3 乘法流程图硬件原理如图4所示:图4 乘法原理框图(2)无符号除法算法流程如图5所示:图5 除法流程图硬件原理框如图6所示:图6 除法原理框图2. 将2中算法与COP2000实验仪的硬件资源相对应(1) 无符号乘法的硬件分配情况如表5所示表5 乘法硬件分配硬件名称实现算法功能描述寄存器R0计算时用来存放过程积和结果积寄存器R1 初始化时,用来存放被乘数; 在程序执行的过程中,用来存放向左移位后的被乘数。寄存器R2 初始化时,用来存放乘数; 在程序执行的过程中,用来存放向右移位后的乘数。累加器A执行ADD A,R?(加法)、SHL R?(左移一位)、SHR R?(右移一位)等命令时所必须使用的寄存器。寄存器W执行ADD A,R?(加法)、CHECK R?,#II(检测乘数最后一位是否为1)等双操作数命令时所必须使用的寄存器。左移门L用来实现相应数据左移一位的运算,并能够控制该运算后的结果是否输出到数据总线。直通门D用来控制ALU的执行结果是否输出到数据总线。右移门R用来实现相应数据右移一位的运算,并能够控制该运算后的结果是否输出到数据总线。程序计数器PC 控制程序按顺序正常执行; 当执行转移指令时,从数据线接收要跳转的地址,使程序能够按需要自动执行。 当要从EM中读取数据时,由PC提供地址。存储器EM存储指令和数据。微程序计数器PC向微程序存储器M提供相应微指令的地址。微程序存储器M存储相应指令的微指令。输出寄存器OUT将运算结果(R0)输出到输出寄存器OUT。堆栈ST当存储于累加器A的值将要受到破坏时,将其数据保存在堆栈ST中,使程序能够正常地执行。(2)无符号除法硬件分配情况如表6所示表6 除法硬件分配硬件名称实现算法功能描述寄存器R0初始化时,用来存放除数在程序执行过程中,用来存放向右移位后的过程除数寄存器R1初始化时,用来存放被除数;寄存器R2在程序执行过程中,用来保存当前算得的商。寄存器R3初始化时,用来保存除数,运算过程中其值也不改变。累加器A 计算时用来存放中间结果; 执行CMP R?,A(比较) JIAN A,R?(减法)等命令时所必须使用的寄存器。寄存器W执行JIAN A,R?(减法)等双操作数命令时所必须使用的寄存器。左移门L用来实现相应数据左移一位的运算,并能够控制该运算后的结果是否输出到数据总线。直通门D用来控制ALU的执行结果是否输出到数据总线。右移门R用来实现相应数据右移一位的运算,并能够控制该运算后的结果是否输出到数据总线。程序计数器PC 控制程序按顺序正常执行; 当执行转移指令时,从数据线接收要跳转的地址,使程序能够按需要自动执行。 当要从EM中读取数据时,由PC提供地址。存储器EM存储指令和数据。微程序计数器PC向微程序存储器M提供相应微指令的地址。微程序存储器M存储相应指令的微指令。输出寄存器OUT将运算结果输出到输出寄存器OUT(R2:商,R1:余数)。堆栈ST当存储于累加器A的值将要受到破坏时,将其数据保存在堆栈ST中,使程序能够正常地执行。3. 在COP2000集成开发环境下设计新的指令/微指令系统(1)新的指令集如表7所示表7 新指令集表助记符机器码1机器码2指令说明_FATCH_000000XX 00-03实验机占用,不可修改。复位后,所有寄存器清0,首先执行 _FATCH_ 指令取指TO R?,#II000001XX 04-07II将立即数II送到寄存器R?中TO A,R?000010XX 08-0B将寄存器R?的值送到累加器A中JIA R?,A000011XX 0C-0F将寄存器R?的值加入累加器A中JIA R?,#II000100XX 10-13II将立即数II加入寄存器R?中JIAN R?,A000101XX 14-17从累加器A中减去寄存器R?的值CHECK R?,#II000110XX 18-1BIITIAO MM000111XX 1C-1FMMZF=1,跳转TIAOC MM001000XX 20-23MMCF=1,跳转TIAOZ MM001001XX 24-27MM无条件跳转未使用001010XX 28-2BSHL R?001011XX 2C-2F左移SHR R?001100XX 30-33右移CMP R?,A001101XX 34-37比较OUT R?001110XX 38-3B输出(2)新的微指令集如表8所示表8 新微指令集表助记符状态微地址微程序数据输出数据打入地址输出运算器移位控制mPCPC_FATCH_T000CBFFFF浮空指令寄存器IRPC输出A输出写入+101FFFFFF浮空浮空A输出+102FFFFFF浮空浮空A输出+103FFFFFF浮空浮空A输出+1TO R?,#IIT104C7FBFF存储器值EM寄存器R?PC输出A输出+1T005CBFFFF浮空指令寄存器IRPC输出A输出写入+106FFFFFF浮空浮空A输出+107FFFFFF浮空浮空A输出+1TO A,R?T108FFF7F7寄存器值R?寄存器W浮空A输出+1T009CBFFFF浮空指令寄存器IRPC输出A输出+10AFFFFFF浮空浮空A输出+10BFFFFFF浮空浮空A输出+1JIA R?,AT20CFFF7EF寄存器R?寄存器W浮空A输出+1T10DFFFA98ALU直通寄存器R?标志位C,Z浮空加运算+1T00ECBFFFF浮空指令寄存器IRPC输出A输出写入+10FFFFFFF浮空浮空A输出+1JIA R?,#IIT310FFF7F7寄存器值R?寄存器A浮空A输出+1T211C7FFEF存储器值EM寄存器WPC输出A输出写入+1T112FFFA98ALU直通寄存器R?标志位C,Z浮空加运算+1T013CBFFFF浮空指令寄存器IRPC输出A输出写入+1JIAN R?,AT314FFFF8FALU直通寄存器W浮空A输出+1T215FFF7F7寄存器R?寄存器A浮空A输出+1T116FFFA99ALU直通寄存器R?标志位C,Z浮空减运算+1T017CBFFFF浮空指令寄存器IRPC输出A输出写入+1CHECK R?,#IIT318C7FFEF存储器值EM寄存器WPC输出A输出+1+1T219FFF7F7寄存器值R?寄存器A浮空A输出+1T11AFFFE93ALU直通寄存器A标志位C,Z浮空与运算+1T01BCBFFFF浮空指令寄存器IRPC输出A输出写入+1TIAO MMT11CC6FFFF存储器EM寄存器PCPC输出A输出+1写入T01DCBFFFF浮空指令寄存器IRPC输出A输出写入+11EFFFFFF浮空浮空A输出+11FFFFFFF浮空浮空A输出+1TIAOC MMT120C6FFFF存储器值EM寄存器PCPC输出A输出+1写入T021CBFFFF浮空指令寄存器IRPC输出A输出写入+122FFFFFF浮空浮空A输出+123FFFFFF浮空浮空A输出+1TIAOZ MMT124C6FFFF存储器值EM寄存器PCPC输出A输出+1写入T025CBFFFF浮空指令寄存器IRPC输出A输出写入+1未使用26FFFFFF浮空浮空A输出+107FFFFFF浮空浮空A输出+128FFFFFF浮空浮空A输出+129FFFFFF浮空浮空A输出+12AFFFFFF浮空浮空A输出+12BFFFFFF浮空浮空A输出+1SHL R?T22CFFF7F7寄存器值R?寄存器A浮空A输出+1T12DFFF9DFALU左移寄存器R?浮空A输出左移+1T02ECBFFFF浮空指令寄存器IRPC输出A输出写入+12FFFFFFF浮空浮空A输出+1SHR R?T230FFF7F7寄存器值R?寄存器A浮空A输出+1T131FFF9BFALU右移寄存器R?浮空A输出右移+1T032CBFFFF浮空指令寄存器IRPC输出A输出写入+1CMP R?,AT334FFFF8FALU直通寄存器W浮空A输出+1T235FFF7F7寄存器值R?寄存器A浮空A输出+1T136FFFE99ALU直通标志位C,Z浮空减运算+1T037CBFFFF浮空指令寄存器IRPC输出A输出写入+1OUT R?T238FFD7FF寄存器值R?用户OUT浮空A输出+1T139FFD7F7寄存器值R?寄存器A 用户OUT浮空A输出+1T03ACBFFFF浮空指令寄存器IRPC输出A输出写入+13BFFFFFF浮空浮空A输出+14. 用新指令集编写实现乘法、除法功能的汇编语言程序(1)4位乘法的汇编语言程序清单:TO R0,#00H ;中间积TO R1,#9 ;被乘数TO R2,#6 ;乘数LAB : CHECK R2,#0FH TIAOZ LAST CHECK R2,#01H TIAOZ NEXT TO A,R1 JIA R0,ANEXT :SHL R1SHR R2 TIAO LABLAST : OUT R0(2)4位除法的算法流程图与汇编语言程序清单:TO R0,#8 ;过程除数TO R1,#33 ;初始化被除数TO R2,#0 ;初始化商 TO R3,#8 ;R3用于保存除数,值不改变 CHECK R0,#0FH TIAOZ LAST LOOP:CHECK R0,#80H TIAOZ LOOP1 TIAO BEGINLOOP1:SHL R0 TIAO LOOPBEGIN: TO A,R3 CMP R0,A TIAOC LAST TO A,R0 CMP R1,A TIAOC ONE TO A,R0 JIAN R1,A SHL R2 JIA R2,#1 SHR R0 TIAO BEGINONE: SHL R2 SHR R0 TIAO BEGINLAST: OUT R25. 对程序进行输入、调试、运行以验证新指令/微指令系统设正确性程序运行的过程无符号乘法运行过程如表9所示表9 乘法程序运行跟踪表汇 编 指 令程序地址机器码指令说明微程序PCmPC运行时寄存器或存储器的值TO R0,#000010400初始化过程积C7FBFFCBFFFF01020405R0=00HTO R1,#902030509初始化被乘数C7FBFFCBFFFF03040405R1=09HTO R2,#604050606初始化乘数C7FBFFCBFFFF05060405R2=06HLAB:CHECK R2,#0FH06071A0F检测乘数是否为0(将0FH送至寄存器W,将R2送至寄存器A中,进行与运算,结果由D送至A中。)C7FFEFFFF7F7FFFE93CBFFFF0708080818191A1BW=0FHA=06HTIAOZ LAST08092414乘数为0(ZF=1),则跳转到LASTC6FFFFCBFFFF090A2425CHECK R2,#01H0A0B1A01检测乘数最后一位是否为1(将01H送至寄存器W,将R2送至寄存器A中,进行与运算,结果由D送至A中。)C7FFEFFFF7F7FFFE93CBFFFF0B0C0C0C18191A1BW=01HA=06HTIAOZ NEXT0C0D2410乘数最后一位为0(ZF=1),则跳转到NEXTC6FFFFCBFFFF0D102425NEXT:SHL R1102D被乘数左移一位(将R1值送至寄存器A中,左移将L中的值送回R1)FFF7F7FFF9DFCBFFFF1111112C2D2ER1=12HSHR R21132乘数右移一位(将R2值送至寄存器A中,右移将R中的值送回R2)FFF7F7FFF9BFCBFFFF121212303132R2=03HTIAO LAB12131C06无条件跳转至LABC6FFFFCBFFFF13061C1DLAB:CHECK R2,#0FH06071A0F检测乘数是否为0(将0FH送至寄存器W,将R2送至寄存器A中,进行与运算,结果由D送至A中。)C7FFEFFFF7F7FFFE93CBFFFF0708080818191A1BW=0FHA=03HTIAOZ LAST08092414乘数为0(ZF=1),则跳转到LASTC6FFFFCBFFFF090A2425CHECK R2,#01H0A0B1A01检测乘数最后一位是否为1(将01H送至寄存器W,将R2送至寄存器A中,进行与运算,结果由D送至A中。)C7FFEFFFF7F7FFFE93CBFFFF0B0C0C0C18191A1BW=01HA=03HTIAOZ NEXT0C0D2410乘数最后一位为0(ZF=1),则跳转到NEXTC6FFFFCBFFFF0D0E2425TO A,R10E09将被乘数R1送至寄存器A中FFF7F7CBFFFF0F0F0809A=12HADD R0,A0F0C过程积加上被乘数(将R0上送至W中,A与W做加法运算)FFF7EFFFFA98CBFFFF1010101C1D1ER0=12HNEXT:SHL R1102D被乘数R1左移一位(将R1值送至寄存器A中,左移将L中的值送回R1)FFF7F7FFF9DFCBFFFF1111112C2D2ER1=24HSHR R21132乘数右移一位(将R2值送至寄存器A中,右移将R中的值送回R2)FFF7F7FFF9BFCBFFFF121212303132R2=01HTIAO LAB12131C06无条件跳转至LABC6FFFFCBFFFF13061C1DLAB:CHECK R2,#0FH06071A0F检测乘数是否为0(将0FH送至寄存器W,将R2送至寄存器A中,进行与运算,结果由D送至A中。)C7FFEFFFF7F7FFFE93CBFFFF0708080818191A1BW=0FHA=01HTIAOZ LAST08092414乘数为0(ZF=1),则跳转到LASTC6FFFFCBFFFF090A2425CHECK R2,#01H0A0B1A01检测乘数最后一位是否为1(将01H送至寄存器W,将R2送至寄存器A中,进行与运算,结果由D送至A中。)C7FFEFFFF7F7FFFE93CBFFFF0B0C0C0C18191A1BW=01HA=01HTIAOZ NEXT0C0D2410乘数最后一位为0(ZF=1),则跳转到NEXTC6FFFFCBFFFF0D0E2425TO A,R10E09将被乘数R1送至寄存器A中FFF7F7CBFFFF0F0F0809A=24HADD R0,A0F0C过程积加上被乘数(将R0上送至W中,A与W做加法运算)FFF7EFFFFA981010100C0D0EW=12HR0=36HNEXT:SHL R1102D被乘数左移一位(将R1值送至寄存器A中,左移将L中的值送回R1)FFF7F7FFF9DFCBFFFF1111112C2D2ER1=48HSHR R21132乘数右移一位(将R2值送至寄存器A中,右移将R中的值送回R2)FFF7F7FFF9BFCBFFFF121212303132R2=00HTIAO LAB12131C06无条件跳转至LABC6FFFFCBFFFF13061C1DLAB:CHECK R2,#0FH06071A0F检测乘数是否为0(将0FH送至寄存器W,将R2送至寄存器A中,进行与运算,结果由D送至A中。)C7FFEFFFF7F7FFFE93CBFFFF0708080818191A1BW=OFHA=00HTIAOZ LAST08092414乘数为0(ZF=1),则跳转到LASTC6FFFFCBFFFF09142425LAST:OUT R01438将结果积R0输出到OUT寄存器FFD7FFCBFFFF151538390UT=R0=36H无符号除法(商可以是8位的通用除法)运行过程如表8所示表10 除法程序运行跟踪表汇 编 指 令程序地址机器码指令说明微程序PCmPC运行时寄存器或存储器的值TO R0,#8H00010408初始化过程除数C7FBFFCBFFFF01020405R0=08HTO R1,#33H02030521初始化被除数C7FBFFCBFFFF03040405R1=33HTO R2,#0H04050600初始化商C7FBFFCBFFFF05060405R2=00HTO R3,#8H06070708保持除数C7FBFFCBFFFF07080405R3=08HCHECK R0,#0FH0809180F检测除数是否为0(将0FH送至W中,除数R0送至A中,进行与运算,结果保存在A中)C7FFEFFFF7F7FFFE93CBFFF090A0A0A18191A1BW=0FHA=08HTIAOZ LAST0A0B2429除数若为0(ZF=1),跳转到LASTC6FFFFCBFFFF0B0C2425LOOP:CHECK R0,#80H0C0D1880检测除数最高位是否为1(将80H送至W中,过程除数R0送至A中,进行与运算,结果保存在A中)C7FFEFFFF7F7FFFE93CBFFFOD0E0E0E18191A1BW=80HA=08HTIAOZ LOOP10E0F2412过程除数的最高位为0(ZF=1),跳转到LOOP1C6FFFFCBFFFF0F122425LOOP1:SHL R0122C过程除数左移一位(过程除数R0送至A中,左移一位,结果L再送回R0)FFF7F7FFF9DFCBFFFF1313132C2D2ER0=10HTIAO LOOP13141C0C无条件跳转到LOOPC6FFFFCBFFFF140C1C1DLOOP:CHECK R0,#80H0C0D1880检测除数最高位是否为1(将80H送至W中,过程除数R0送至A中,进行与运算,结果保存在A中)C7FFEFFFF7F7FFFE93CBFFF0D0E0E0E18191A1BW=80HA=10HTIAOZ LOOP10E0F2412过程除数的最高位为0(ZF=1),跳转到LOOP1C6FFFFCBFFFFOF122425LOOP1:SHL R0122C过程除数左移一位(过程除数R0送至A中,左移一位,结果L再送回R0)FFF7F7FFF9DFCBFFFF1313132C2D2ER0=20HTIAO LOOP13141C0C无条件跳转到LOOPC6FFFFCBFFFF140C1C1DLOOP:CHECK R0,#80H0C0D1880检测除数最高位是否为1(将80H送至W中,过程除数R0送至A中,进行与运算,结果保存在A中)C7FFEFFFF7F7FFFE93CBFFF0D0E0E0E18191A1BW=80HA=20HTIAOZ LOOP10E0F2412过程除数的最高位为0(ZF=1),跳转到LOOP1C6FFFFCBFFFF0F122425LOOP1:SHL R0122C过程除数左移一位(过程除数R0送至A中,左移一位,结果L再送回R0)FFF7F7FFF9DFCBFFFF1313132C2D2ER0=40HTIAO LOOP13141C0C无条件跳转到LOOPC6FFFFCBFFFF140C1C1DLOOP:CHECK R0,#80H0C0D1880检测除数最高位是否为1(将80H送至W中,过程除数R0送至A中,进行与运算,结果保存在A中)C7FFEFFFF7F7FFFE93CBFFF0D0E0E0E18191A1BW=80HA=40HTIAOZ LOOP10E0F2412过程除数的最高位为0(ZF=1),跳转到LOOP1C6FFFFCBFFFF0F122425LOOP1:SHL R0122C过程除数左移一位(过程除数R0送至A中,左移一位,结果L再送回R0)FFF7F7FFF9DFCBFFFF131313242D2ER0=80HTIAO LOOP13141C0C无条件跳转到LOOPC6FFFFCBFFFF140C1C1DLOOP:CHECK R0,#80H0C0D1880检测除数最高位是否为1(将80H送至W中,过程除数R0送至A中,进行与运算,结果保存在A中)C7FFEFFFF7F7FFFE93CBFFF0D0E0E0E18191A1BW=80HA=80HTIAOZ LOOP10E0F2412过程除数的最高位为0(ZF=1),跳转到LOOP1C6FFFFCBFFFF0F102425TIAO BEGIN10111C15无条件跳转到BEGINC6FFFFCBFFFF11151C1DBEGIN:TO A,R3150B将除数送至寄存器A中FFF7F7CBFFFF16160809A=08HCMP R0,A1634比较过程除数与除数的大小(先将A中的除数通过D转移至W中,再将过程除数送至A中,进行减运算,修改标志位C,Z)FFFF8FFFF7F7FFFE99CBFFFF1717171734353637W=08HA=80HTIAOC LAST17182024若过程除数R0小于除数R3,则跳转到LASTC6FFFFCBFFFF18192021TO A,R01908将过程除数送至寄存器A中FFF7F7CBFFFF1A1A0809A=80HCMP R1,A1A35比较被除数与过程除数的大小(先将A中的除数通过D转移至W中,再将被除数送至A中,进行减运算,修改标志位C,Z)FFFF8FFFF7F7FFFE99CBFFFF1B1B1B1B34353637W=80HA=21HTIAOC ONE1B1C2020若被除数R1小于过程除数R0,则跳转到ONEC6FFFFCBFFFF1C252021ONE:SHL R2252E商左移一位(商R2送至A中,左移一位,结果L再送回R2)FFF7F7FFF9DFCBFFFF2626262C2D2ER2=00HSHR R02630过程除数右移一位(过程除数R0送至A中,右移一位,结
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2025年仓库房租赁合同暨仓储信息化系统升级改造协议
- 2025年新型设备抵押融资担保服务协议
- 2025版智能电网建设电力设备检测与维护服务合同
- 2025年旅游风景区特色餐饮店承包合同
- 2025年度跨国公司外籍财务顾问长期合作协议范本
- 2025版石材加工及批发业务合作协议
- 2025年度电力系统节能改造技术咨询合同
- 2025年公共场所智能垃圾分类保洁增补合同范本
- 2025年保洁员服务合同范本
- 信号通路阻断研究-洞察及研究
- DB1331∕T 034-2022 建筑与市政工程无障碍设计图集
- 乡镇卫生院风险管理制度
- 移动餐车营销策划方案范文
- 2025年修订版《雇佣合同》全文
- 人工智能训练师(3级)理论知识复习题练习卷附答案
- 《新药注册申报流程》课件
- 2022年全国中学生数学奥林匹克竞赛(预赛)暨2022年全国高中数学联合竞赛一试(A卷)参考答案及评分标准
- icp仪器分析考试试题及答案
- 核心素养培养:历史单元分层作业设计
- 水库引调水工程可行性研究报告(参考范文)
- 8.1薪火相传的传统美德同步课件 -2024-2025学年统编版道德与法治七年级下册
评论
0/150
提交评论