微机原理与应用补充习题第2章.doc_第1页
微机原理与应用补充习题第2章.doc_第2页
微机原理与应用补充习题第2章.doc_第3页
微机原理与应用补充习题第2章.doc_第4页
微机原理与应用补充习题第2章.doc_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第2章 8086/8088处理器一、填空题1.设某一存储单元的物理地址为12345H,试完成下列不同的逻辑地址表示。(1)1234H: (2) :0345H2.8086/8088CPU设有 个状态标志位, 个控制标志位。3.当存储器的读写周期时间大约CPU所要求的时间时,为保证CPU与存储器的正确配合,要利用 信号,使CPU插入一个或多个 状态。4.INTEL8086系统中,存储器的物理地址= + 。5.8086CPU的内部分为两个部分: 和 。6.8086微处理器具有4个段寄存器,分别是: 、 、 、 。7.若8086CPU的引脚引脚接+5V,则当执行OUT执行时,其引脚信号= ,= ,= (填写高、低电平)。8.任何一个逻辑地址由段基址和偏移地址两部分组成,堆栈操作时,段基址由 提供,偏移地址由 提供。9.8086工作在最小模式下,CPU完成存储器读操作,信号= ,= ,= ,= (填写高、低电平)。10.对于8086CPU,若=0,A0=1,则CPU在使用数据总线的 ;若=1,A0=0,则CPU在使用数据总线的 ;若=0,A0=1,则CPU在使用数据总线的 。二、选择题1.8086工作在最小模式下,当=0,=0,=1时,CPU完成的操作是 。A.存储器读B.IO读C.存储器写D.IO写2.8086CPU用于中断请求输入的引脚信号是 。A.INTR和NMIB.INT和NMIC.INTR和D. 和3.8086CPU在响应玩不HOLD请求后将 。A.转入特殊中断服务程序B.进入等待周期C.只接收外部数据D.所有三态引脚处于高阻,CPU放弃对总线控制4.8086在执行IN AL,32H指令时,和的状态为 。A.1,0B.1,1C.0,0D.0,15.8086CPU将内存分为若干个逻辑段,每个段的容量为 。A.等于64KB.小于64KC.大于等于64K0D.小于等于64K6.8086/8088加电复位后,执行第一条指令的地址是 。A.0FFFFHB.FFFF0HC.0000HD.0240H7.段地址为3900H,偏移地址为5200H,则物理地址为 。A.8B00HB.3E200HC.44200HD.55900H三、判断题1.8086CPU逻辑段允许段的重叠和交叉。 。2.88086系统中,在对存储器进行写访问时,地址线有效和数据线有效的时间关系应该是数据线较先有效。 。3.8086的标志寄存器是16位的,每一位都有定义。 。4.8086取指令和执行指令可以重叠操作。 。5. 8086CPU的复位启动地址为0FFFFH。 。四、简答题1.8086CPU由哪两个部分组成,它们的主要功能是什么?2.8086CPU内部有哪些寄存器?复位值是多少?第2章 8086/8088处理器-解答一、填空题1.设某一存储单元的物理地址为12345H,试完成下列不同的逻辑地址表示。(1)1234H:0005H(2)1200H:0345H2.8086/8088CPU设有6个状态标志位,3个控制标志位。3.当存储器的读写周期时间大约CPU所要求的时间时,为保证CPU与存储器的正确配合,要利用READY信号,使CPU插入一个或多个TW状态。4.INTEL8086系统中,存储器的物理地址=段寄存器内容*16+偏移地址。5.8086CPU的内部分为两个部分:执行单元(EU)和总线接口单元(BIU)。6.8086微处理器具有4个段寄存器,分别是:CS、DS、ES、SS7.若8086CPU的引脚引脚接+5V,则当执行OUT执行时,其引脚信号=低电平,=高电平,=低电平(填写高、低电平)。8.任何一个逻辑地址由段基址和偏移地址两部分组成,堆栈操作时,段基址由SS提供,偏移地址由SP提供。9.8086工作在最小模式下,CPU完成存储器读操作,信号=高电平,=低电平,=高电平,=低电平(填写高、低电平)。10.对于8086CPU,若=0,A0=1,则CPU在使用数据总线的高8位;若=1,A0=0,则CPU在使用数据总线的低8位;若=0,A0=1,则CPU在使用数据总线的16位。二、选择题1.8086工作在最小模式下,当=0,=0,=1时,CPU完成的操作是: B 。A.存储器读B.IO读C.存储器写D.IO写2.8086CPU用于中断请求输入的引脚信号是 A 。A.INTR和NMIB.INT和NMIC.INTR和D. 和3.8086CPU在响应玩不HOLD请求后将 D 。A.转入特殊中断服务程序B.进入等待周期C.只接收外部数据D.所有三态引脚处于高阻,CPU放弃对总线控制4.8086在执行IN AL,32H指令时,和的状态为 D 。A.1,0B.1,1C.0,0D.0,15.8086CPU将内存分为若干个逻辑段,每个段的容量为 D 。A.等于64KB.小于64KC.大于等于64K0D.小于等于64K6.8086/8088加电复位后,执行第一条指令的地址是 B 。A.0FFFFHB.FFFF0HC.0000HD.0240H7.段地址为3900H,偏移地址为5200H,则物理地址为 B 。A.8B00HB.3E200HC.44200HD.55900H三、判断题1.8086CPU逻辑段允许段的重叠和交叉。 对 。2.88086系统中,在对存储器进行写访问时,地址线有效和数据线有效的时间关系应该是数据线较先有效。 错 。3.8086的标志寄存器是16位的,每一位都有定义。 错 。4.8086取指令和执行指令可以重叠操作。 对 。5. 8086CPU的复位启动地址为0FFFFH。 错 。四、简答题1.8086CPU由哪两个部分组成,它们的主要功能是什么?答:8086CPUCPU由执行单元EU和总线接口单元BIU组成。EU和BIU两部分的操作是并行的。EU单元负责指令的执行。包括运算器(ALU)、通用寄存器和状态寄存器等。主要进行16位运算的有效地址的计算。BIU单元负责与存储器和IO设备进行接口。它由段寄存器、指令指针。地址加法器和指令队列缓冲器组成。地址加法器将段地址和偏移地址相加,生产20位的物理地址。2.8086CPU内部有哪些寄存器?复位值是多少?答:8086CPU内有14个16位寄存器,分为4组。它们分别是:l 通用寄存器AX、BX、CX、DX,每个寄存器都可分为两个8位寄存器来使用。l 指针和变址寄存器SP、BP、SI、DI;段寄存器CS、DS、SS、ES。l 指令指针IP。l 标志寄

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论