用例化语句设计4位全加器.doc_第1页
用例化语句设计4位全加器.doc_第2页
用例化语句设计4位全加器.doc_第3页
用例化语句设计4位全加器.doc_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验三 用例化语句设计4位全加器一、实验性质:设计性实验二、实验目的:掌握例化语句的使用,使用程序文本和原理图结合方法设计电路。三、实验内容:首先用原理图方法设计1位半加器,并将其封装成一个元件,然后在此基础上设计1位全加器的顶层文件,半加器作为子元件调用,然后将其封装成一个元件。在用同样的方法设计一位全加器原件。设计串行4位加法器的电路,调用1位全加器设计4位加法器的原理图。仿真正确后进行器件选择和管脚配置,下载程序后验证所设计电路的功能。 实验步骤: 首先用原理图方法设计一位全加器,将其封装成一个原件:2.在全加器加器原件基础上设计4位全加器的顶层文件全加器作为子元件调用: 3.利用4位全加器的原理图进行仿真,仿真波形如下:4.管脚锁定,新建好工程文件,芯片选择Cyclone 下面的EP3C55F484C8系列。然后锁定引脚:选择Assignments Assignments Editor命令。分配FPGA芯片上的管脚。 5.实验管脚接线与编译文件下载,将编译产生的SOF格式配置文件下载进FPGA中:6.管脚接线与编程测试,按分配好的输入与输出的管脚在试验箱上接线,改变输入观察输出的变化:7.实验结果与总结原理图仿真结果硬件测试A0,A1,A2,A3,B0,B1,B2,B3接到电平开关L1,L2,L3,L4,L5,L6,L7,L8的改变高低电平,输出则在七段数码管上显示;进位输出C会在进位时显示。例如:A3,A2A1,A0输入“1001”,B3,B2,B1,B0输入“1001”,则在数码管显示“2”,进位C的发光二极管的灯亮起。实验当中遇到的困难实验时,由于输入管脚有10个,但是电平开关只有9个,起初是让余下的输入管脚处于悬空状态,但是改变输入的时

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论