集成电路设计技术与工具 集成电路制造工艺.ppt_第1页
集成电路设计技术与工具 集成电路制造工艺.ppt_第2页
集成电路设计技术与工具 集成电路制造工艺.ppt_第3页
集成电路设计技术与工具 集成电路制造工艺.ppt_第4页
集成电路设计技术与工具 集成电路制造工艺.ppt_第5页
已阅读5页,还剩21页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第3章集成电路制造工艺 集成电路设计与制造的主要流程框架 集成电路的设计过程 设计创意 仿真验证 设计业 制造业 芯片制造过程 aa 集成电路芯片的显微照片 集成电路的内部单元 俯视图 n沟道mos晶体管 cmos集成电路 互补型mos集成电路 目前应用最为广泛的一种集成电路 约占集成电路总数的95 以上 3 2集成电路基础工艺 图形转换 光刻 接触光刻 接近光刻 投影光刻 电子束光刻刻蚀 干法刻蚀 湿法刻蚀掺杂 离子注入退火扩散制膜 氧化 干氧氧化 湿氧氧化等cvd apcvd lpcvd pecvd mbepvd 蒸发 溅射 图形转换 光刻 光刻三要素 光刻胶 掩膜版和光刻机光刻胶又叫光致抗蚀剂 它是由光敏化合物 基体树脂和有机溶剂等混合而成的胶状液体光刻胶受到特定波长光线的作用后 导致其化学结构发生变化 使光刻胶在某种特定溶液中的溶解特性改变正胶 分辨率高 在超大规模集成电路工艺中 一般只采用正胶负胶 分辨率差 适于加工线宽 3 m的线条 正胶 曝光后可溶负胶 曝光后不可溶 3 4cmos集成电路加工过程简介一 硅片制备二 前部工序 掩膜1 p阱光刻具体步骤如下 1 生长二氧化硅 2 p阱光刻 涂胶 掩膜对准 曝光 显影 刻蚀3 去胶4 掺杂 掺入b元素 掩膜2 光刻有源区淀积氮化硅光刻有源区场区氧化去除有源区氮化硅及二氧化硅生长栅氧淀积多晶硅 掩膜3 光刻多晶硅掩膜4 p 区光刻1 p 区光刻2 离子注入b 栅区有多晶硅做掩蔽 称为硅栅自对准工艺 3 去胶 掩膜5 n 区光刻1 n 区光刻2 离子注入p 3 去胶 掩膜6 光刻接触孔 掩膜7 光刻铝引线1 淀积铝2 光刻铝 掩膜8 刻钝化孔中测打点 vlsi的隔离方法 1 局部氧化隔离 locos 由于氧在氮化硅中扩散非常缓慢 当硅表面有一层氮化硅时 其覆盖部分的硅表面将很难生成氧化物 另外 氮本身氧化过程也非常缓慢 2 浅沟槽隔离 sti 0 25 m工艺以下隔离效果好 隔离间距 有利提高集成度 mos工艺的自对准技术自对准是一种在晶圆上用单个掩膜形成不同区域的多层结构技术 它消除了用多片掩膜所引起的对准误差 应用最广泛的例子之一 在多晶硅栅mos工艺中 利用多晶硅栅极对栅氧化层的掩蔽作用 可以实现自对准的源极和漏极的离子注入 三 后部封装 在另外厂房 1 背面减薄 2 切片 3 粘片 4 压焊 金丝

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论