数字电路与逻辑统计答案第七章.pdf_第1页
数字电路与逻辑统计答案第七章.pdf_第2页
数字电路与逻辑统计答案第七章.pdf_第3页
数字电路与逻辑统计答案第七章.pdf_第4页
数字电路与逻辑统计答案第七章.pdf_第5页
已阅读5页,还剩5页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

宁夏大学物理电气信息学院 宁夏大学物理电气信息学院 数字电路与逻辑设计 数字电路与逻辑设计 第七章部分习题 第七章部分习题 7 1 1 在某计数器的输出端观察到如图题7 1 1所示的波形 试确定该 计数器的模 7 1 1 在某计数器的输出端观察到如图题7 1 1所示的波形 试确定该 计数器的模 图题 7 1 1 图题 7 1 1 7 1 2 试用负边沿JK触发器组成4位二进制异步减计数器 画出逻辑 图 7 1 2 试用负边沿JK触发器组成4位二进制异步减计数器 画出逻辑 图 7 1 3 试用负边沿 D 触发器组成 4 位二进制异步加计数器 画出逻辑 图 7 1 3 试用负边沿 D 触发器组成 4 位二进制异步加计数器 画出逻辑 图 7 1 4 试用正边沿D触发器及门电路组成3位二进制同步加计数器 画 出逻辑图 7 1 4 试用正边沿D触发器及门电路组成3位二进制同步加计数器 画 出逻辑图 7 1 5 试分析图题7 1 5电路是几进制计数器 画出各触发器输出端的7 1 5 试分析图题7 1 5电路是几进制计数器 画出各触发器输出端的 第 1 页 共 10 页 宁夏大学校址 宁夏银川西夏区贺兰山西路 489 号 联系电话 0951 2077800 邮政编码 750021 宁夏大学物理电气信息学院 宁夏大学物理电气信息学院 数字电路与逻辑设计 数字电路与逻辑设计 波形图 波形图 图题7 1 5 图题7 1 5 7 1 6 电路如图题7 1 6 所示 试分析它是几进制计数器 画出它的 状态转换图 7 1 6 电路如图题7 1 6 所示 试分析它是几进制计数器 画出它的 状态转换图 图题7 1 6 图题7 1 6 7 1 7 试用正边沿D触发器和门电路设计一个同步三进制减计数器 7 1 7 试用正边沿D触发器和门电路设计一个同步三进制减计数器 7 1 8 试用主从 触发器设计一个同步六进制加计数器 7 1 8 试用主从 触发器设计一个同步六进制加计数器 第 2 页 共 10 页 宁夏大学校址 宁夏银川西夏区贺兰山西路 489 号 联系电话 0951 2077800 邮政编码 750021 宁夏大学物理电气信息学院 宁夏大学物理电气信息学院 数字电路与逻辑设计 数字电路与逻辑设计 7 1 9 试分析图题7 1 9所示电路 画出它的状态图 说明它是几进制 计数器 7 1 9 试分析图题7 1 9所示电路 画出它的状态图 说明它是几进制 计数器 图题 7 1 9 图题 7 1 9 7 1 10 试分析图题7 1 10所示电路 画出它的状态图 说明它是几进 制计数器 74163是具有同步清零功能的4位二进制同步加计数器 其他 功能与74161相同 7 1 10 试分析图题7 1 10所示电路 画出它的状态图 说明它是几进 制计数器 74163是具有同步清零功能的4位二进制同步加计数器 其他 功能与74161相同 图题 7 1 10 图题 7 1 10 第 3 页 共 10 页 宁夏大学校址 宁夏银川西夏区贺兰山西路 489 号 联系电话 0951 2077800 邮政编码 750021 宁夏大学物理电气信息学院 宁夏大学物理电气信息学院 数字电路与逻辑设计 数字电路与逻辑设计 7 1 11 试分析图题 7 1 11 所示电路 画出它的状态图 说明它是几 进制计数器 7 1 11 试分析图题 7 1 11 所示电路 画出它的状态图 说明它是几 进制计数器 图题 7 1 11 图题 7 1 11 7 1 12 试分析图题7 1 12所示电路 画出它的状态图 说明它是几进 制计数器 7 1 12 试分析图题7 1 12所示电路 画出它的状态图 说明它是几进 制计数器 图题 7 1 12 图题 7 1 12 7 1 13 试用74HCT161设计一个计数器 其计数状态为自然二进制数 1001 1111 7 1 13 试用74HCT161设计一个计数器 其计数状态为自然二进制数 1001 1111 7 1 14 试用74LS290设计一个六进制计数器 要求采取两种不同的方 法 7 1 14 试用74LS290设计一个六进制计数器 要求采取两种不同的方 法 第 4 页 共 10 页 宁夏大学校址 宁夏银川西夏区贺兰山西路 489 号 联系电话 0951 2077800 邮政编码 750021 宁夏大学物理电气信息学院 宁夏大学物理电气信息学院 数字电路与逻辑设计 数字电路与逻辑设计 7 1 15 试分析图题7 1 15所示电路 说明它是多少进制的计数器 采 用了何种进位方式 7 1 15 试分析图题7 1 15所示电路 说明它是多少进制的计数器 采 用了何种进位方式 图题7 1 15 图题7 1 15 7 1 16 试分析图题7 1 16所示电路 说明它是多少进制的计数器 7 1 16 试分析图题7 1 16所示电路 说明它是多少进制的计数器 图题 7 1 16 图题 7 1 16 7 1 17 试分析图题7 1 17所示电路 说明它是多少进制的计数器 7 1 17 试分析图题7 1 17所示电路 说明它是多少进制的计数器 第 5 页 共 10 页 宁夏大学校址 宁夏银川西夏区贺兰山西路 489 号 联系电话 0951 2077800 邮政编码 750021 宁夏大学物理电气信息学院 宁夏大学物理电气信息学院 数字电路与逻辑设计 数字电路与逻辑设计 图题7 1 17 图题7 1 17 7 1 18 试用74161构成同步二十四进制计数器 要求采用两种不同的 方法 7 1 18 试用74161构成同步二十四进制计数器 要求采用两种不同的 方法 7 2 1 试画出图题7 2 1所示逻辑电路的输出 波形 并分 析该电路的逻辑功能 7 2 1 试画出图题7 2 1所示逻辑电路的输出 波形 并分 析该电路的逻辑功能 A Q D Q 图题 7 2 1 图题 7 2 1 7 2 2 试用两片74194构成8位双向移位寄存器 7 2 2 试用两片74194构成8位双向移位寄存器 第 6 页 共 10 页 宁夏大学校址 宁夏银川西夏区贺兰山西路 489 号 联系电话 0951 2077800 邮政编码 750021 宁夏大学物理电气信息学院 宁夏大学物理电气信息学院 数字电路与逻辑设计 数字电路与逻辑设计 附 加 题 附 加 题 7 1 电路如图题7 1所示 假设初始状态7 1 电路如图题7 1所示 假设初始状态000000 012 1 若不考虑 试分析 构成几进制计数器 1 若不考虑 试分析 构成几进制计数器 2 FF 0 FF 1 FF 2 说明整个电路为几进制计数器 列出状态转换表 画出在CP作用下 的输出波形图 2 说明整个电路为几进制计数器 列出状态转换表 画出在CP作用下 的输出波形图 3 为电路设计一个以 3 为电路设计一个以 012 作为输入的译码电路 要求对应于一组数 码 只有一个输出端为 作为输入的译码电路 要求对应于一组数 码 只有一个输出端为 图题 7 1 图题 7 1 7 2 计数器电路如题图 7 2 所示 7 2 计数器电路如题图 7 2 所示 1 这是什么计数器 1 这是什么计数器 2 控制端C输人高电平 逻辑 时 电路进行何种计数 2 控制端C输人高电平 逻辑 时 电路进行何种计数 3 控制端C输人低电平 逻辑 时 电路进行何种计数 3 控制端C输人低电平 逻辑 时 电路进行何种计数 图题 7 2 图题 7 2 第 7 页 共 10 页 宁夏大学校址 宁夏银川西夏区贺兰山西路 489 号 联系电话 0951 2077800 邮政编码 750021 宁夏大学物理电气信息学院 宁夏大学物理电气信息学院 数字电路与逻辑设计 数字电路与逻辑设计 7 3 集成计数器74LS161芯片接成图题7 3 a b 所示电路 试分析2 电路的计数长度N 并画出相应的状态转换图 74LS161的功能表见表7 3 7 3 集成计数器74LS161芯片接成图题7 3 a b 所示电路 试分析2 电路的计数长度N 并画出相应的状态转换图 74LS161的功能表见表7 3 图题 7 3 图题 7 3 7 4 图题7 4所示为一可变进制计数器 其模数受控制 图中 74LS290为2 5 10进制异步计数器 已接成8421BCD码十进制计数器的形式 74LS85为四位数码比较器 功能表见表题7 4所示 7 4 图题7 4所示为一可变进制计数器 其模数受控制 图中 74LS290为2 5 10进制异步计数器 已接成8421BCD码十进制计数器的形式 74LS85为四位数码比较器 功能表见表题7 4所示 0123 XXXX 表7 4 74LS85功能表 表7 4 74LS85功能表 1 分析时 该计数电路是几进制 画出其状态转换图 1 分析时 该计数电路是几进制 画出其状态转换图 01110111 0123 XXXX 2 简述该可变进制计数器原理 2 简述该可变进制计数器原理 第 8 页 共 10 页 宁夏大学校址 宁夏银川西夏区贺兰山西路 489 号 联系电话 0951 2077800 邮政编码 750021 宁夏大学物理电气信息学院 宁夏大学物理电气信息学院 数字电路与逻辑设计 数字电路与逻辑设计 图题 7 4 图题 7 4 7 5 两片74LS160芯片接成图题7 5所示电路 试分析芯片 1 和 2 的 计数长度各为多少 采用的是哪种接法 并分别画出它们的状态转换图 若电路作为分频器使用 则芯片 2 RCO端输出的脉冲和时钟CP的分频比应 为多少 7 5 两片74LS160芯片接成图题7 5所示电路 试分析芯片 1 和 2 的 计数长度各为多少 采用的是哪种接法 并分别画出它们的状态转换图 若电路作为分频器使用 则芯片 2 RCO端输出的脉冲和时钟CP的分频比应 为多少 图题 7 5 图题 7 5 7 6 试利用两片74LS161 若干TTL与非门及异步清零法构成数字钟用 的二十四进制计数器 7 6 试利用两片74LS161 若干TTL与非门及异步清零法构成数字钟用 的二十四进制计数器 7 7 试用 74LS161 及与非门实现下列计数关系 7 7 试用 74LS161 及与非门实现下列计数关系 1 余 3BCD 码十进制计数器 1 余 3BCD 码十进制计数器 2 按图题 7 7 所示状态转换图转换的计数器 2 按图题 7 7 所示状态转换图转换的计数器 第 9 页 共 10 页 宁夏大学校址 宁夏银川西夏区贺兰山西路 489 号 联系电话 0951 2077800 邮政编码 750021 宁夏大学物理电气信息学院 宁夏大学物理电气信息学院 数字电路与逻辑设计 数字电路与逻辑设计 图题 7 7 图题 7 8 图题 7 7 图题 7 8 7 8 试用TTL主从JK触发器 设计一个能产生图题7 8所示波形的时序 逻辑电路 两相时钟发生器 7 8 试用TTL主从JK触发器 设计一个能产生图题7 8所示波形的时序 逻辑电路 两相时钟发生器 7 9 试用JK触发器设计一个同步时序逻辑电路 当输入信号X 0时 按 二进制规律递增计数 当X 1时 按循环码计数 其状态转换图如图题7 9 所示 7 9 试用JK触发器设计一个同步时序逻辑电路 当输入信号X 0时 按 二进制规律递增计数 当X 1时 按循环码计数 其状态转换图如图题7 9 所示 图题 7 9 图题 7 10 图题 7 9 图题 7 10 7 10 试用主从JK触发器及门电路设计一个同步时序逻辑电路 电路 的状态转换图如图题7 10所示 X表示输入 Z表示输出 要求电路最简 7 10 试用主从JK触发器及门电路设计一个同步时序逻辑电路 电路 的状态转换图如图题7 10所示 X表示输入 Z表示输出 要求电

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论