免费预览已结束,剩余1页可下载查看
下载本文档
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
集成电路CD4553引角功能看看引脚图补充回答: CD4553 引脚功能:CLOCK:计数脉冲输入端,下调沿有效。 CIA、CIB:内部振荡器的外界电容端子。 MR:计数器清零(只清计数器部分),高电平有效。 LE:锁定允许。当该端为低电平时,3组计数器的内容分别进入3组锁存器,当该端为高电平时,锁存器锁定,计数器的值不能进入。 DIS:该端接地时,计数脉冲才能进行计数。 DS1、DS2、DS3:位选通扫描信号的输出,这3端能循环地输出低电平,供显示器作为位通控制。 Q0、Q1、Q2、Q3:BCD码输出端,它能分时轮流输出3组锁存器的BCD码。 CD4553内部虽然有3组BCD码计数器(计数最大值为999),但BCD的输出端却只有一组Q0Q3通过内部的多路转换开关能分时输出个、十、百位的BCD码,相应地,也输出3位位选通信号。例如:当Q0Q3输出个位的BCD码时,DS1端输出低电平;当Q0Q3输出十位的BCD码时,DS2端输出低电平;当Q0Q3输出百位的BCD码时,DS3端输出低电平时,周而复始、循环不止。引脚功能: CLOCK:计数脉冲输入端,下调沿有效。 CIA、CIB:内部振荡器的外界电容端子。 MR:计数器清零(只清计数器部分),高电平有效。 LE:锁定允许。当该端为低电平时,3组计数器的内容分别进入3组锁存器,当该端为高电平时,锁存器锁定,计数器的值不能进入。 DIS:该端接地时,计数脉冲才能进行计数。 DS1、DS2、DS3:位选通扫描信号的输出,这3端能循环地输出低电平,供显示器作为位通控制。 Q0、Q1、Q2、Q3:BCD码输出端,它能分时轮流输出3组锁存器的BCD码。 CD4553内部虽然有3组BCD码计数器(计数最大值为999),但BCD的输出端却只有一组Q0Q3通过内部的多路转换开关能分时输出个、十、百位的BCD码,相应地,也输出3位位选通信号。例如:当Q0Q3输出个位的BCD码时,DS1端输出低电平;当Q0Q3输出十位的BCD码时,DS2端输出低电平;当Q0Q3输出百位的BCD码时,DS3端输出低电平时,周而复始、循环不止。真值表: Outputs 输出 Reset Clock Disable LE 0 0 0 No Change 没有变化 0 0 0 Advance 进行 0 x 1 x No Change 没有变化 0 1 0 Advance 进行 0 1 0 No Change 没有变化 0 0 x x No Change 没有变化 0 x x Latched 锁存 0 x x 1 Latched 锁存 1 x x 0 Q0=Q1=Q2=Q3=0 图1 CD4553引脚图最大额定值(电压参考的VSS ): Symbol 符号 Parameter 参数 Value 数值 Unit单位 VDD DC Supply Voltage 直流供电电压 Range -0.5 to +18.0 V Vin, Vout Input or Output Voltage Range(DC or Transient)输入或输出电压范围(直流或瞬态) -0.5 to VDD +0.5 V Iin Input Current (DC or Transient) per Pin 输入电流( 直流或瞬态)每个引脚 10 mA Iout Output Current (DC or Transient) per Pin 输出电流( 直流或瞬态)每个引脚 +20 mA PD Power Dissipation, per Package (Note 2.) 功耗 500 mW TA Ambient Temperature Range 环境温度范围 55 to +125 Tstg Storage Temperature Range储存温度范围 65 to +150 DC Electrical Characteristics 直流电气特性: Characteristic 参数 符号 VDD Vdc 55 25 125 Unit单位 最大 最小 最大 Output Voltage 输出电压 Vdc Vin = VDD or 0 “0” Level VOL 5.0 0.05 0 0.05 0.05 10 0.05 0 0.05 0.05 15 0.05 0 0.05 0.05 Vin = 0 or VDD “1” Level VOH 5.0 4.95 4.95 5.0 4.95 Vdc 10 9.95 9.95 10 9.95 15 14.95 14.95 15 14.95 Input Voltage 输入电压 Vdc (VO=4.5 or 0.5Vdc) “0” Level VIL 5.0 1.5 2.25 1.5 1.5 (VO=9.0 or 1.0Vdc) 10 3.0 4.50 3.0 3.0 (VO=13.5or1.5Vdc) 15 4.0 6.75 4.0 4.0 (VO=0.5 or 4.5Vdc) “1” Level VIH 5.0 3.5 3.5 2.75 3.5 Vdc (VO=1.0 or 9.0Vdc) 10 7.0 7.0 5.50 7.0 (VO=1.5 or13.5Vdc) 15 11 11 8.25 11 Output Drive Current 输出驱动电流 mAdc (VOH = 4.6 Vdc) Source Pin 3 IOH 5.0 0.25 0.2 0.36 0.14 (VOH = 9.5 Vdc) 10 0.62 0.5 0.9 0.35 (VOH =13.5 Vdc) 15 1.8 1.5 3.5 1.1 (VOH = 4.6 Vdc) (VOH = 9.5 Vdc) (VOH = 13.5Vdc) Source -Other Outputs 5.0 0.64 0.51 0.88 0.36 mAdc 10 1.6 1.3 2.25 0.9 15 4.2 3.4 8.8 2.4 (VOL = 0.4 Vdc) (VOL = 0.5 Vdc)(VOL = 1.5 Vdc) Sink - Pin 3 IOL 5.0 0.5 0.4 0.88 0.28 mAdc 10 1.1 0.9 2.25 0.65 15 1.8 1.5 8.8 1.20 (VOL = 0.4 Vdc) (VOL = 0.5 Vdc) (VOL = 1.5 Vdc) Sink Other Outputs 5.0 3.0 2.5 4.0 1.6 mAdc 10 6.0 5.0 8.0 3.5 15 18 15 20 10 Input Current 输入电流 Iin 15 0.1 0.00001 0.1 1.0 Adc Input Capacitance(Vin=0) 输入电容(输入电压= 0 ) Cin 5.0 7.5 pF Quiescent Current (Per Package) MR = VDD 静态电流 IDD 5.0 5.0 0.010 5.0 150 Adc 10 10 0.020 10 300 15 20 0.030 20 600 Total Supply Current (Note 4., 5.) (Dynamic plus Quiescent, Per Package) (CL = 50 pF on all outputs, all buffers switching) IT 5.0 IT = (0.35 mA/kHz) f + IDD Adc 10 IT = (0.85 mA/kHz) f + IDD 15 IT = (1.50 mA/kHz) f + IDD 交流开关特性: Characteristic 参数 Figure Symbol 符号 VDD 最小 最大 Unit单位 tTLH, tTHL = (1.5 ns/pF) CL + 25 nstTLH, tTHL = (0.75 ns/pF) CL + 12.5 ns tTLH, tTHL = (0.55 ns/pF) CL + 9.5 ns 2a tTLH, tTHL 5.0 100 200 ns 10 50 100 15 40 80 Clock to BCD Out 时钟的BCD输出 2a tPLH, tPHL 5.0 900 1800 ns 10 500 1000 15 200 400 Clock to Overflow 时钟溢出 2a tPHL 5.0 600 1200 ns 10 400 800 15 200 400 Reset to BCD Out 重的BCD输出 2b tPHL 5.0 900 1800 ns 10 500 1000 15 300 600 Clock to Latch Enable Setup Time Master Reset to Latch Enable Setup Time 2b tsu 5.0 600 300 ns 10 400 200 15 200 100 Removal Time Latch Enable to Clock 2b trem 5.0 80 200 ns 10 10 70 15 0 50 Clock Pulse Width 时钟脉冲宽度 2a tWH(cl) 5.0 550 275 ns 10 200 100 15 150 75 Reset Pulse Width 复位脉冲宽度 2b tWH(R) 5.0 1200 600 ns 10 600 300 15 450 225 Reset Removal Time 重置移走时间 trem 5.0 80 180 ns 10 0 50 15 20 30 Input Clock Frequency 输入时钟频率 2a fcl 5.0 1.5 0.9 MHz 10 5.0 2.5 15 7.0 3.5 Input Clock Rise
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 农村拆迁还房合同范本
- 厂房电力改造合同范本
- 关于家暴的法律协议书
- 可转债委托协议书模板
- 农村机井使用合同协议
- 厨师入股酒店合同范本
- 合同权利义务承继协议
- 2026年一级注册建筑师之建筑结构考试题库300道(考点精练)
- 劳务合同与劳动协议书
- 代理协议合同书如何写
- 全国职业院校技能大赛高职组(商务数据分析赛项)备赛试题库(含答案)
- 2024年全国统考“营养师或营养指导员”相关知识考前试题库与参考答案
- 晚期非小细胞肺癌抗血管生成药物治疗中国专家共识
- 自拌混凝土施工方案
- 输液泵操作评分表
- 西吡氯铵含片的生物药剂学研究
- 口腔科治疗台水路消毒
- 《过期妊娠》课件
- 电子元器件的选型与电路设计
- 2024年江苏省成考(专升本)大学政治考试真题含解析
- 重大火灾隐患判定标准课件
评论
0/150
提交评论