实验九.触发器.doc_第1页
实验九.触发器.doc_第2页
实验九.触发器.doc_第3页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验九 触发器逻辑功能测试及应用一、实验目的:1、掌握基本RS、JK、D、T和T触发器的逻辑功能;2、学会验证集成触发器的逻辑功能及使用方法;3、熟悉触发器之间相互转换的方法。二、实验原理:触发器是数字系统中广泛应用的能够记忆一位二进制信号的基本逻辑单元电路。触发器具有两个能自行保持的稳定状态,用来表示逻辑“1”和“0”。在不同的输入信号作用下其输出可以置成1态和0态,且当输入信号消失后,触发器获得的新状态能保持下来。根据触发器的逻辑功能的不同,又可分为RS触发器、JK触发器、D触发器、T触发器、T触发器等。1、基本RS触发器:图71是由两个与非门交叉耦合构成的基本RS触发器,它是无时钟控制低电平直接触发的触发器。具有置0、置1和保持的功能。基本RS触发器也可以用两个或非门组成,此时为高电平触发有效。图71 基本RS触发器:2、JK触发器:本实验采用74LS112双下降沿触发的JK触发器,具有各自独立的直接清零、置1、计数、保持的功能。引脚功能如图72所示。JK触发器广泛用于计数、分频、时钟脉冲发生等电路中,它的特征方程是: 图72为74LS112引脚排列图 图73为74LS74引脚排列图3、D触发器:在输入信号为单端的情况下,D触发器用起来最为方便,广泛应用于数据锁存,移位寄存,分频和波形发生等。本实验使用的74LS74(见图73)为双上升沿触发的边沿触发器,触发器的状态只取决于时钟到来前输入端的状态。它的状态方程为:4、不同类型时钟触发器间的转换:在实验过程中,大多使用的为JK触发器和D触发器,往往各种的触发器都会有需求,可以利用转换的方法获得具有其他功能的触发器。图74为JK触发器转换为D、T、T触发器的转换电路。图55为D触发器转换为JK、T、T触发器的转换电路。 图74为JK触发器分别转换为D、T、T触发器的转换电路 图75为D触发器分别转换为JK、T、T触发器的转换电路三、实验仪器与器件:实验仪器设备:数电实验装置 数电实验单元模块集成块:74LS112 74LS74 74LS04 74LS08 74LS02 74LS86 四、实验内容与步骤: 1、基本RS触发器逻辑功能的测试:按图71用两个与非门组成基本RS触发器,异步输入端接逻辑电平开关,输出端接逻辑电平显示,改变输入端的状态组合,观察输出端记录实验结果。2、JK触发器逻辑功能测试:(1)异步输入端功能测试:将端接逻辑电平开关,CP端接单次脉冲源,端接逻辑电平显示。按表71的要求改变(J K CP 处于任意状态)的状态组合,观察输出端并记录实验结果。表71(2)JK触发器逻辑功能测试:按表72的要求改变J、K、CP端状态,并用端对触发器进行异步置位或复位,观察端状态变化,将实验结果记录表中。表723、D触发器逻辑功能测试:(1)异步输入端功能测试:测试方法同上,将实验结果记入表73中。表73 (2)D触发器逻辑功能测试:按表74的要求改变D、CP端状态,并用端对触发器进行异步置位或复位,观察端状态变化,将实验结果记入表中表744、不同类型时钟触发器间的转换:按“实验原理”提供的电路图,正确连接电路图并进行验证,观察实验结果。

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论