



全文预览已结束
下载本文档
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
去藕电容 称为decoupling cap国内最顶级的P4qi旁路电容 bypass cap ,eq U+2ORBdecoupling cap 主要用来filter power pin 上的noise 以及ripple currentyHF.ihE!X7K%m.N国内最顶级的开发者论坛-IC/FPGA | 电子电路 | 嵌入式 | 开发设计旁路电容 bypass cap是用来filter high frequency noise 以及提供最短的 current return path 一般用在高频 高频下电容的使用经验和原则(转贴)LBSALE50LBSALE1.14.1、退藕电容的一般配置原则asic;ic;fpga;cpld;嵌入式;单片机;mpu;mcu;asi;dsp;arm;mips$q o*.TK(n1. 电源输入端跨接10 100uf的电解电容器。如有可能,接100uf以上的更好。!z3e8L6e3V$J/F2. 原则上每个集成电路芯片都应布置一个0.01pf的瓷片电容,如遇印制板空隙不够,可每48个芯片布置一个1 10pf的但电容。8UZ;e2fto+a v中国电子顶级开发网3. 对于抗噪能力弱、关断时电源变化大的器件,如 ram、rom存储器件,应在芯片的 电源线和地线之间直接入退藕电容。 V+v1p1d:IO2?)#Sk中国电子顶级开发网4、电容引线不能太长,尤其是高频旁路电容不能有引线。此外,还应注意以下两点:tad!P?R k中国电子顶级开发网a、 在印制板中有接触器、继电器、按钮等元件时操作它们时均会产生较大火花放电 ,必须采用附图所示的 rc 电路来吸收放电电流。一般 r 取 1 2k,c取2.2 47uf。 %C%JEh t(aasic;ic;fpga;cpld;嵌入式;单片机;mpu;mcu;asi;dsp;arm;mipsb、 cmos的输入阻抗很高,且易受感应,因此在使用时对不用端要接地或接正电源。gVM:c!AN4m由于大部分能量的交换也是主要集中于器件的电源和地引脚,而这些引脚又是独立的直接和地电平面相连接的。这样,电压的波动实际上主要是由于电流的不合理分布引起。但电流的分布不合理主要是由于大量的过孔和隔离带造成的。这种情况下的电压波动将主要传输和影响到器件的电源和地线引脚上。:ZvT&x/BnIE国内最顶级的开发者论坛-IC/FPGA | 电子电路 | 嵌入式 | 开发设计 为减小集成电路芯片电源上的电压瞬时过冲,应该为集成电路芯片添加去耦电容。这可以有效去除电源上的毛刺的影响并减少在印制板上的电源环路的辐射。asic;ic;fpga;cpld;嵌入式;单片机;mpu;mcu;asi;dsp;arm;mips5v2WR;Td%6bD3g当去耦电容直接连接在集成电路的电源管腿上而不是连接在电源层上时,其平滑毛刺的效果最好。这就是为什么有一些器件插座上带有去耦电容,而有的器件要求去耦电容距器件的距离要足够的小。7NH6PL&CVqcVd,?去耦电容配置的一般原则如下: Hw3QS%nK&U 电源输入端跨接一个10100uF的电解电容器,如果印制电路板的位置允许,采用100uF以上的电解电容器的抗干扰效果会更好。i/R&jH M.Aasic;ic;fpga;cpld;嵌入式;单片机;mpu;mcu;asi;dsp;arm;mips 为每个集成电路芯片配置一个0.01uF的陶瓷电容器。如遇到印制电路板空间小而装不下时,可每410个芯片配置一个110uF钽电解电容器,这种器件的高频阻抗特别小,在500kHz20MHz范围内阻抗小于1,而且漏电流很小(0.5uA以下)。x% 0vr#K 对于噪声能力弱、关断时电流变化大的器件和ROM、RAM等存储型器件,应在芯片的电源线(Vcc)和地线(GND)间直接接入去耦电容。d%y)dZ:W)X国内最顶级的开发者论坛-IC/FPGA | 电子电路 | 嵌入式 | 开发设计 去耦电容的引线不能过长,特别是高频旁路电容不能带引线。C)NWXOO .CR中国电子顶级开发网 在印制板中有接触器、继电器、按钮等元件时操作它们时均会产生较大火花放电,必须RC 电路来吸收放电电流。一般 R 取 1 2K,C取2.2 47UF。9kq,t/Xv4B0 CMOS的输入阻抗很高,且易受感应,因此在使用时对不用端要接地或接正电源。xn9masic;ic;fpga;cpld;嵌入式;单片机;mpu;mcu;asi;dsp;arm;mips 设计时应确定使用高频低频中频三种去耦电容,中频与低频去耦电容可根据器件与PCB功耗决定,可分别选47-1000uF和470-3300uF;高频电容计算为: C=P/V*V*F。国内最顶级的开发者论坛-IC/FPGA | 电子电路 | 嵌入式 | 开发设计(n%W1k&?d o 每个集成电路一个去耦电容。每个电解电容边上都要加一个小的高频旁路电容。国内最顶级的开发者论坛-IC/FPGA | 电子电路 | 嵌入式 | 开发设计s%Q7|:UJZ#p 用大容量的钽电容或聚酷电容而不用电解电容作电路充放电储能电容。使用管状电时,外壳要接地。 rR3U3S中国电子顶级开发网1.14.2、配置电容的经验值R$eZ%OV;Q1V?O国内最顶级的开发者论坛-IC/FPGA | 电子电路 | 嵌入式 | 开发设计好的高频去耦电容可以去除高到1GHZ的高频成份。陶瓷片电容或多层陶瓷电容的高频特性较好。设计印刷线路板时,每个集成电路的电源,地之间都要加一个去耦电容。去耦电容有两个作用:一方面是本集成电路的蓄能电容,提供和吸收该集成电路开门关门瞬间的充放电能;另一方面旁路掉该器件的高频噪声。数字电路中典型的去耦电容为0.1uf的去耦电容有5nH分布电感,它的并行共振频率大约在7MHz左右,也就是说对于10MHz以下的噪声有较好的去耦作用,对40MHz以上的噪声几乎不起作用。#vQ2.#;L6中国电子顶级开发网1uf,10uf电容,并行共振频率在20MHz以上,去除高频率噪声的效果要好一些。在电源进入印刷板的地方和一个1uf或10uf的去高频电容往往是有利的,即使是用电池供电的系统也需要这种电容。+n%n,baB每10片左右的集成电路要加一片充放电电容,或称为蓄放电容,电容大小可选10uf。最好不用电解电容,电解电容是两层溥膜卷起来的,这种卷起来的结构在高频时表现为电感,最好使用胆电容或聚碳酸酝电容。 去耦电容值的选取并不严格,可按C=1/f计算;即10MHz取0.1uf。i) e7acp.a由于不论使用怎样的电源分配方案,整个系统会产生足够导致问题发生的噪声,额外的过滤措施是必需的。这一任务由旁路电容完成。一般来说,一个1uf-10uf 的电容将被放在系统的电源接入端,板上每个设备的电源脚与地线脚之间应放置一个0.01uf-0.1uf 的电容。旁路电容就是过滤器。放在电源接入端的
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 输液反应处理课件
- 移动借贷平台创新创业项目商业计划书
- 2025年广东江门台山大湾控股发展集团有限公司招聘考试笔试试题(含答案)
- 2025年福鼎市消防员考试笔试试题(含答案)
- 水产废弃物环保处理创新创业项目商业计划书
- 电影票在线选座创新创业项目商业计划书
- 输卵管造影科普课件
- 2025年工业互联网平台5G通信模组在智能物流行业的适配性分析报告
- 2025年文化创意产业园区建筑室内外绿化设计评估报告
- 2025年土壤污染修复技术设备投资成本与效益分析报告
- 网约车司机礼仪培训
- 山东省二年级下册数学期末考试试卷
- 交通事故现场勘查课件
- GB/T 44621-2024粮油检验GC/MS法测定3-氯丙醇脂肪酸酯和缩水甘油脂肪酸酯
- 餐饮加盟协议合同书
- 知道网课智慧《睡眠医学(广州医科大学)》测试答案
- 糖尿病医疗广告宣传指南
- T CEC站用低压交流电源系统剩余电流监测装置技术规范
- python程序设计-说课
- ISO15614-1 2017 金属材料焊接工艺规程及评定(中文版)
- 国际金融(第七版)全套教学课件
评论
0/150
提交评论