可编程实验二.doc_第1页
可编程实验二.doc_第2页
可编程实验二.doc_第3页
可编程实验二.doc_第4页
可编程实验二.doc_第5页
已阅读5页,还剩2页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

物理与信息工程学院可编程逻辑器件实验报告实验名称:IP Core的使用 一, 实验目的1,熟悉Xilinx ISE软件的使用;2,悉IP Core的使用;3,约束文件(UCF),引脚配置等二, 实验内容1, Core的使用2,P Core的生成3,约束文件(UCF)引脚配置时序约束面积约束4,ISE implement design配置5,静态时序分析与布局布线后仿真6,功耗分析7,FPGA的配置8,ChipScope的使用三, 实验步骤1, 新建工程,导入所需文件;2, 新建IP文件; 3, 设计FIFO,设置参数,进行相应配置,最后生成IP核; 4, 生成:点击Generate,在ISE 的Module View窗口中出现所生成的IP Core生成IP Core后,工程所在文件夹下产生下列文件*.xco是IP Core配置文件例化的时候识别*.xco,*.edn是网表文件,*.v和.vhd是模块的封装源代码。见下一页图示文件列表。5, 例化: 生成IP Core后,工程所在文件夹下产生下列文件 .xco是IP Core配置文件 .edn是网表文件 .v和.vhd是模块的封装源代码6, 管脚配置再进行参数的进一步配置:四, 下载配置1, 右键Program,选中生

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论