第六章 MOS电路版图设计.ppt_第1页
第六章 MOS电路版图设计.ppt_第2页
第六章 MOS电路版图设计.ppt_第3页
第六章 MOS电路版图设计.ppt_第4页
第六章 MOS电路版图设计.ppt_第5页
已阅读5页,还剩72页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

第六章MOS电路版图设计 6 1MOS管图形尺寸的设计 思考题 MOS管沟道的宽长比 W L 如何确定 MOS管沟道的宽度 W 和长度 L 如何确定 MOS管源漏区尺寸如何确定 6 1 1MOS管宽长比 W L 的确定1 NMOS逻辑门电路 1 NMOS逻辑门电路是有比电路 根据VOL的要求 确定最小 R 2 根据负载CL情况和速度要求 tr和tf 确定负载管和等效输入管的最小W L 6 1 1MOS管宽长比 W L 的确定1 NMOS逻辑门电路 续 3 根据静态功耗的要求来确定负载管最大的W L 4 根据上述结果最终确定负载管和等效输入管的W L 5 根据输入结构和等效输入管的W L确定每个输入管的W L 6 1 1MOS管宽长比 W L 的确定2 CMOS逻辑门电路 2 根据负载CL情况和速度要求 tr和tf 确定等效的PMOS管和NMOS管的最小W L 6 1 1MOS管宽长比 W L 的确定2 CMOS逻辑门电路 续 4 根据电路结构和等效的W L确定每个管的W L 3 根据上述结果最终确定等效的PMOS管和NMOS管的最小W L 无比电路VOL与 o无关 6 1 1MOS管宽长比 W L 的确定3 传输门电路 2 对于CMOS传输门 一般应当考虑NMOS管和PMOS管特性的对称性 MOS的W L直接影响传输门的导通电阻 因而影响传输速度 因此 根据传输速度的要求 考虑负载情况和前级驱动情况 来确定MOS管的W L 6 1 2MOS管沟道长度 L 的确定 2 要考虑工艺水平 1 要考虑MOS管的耐压能力 一般MOS管的击穿电压由源漏穿通电压决定 BVDSP qNBL2 2 o si 3 要考虑沟道长度调制效应对特性的影响 6 1 3MOS管沟道宽度 W 的确定 2 对于窄沟 长沟 器件 应根据工艺水平先考虑确定沟道宽度W 然后再根据已确定W L的值来确定L的值 1 根据已确定的W L和L的值来确定W的值 6 1 4MOS管源漏区尺寸的确定 一般是根据MOS管的沟道宽度W和相关的设计规则来确定源漏区最小尺寸 源漏区尺寸越小 寄生电容以及漏电就越小 MOS管的源漏区具有可互换性 对于W L较大的器件一般采用叉指状图形 CMOS门电路设计举例 设计一个双输入端与非门设计考虑四个方面 1 高低电平不用考虑 2 以工作频率为依据 根据速度和工艺水平选W L 3 根据W L校验VNL和VNH 4 整个设计均从最坏情况入手 设计过程是 设计指标 选上升和下降时间都是300ns 6 2版图的布局布线 思考题 布局布线的策略是什么 复用单元设计有什么好处 6 2 1布局1 布局的基本原则 芯片的布局设计是要解决电路图或逻辑图中的每个元件 功能单元在版图中的位置摆布 压焊点分布 电源线和地线以及主要信号线的走向等 首先确定电路中主要单元 元件 的位置 再以主要单元为中心安置次主要单元和次要单元 相关单元 包括压点 要尽量靠近 以主要单元为主调整单元 器件 的形状和位置 方便布线 缩短布线 6 2 1布局2 布局示例1电子表芯片 6 2 1布局2 布局示例2存储器模块 6 2 2布线1 布线基本原则 最常用的布线层有金属 多晶硅和扩散区 其寄生电阻和寄生电容有所不同 电源线 地线选择金属层布线 线宽要考虑电流容量 一般1mA m 长信号线一般选择金属层布线 应尽量避免长距离平行走线 多晶硅布线和扩散区布线不能交叉而且要短 必须用多晶硅走长线时 应同时用金属线在一定长度内进行短接 6 2 2布线2 布线示例 6 2 3优化设计1 源漏区面积优化 相邻同型MOS管源漏区相连接时采用有源区直接连接可以减小源漏区面积 减小寄生电容和漏电 也减小了芯片面积 6 2 3优化设计2 器件排序优化 通过排序优化可以提高速度 减小漏电 6 2 3优化设计3 宽沟器件的优化设计 1 宽沟器件可以由多个器件合成 方便布局布线 减小栅极电阻 2 宽沟器件源漏区开孔要充分 提高沟道特性的一致性 尤其是模拟电路 6 2 3优化设计4 复用单元的设计 6 3CMOS电路的抗闩锁设计 思考题 什么是闩锁效应 它有什么危害 如何消除闩锁效应 6 3 1CMOS电路中的闩锁效应 触发的必要条件 1 两个发射结均正偏2 npn pnp 13 IPower IH 寄生可控硅一旦被触发 电流巨增 将烧毁芯片 6 3 2抗闩锁设计的基本原则 1 减小RS和RW 均匀且充分设计阱和衬底的电源和地的欧姆接触 并用金属线连接 必要时采用环结构 2 减小 npn和 pnp 加大MOS管源漏区距阱边界的距离 必要时采用伪收集极结构 6 3 3内部电路的抗闩锁设计 1 内部一般电路工作电压低 工作电流小 一般采用的方法是 充分且均匀地布置P型衬底电源的欧姆接触孔和N型衬底地的欧姆接触孔 用金属线直接连接到电源或地 2 工作电流较大的器件 单元 或状态同步转换集中的模块 一般采用保护环 N 环或P 环 的结构 dffpr 6 3 3内部电路的抗闩锁设计版图示例1 6 3 3内部电路的抗闩锁设计版图示例2 6 3 3内部电路的抗闩锁设计版图示例3 6 3 4芯片外围电路的抗闩锁设计 外围电路主要是指输入 输出单元电路 一方面易受高压影响 另一方面工作电流很大 因此 极易发生闩锁效应 通常都采用双环保护结构 而且保护环上要充分开孔 用金属线直接连到电源或地上 6 3 4芯片外围电路的抗闩锁设计双环结构示意图 6 3 4芯片外围电路的抗闩锁设计输出驱动单元局部版图示例 6 4MOS电路的抗静电设计 思考题 MOS电路为什么要有抗静电设计 对静电保护电路有何要求 静电保护电路由那些形式 保护原理是什么 6 4 1MOS电路抗静电设计的必要性 在测试 封装和使用过程中来自人体或设备的静电可达几千伏以上 而MOS器件的栅氧化层很薄 面积很小 绝缘性能又很好 因此静电电荷形成很高的电压足以使栅氧化层击穿 使器件失效 因此 采用抗静电保护设计措施是MOS电路得以应用发展的必要前提 6 4 2MOS电路抗静电设计思想 1 保护电路不能影响正常电路的功能 2 保护电路放电电阻尽可能小 3 放电回路能承受高的瞬态功耗 4 保护电路应有抗闩锁能力 5 保护电路占用尽可能小的芯片面积 抗静电设计就是在电路的端口增设保护电路 使得静电电荷形成的高压在到达正常电路之前 通过保护电路将静电电荷泄放掉 而保护电路自身也不被损坏 6 4 3电阻 二极管保护电路1 基本原理 R1为多晶电阻 起限流作用 防止放电电流过大 一般在1K 左右 Dp1 Dn1是用N P 扩散区分别与阱和衬底形成的二极管 起电压箝位和电荷泄放作用 面积一般设计为1000 m2左右 并采用抗闩锁的保护环结构 6 4 3电阻 二极管保护电路1 基本原理 续 R2为N 电阻 起延迟 缓冲作用 防止外来高电压直接作用于MOS管的栅极 阻值一般在几十 左右 Dn2是R2形成的寄生二极管 起到进一步的保护作用 6 4 3电阻 二极管保护电路2 版图示例 6 4 4MOS晶体管保护电路1 基本原理 利用保护管NMOS和PMOS的饱和导通或沟道穿通效应以及漏极寄生二极管完成静电泄放 保护管W L要足够大以便获得小的导通电阻 并采用抗闩锁的保护环结构 R为N 电阻 起延迟 缓冲作用 6 4 4MOS晶体管保护电路2 版图示例 6 4 5双极晶体管保护电路1 基本原理 利用横向NPN和PNP的正向导通或CE穿通来完成静电泄放 横向NPN和PNP应能承受足够大的电流 采用抗闩锁的保护环结构 R为N 电阻 起延迟 缓冲作用 R1 R2为衬底寄生电阻 6 4 5双极晶体管保护电路2 版图示例 6 5版图设计方法 思考题 1 集成电路芯片设计有那些方法 各种方法的优缺点时什么 6 5 1全定制 full custom 设计方法1 概念及特点 利用人机交互图形系统 由版图设计者针对具体电路和具体要求 从每个器件的图形 尺寸开始设计 直至整个版图的布局布线 可获得最佳的电路性能和最小的芯片尺寸 有利于提高集成度和降低生产成本 适用于通用芯片和高性能芯片的设计以及库单元的设计 缺点是设计周期长 设计费用高 同时要求设计者具有相当深入的微电子专业知识和丰富的设计经验 6 5 1全定制 full custom 设计方法2 常用的CAD工具 人机交互图形编辑设计规则检查 DRC 电学规则检查 ERC 版图参数提取 LPE 版图与电路图一致性检查 LVS 电路仿真 spice等 6 5 1全定制 full custom 设计方法3 版图举例 手表芯片 高性能16位CPU 标准单元dffps 全定制芯片的局部版图 6 5 2标准单元 StandardCell 设计方法1 概念 电路基本单元及各种I O单元都按一定的标准 依据特定工艺 由专门人员预先设计好存放于一个统一的库中 称为标准单元库 芯片设计者只要根据电路的逻辑网表及设计约束条件 用相关软件调用标准库中的单元进行布局布线 即可快速形成最终的芯片版图 由于标准单元库是预先设计好的 不是为某个芯片专门设计的 因此称为半定制设计方法 semi customdesignapproach 6 5 2标准单元 StandardCell 设计方法2 特点 可获得较佳的电路性能和较小的芯片尺寸 与库单元种类的丰富程度和库单元性能有关 有利于缩短芯片设计周期 降低设计成本 适用于专用电路 ASIC 和较高性能的芯片设计 对芯片设计者的微电子专业知识和设计经验要求不是很高 而对单元库和设计工具有较强的依赖性 6 5 2标准单元 StandardCell 设计方法3 芯片结构 6 5 2标准单元 StandardCell 设计方法4 标准单元库的组成 符号库 单元特定符号 供逻辑图设计用 拓扑库 单元高度 宽度 引出端坐标及方向 供布局布线使用 时序库 输入与输出间的时间关系及负载特性 供时序验证用 功能描述库 单元功能的描述 供功能仿真用 版图库 单元各层掩膜图形 供制掩膜版用 综合库 供逻辑综合用 电路图库 单元电路图 6 5 2标准单元 StandardCell 设计方法5 标准单元电路设计考虑 尽可能地减少单元的引出端点 尽量内部产生 要获得较好的抗噪声性能 N管和P管的比例 要规定一定的驱动能力 N管和P管的尺寸 尽可能获得最佳的延迟时间 级间的驱动 6 5 2标准单元 StandardCell 设计方法6 标准单元版图设计考虑 单元要符合等高原则 特别是电源和地线应有相同高度 与单元库中的任何单元 包括自身 的任意组合都应满足设计规则的要求 每个单元都要考虑抗闩锁 每个I O单元都要考虑抗静电 尽可能小的寄生电容 单层金属工艺尤其要考虑端口引出 6 5 2标准单元 StandardCell 设计方法7 标准单元版图举例 6 5 2标准单元 StandardCell 设计方法8 标准单元法芯片版图设计一般过程 根据逻辑图 或逻辑网表 确定使用单元的种类和数量 估算面积 确定芯片几何形状 长度与宽度的比值或单元行数 根据封装要求排布I O单元 布电源和地的干线网 排布内部单元 布局 布线 电源和地的支线 主要信号线 其它线 6 5 2标准单元 StandardCell 设计方法9 标准单元法设计阶段性局部版图 6 5 3门阵列 GateArray 设计方法1 门阵列母片 将含有固定器件数不含连线的内部相同单元排成一定规模的阵列 将含有固定器件数不含连线的I O相同单元排在四周 并留有固定的布线通道 形成一定规模 一定I O端口数 没有连线 没有功能 的芯片版图 按此版图进行掩膜版制作和流片 完成反刻金属之前的所有加工工序 生产出半成品芯片 没有功能 称为 门阵列母片 供芯片设计者进一步设计使用 6 5 3门阵列 GateArray 设计方法2 门阵列法芯片设计 在固定规模 器件数 固定端口数的门阵列母片的基础上 芯片设计者根据需要将内部单元和I O单元分别进行内部连线构成所需功能的各种单元 也可以调用针对具体母片事先设计好的的各种功能单元连线的单元库 再进行总体布局布线 构成一定功能的芯片连线版图 按此连线版图进行制版 再在预先生产出的母片上继续完成后续工序 制出最终芯片 6 5 3门阵列 GateArray 设计方法3 门阵列法的特点 芯片的面积 最大规模 最多引脚数 布线通道以及单元中的器件数和部分连接是固定的 利用率不能达到100 性能不能达到最佳 可以快速完成芯片的设计和生产 降低芯片设计成本和生产成本 一般制成不同规模 不同引脚数的系列门阵列母片 以便适合不同规模电路的设计 6 5 3门阵列 GateArray 设计方法3 门阵列法芯片结构 外观与标准单元法相似 只是基本单元及规模是固定的 6 5 3门阵列 GateArray 设计方法4 内部单元阵列举例 6 5 3门阵列 GateArray 设计方法5 内部单元电路连线库举例 6 5 3门阵列 GateArray 设计方法6 I O单元结构 通过不同的连接可实现不同功能的I O单元 如 输入端口输出端口三态输出端口输入 输出双向端口 6 5 4积木块 BBL 设计方法1 概念及特点 将固定的全定制设计模块 编译模块 一般为存储器 和标准单元设计方法结合在一起 就像堆积木一样进行布局布线 形成芯片版图 芯片面积

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论