微型计算机原理与接口技术试题.doc_第1页
微型计算机原理与接口技术试题.doc_第2页
微型计算机原理与接口技术试题.doc_第3页
微型计算机原理与接口技术试题.doc_第4页
微型计算机原理与接口技术试题.doc_第5页
已阅读5页,还剩16页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

1.6 微处理器由_运算器_、_控制器_和少量寄存器组成。2.1 采用8位二进制数,整数补码所能表示的范围为-128-127,-1的补码是 0FFH2.2 一有符号数的补码为11110111B,它所表示的真值为 -9 D。2.3 将二进制数1011011.1转换为十六进制数为 5B.8H 。2.4 将二进制数101101.101转换为十进制数为 45.625D。2.5 将十进制数199转换为二进制数为11000111B。2.6 BCD码表示的数逢 十 进一,ASCII码用来表示数时,是一种 非压缩的 BCD 码 (压缩或非压缩)的BCD码。2.7 十进制数36.875转换成二进制是100100.111B 。2.8 补码10110110代表的十进制负数是-74D2.9 已知X的补码是11101011,Y的补码是01001010,则X-Y的补码是10100001B2.10、Y的字长均为12位,已知X反A3CH,原码为 0DC3 H,Y反03CH, 则X-Y的补码为 0A01 H。2.11带符号数在机器中以 补 码表示,-78表示为 FFB2H 。2.12作业 设X=+100101,Y=-0110110 求X+2Y=?3.8 8086CPU的四个段寄存器分别是 CS 、 DS 、 ES 、 SS 。3.9 在8088系统中,从偶地址读写两个字时,需要 4 个总线周期。3.10 8086CPU内部设置有一个 6 字节的指令队列寄存器。3.11 8086的一个基本总线周期通常是由 4 个时钟周期构成的。3.12 8086 CPU的外部数据总线有 16 条, 8088 CPU的外部数据线有 8 条。3.13 8086CPU中的SS称为 堆栈段 寄存器,DS称为 数据段 寄存器。 在8086CPU中,SP指明 当前堆栈的栈顶位置 ;IP指明下一条要执行的指令的位置。3.14 8086状态标志寄存器中,作为控制用的标志位有 3 个,其中,不可用指令操作的是 TF 。3.15 8086CPU的PF=1时,说明 运算结果的低8位中1的个数为偶数 。3.16 8086CPU在内部结构上由 执行部件EU和 总线接口部件BIU 组成。3.17 8086/8088的基本总线周期由 4 个时钟周期组成,若CPU主频为10MHz,则一个时钟周期的时间为 100ns 。3.18系统总线由 地址总线,数据总线,控制总线 三类传输线组成。3.19堆栈是按 先进后出方式工作的存储区域,操作地址由 SS 和 SP 提供。3.20 8088CPU的标志位ZF=1表示运算结果为0;标志位IF=1表示 CPU允许可屏蔽中断。3.21 8088 CPU内部设置有一个 4 字节的指令队列寄存器。3.22在8086CPU中,对时钟周期、指令周期和总线周期的长短排序( 指令周期总线周期时钟周期 )3.238086的存储器空间最大为 1MB ,利用存储器分段的方法可以实现16位寄存器对20位地址的寻址,写出用16位寄存器数据值形成20位物理地址的计算方法 段地址*16+偏移地址 。3.24用8086CPU组成的计算机系统中,在最小工作方式时总线控制信号由 CPU 产生,最大工作方式时总线控制信号由 总线控制器 产生。3.25 8086上电复位后,其内部(CS)= 0FFFFH ,(IP)= 0000H 。CPU执行的第一条指令的地址是 0FFFF0H 。3.26 8088的内存单元3017H:010BH的物理地址为 30180H 。3.27 8086微处理器有20条地址线,实模式下内存空间为 1MB ,地址的编码区间是00000H-0FFFFFH 。3.28 8086系统总线形成时,须要用 ALE 信号锁定地址信号。3.29对于8086微处理器,可屏蔽中断请求输入信号加在 INTR 引脚。3.30 IBM PC机I/O 地址空间范围是 0000H-0FFFFH ,存贮地址范围是 00000-0FFFFF H 。3.31 8088 CPU的RESET输入为 高电平 电平有效。3.32在8086系统中,若某一存贮单元的逻辑地址为7FFF:5020H,则其物理地址为85010H。 已知当前CS=2020H,那么该代码段的首地址为 20200H 。3.33在用8086CPU组成的计算机系统中,当访问偶地址字节时,CPU和存储器通过 CPU的低8位数据线 数据线交换信息;访问奇地址字节时通过 CPU的高8位数据线 数据线交换信息。3.34 8088的ALE引脚的作用是 锁存总线上出现的地址信息 .3.35在8086系统中,从奇地址读写两个字时,需要 4 个总线周期。3.36 8086(8088) CPU只在 访问CPU外部的存储器或I/O接口 时,才执行总线周期。3.37从8086(8088)CPU的NMI引脚产生的中断叫做 非屏蔽 中断,它的响应不受 标志寄存器中IF 的影响。3.38在8086系统中,最小模式下CPU通过 HOLD 引脚接收DMA控制器的总线请求,而从HLDA 引脚上向DMA控制器发总线请求允许。4.1已知(BX)=2000H,(DI)=3000H,(SS)=4000H,(DS)=6000H,(SS)=5000H,66000H单元的内容为28H, 66001H单元的内容为29H,则指令MOV AL,BX+DI+1000H的执行结果是(AL)=28H 。4.2指令“MOV AX,BX”源操作数的寻址方式为寄存器寻址。4.3程序控制类指令功能是改变程序执行的顺序4.4 8086的I/O指令有直接寻址和寄存器间接寻址两种寻址方式。4.5执行指令段:AGAIN: MOV ES:(DI), AL INCDI LOOP AGAIN 完成的操作,与其等效的指令组: CLD 、REP STOSB 。4.6设当前的(SP)=0100H,执行PUSH AX指令后,(SP)= 00FE H,若改为执行INT 21H指令后,则(SP)= 00FA H。4.7执行PUSHAX指令后,SP自动 减2 。4.8伪指令VR1 DB 2 DUP(?,3 DUP(1,2),5)在存贮器中被分配了 16个 字节。4.9条件转移指令转移的范围是-128127字节4.10若当前(SP)=6000H,CPU执行一条IRET指令后,(SP)= 6006H;而当CPU执行一条段内返回指令RET 6后,(SP)= 6008H。4.11伪指令XDB4 DUP (6,2 DUP(6,8);YDW6800H;设X的偏移地址为2000H,则Y的偏移地址为 2014 H,若执行指令MOV BL,BYTE PTR Y后,则(BL)= 00 。4.12在寻址方式中,可作基址寄存器的有 BX 、 BP 。4.13若(DS)=2000H,(ES)=2100H,(CS)=1500H,(SI)=00A0H,(BX)=0100H, (BP)=0010H,数据量COUNT的偏移地址为0050H,则执行指令LEAAX,BXSI 之后,(AX)= 01A0 H,源操作数是 基址变址寻址 寻址方式。4.14指令LEA DX,BUFFER 的功能是将 变量BUFFER的段内偏移地址 传送给DX。4.15指令MOV DX,OFFSET BUFFER 的功能是 将变量BUFFER的段内偏移地址送到DX寄存器中 .4.16若(AL)=35H,执行ROL AL,1 后,(AL)= 6AH 。4.17定义段结束的伪指令是 ENDS ;定义汇编程序结束的伪指令是 END .4.18若(CS)=1000H,(DS)=2000H,(SS)=3000H ,(ES)=4000H,(SI)=1000H,(BP)=2000H,则指令MOVAX,BP的功能是将 32000H 单元的内容传送给AL,将 32001H 单元的内容传送给AH(填写物理地址).4.19累加器专用传送指令IN间接访问I/O端口,端口号地址范围为 0-65535 。4.20指令MOV AX,DI-4中源操作数的寻址方式是 寄存器相对寻址方式 .5.7 标号和变量都是存贮单元的符号地址,但其内容不同,标号是 指令(程序)的符号地址,而变量是 操作数 的符号地址。5.8 汇编语言源程序的扩展名是 .ASM 。5.9 汇编语言程序的上机操作的步骤是 编辑源程序 、 汇编 、 连接 、 调试 。6.10半导体存储器分为只读存储器(ROM)、 随机读写存储器(RAM) 两大类。前者的特点是 速度慢但掉电后信息不丢失 ,后者的特点是 速度快但掉电后数据丢失 .6.11 DRAM靠 电容 存储信息,所以需要定期 刷新 。6.12从内存地址40000H到BBFFFH,共496 KB6.13如果某芯片是4K8位,则存储器组内寻址地址线是 12 根,如果它在系统中起始地址为0F0000H,则它的末地址是0F0FFFH 。6.14若芯片SRAM的容量4K4bit,现欲用这样的芯片构成A0000H到C3FFFH的内存,需要 72 片这样的芯片。6.15某机器中有8KB的ROM,其末地址为0FFFFFH,则其首地址为 0FE000H (FE000H) 。6.16用16M1的DRAM芯片组成128MB存储容量,要使用( 64 片 )。6.17在微机系统中用高位地址线产生存储器片选(CS)的方法有 线选 、 部分译码 、 全译码1. 微型计算机由_、_、_和系统总线组成。中央处理器,存储器,输入/输出接口(次序无关) 2. 计算机的硬件结构通常由五大部分组成。即运算器,_,_,输入设备和输出设备组成。控制器,存储器 3. 微处理器由_、_和少量寄存器组成。运算器,控制器 4. 一个完整的微机系统应包括_和_两大功能部分。硬件系统,软件系统 选择题1. 微型计算机的发展特点是_。 A) 体积越来越小B) 容量越来越大C) 精度越来越高 D) 以上都对 2. 20位存储单元地址可访问存储空间为_个单元。 A) 1K B) 64K C) 1M D) 64M 填空题1. 采用8位二进制数,整数补码所能表示的范围为_,-1的补码是_H。-128-127,0FFH2. 一有符号数的补码为11110111B,它所表示的真值为_D。-93. 将二进制数1011011.1转换为十六进制数为_。5B.8H4. 将二进制数101101.101转换为十进制数为_。45.625(45.625D)5. 将十进制数199转换为二进制数为_B。110001116. BCD码表示的数逢_进一,ASCII码用来表示数时,是一种_(压缩或非压缩)的BCD码。 十,非压缩的BCD码7. 十进制数36.875转换成二进制是_。100100.111(100100.111B)8. 补码10110110代表的十进制负数是_。-74(-74D)9. 已知X的补码是11101011,Y的补码是01001010,则X-Y的补码是_。10100001(10100001B)10. X、Y的字长均为12位,已知X反A3CH,原码为_H,Y反03CH,则X-Y的补码为_H。 0DC3,0A0111. 带符号数在机器中以_码表示,-78表示为_。 补码,FFB2H(0FFB2H或0B2H或其他表示方式)选择题1. 在下列不同进制的数据中,最小的数是_。A) 101001BB) 101001BCD C) 52D D) 23H2. 计算机内部八位数值7FH,当分别为某个数的原码、反码和补码时,其真值是_。A)原码时大 B)反码时大 C)补码时大 D)一样大3. 标准的ASCII码由()位二进制代码组成。A) 4 B)7 C) 8 D) 9 4. 八位定点补码整数的范围是_。A)-128-+128 B)-127-+127 C)-127-+128 D)-128-+1275. 十进制数-38的八位二进制补码是_。A) 01011011 B) 11011010 C) 11011011 D) 0101101018086CPU对存储器的最大寻址空间为_;在独立编址时对接口的最大寻址空间是_。 1MB(1兆字节),64K(65536) 28086CPU在内部结构上由_执行部件EU _和_总线接口部件BIU_组成。 38088的内存单元3017H:010H的物理地址为_30180H_。 48088 CPU的外部数据线有_8_条,内部数据线有_16_条。 58086微处理器有20条地址线,实模式下内存空间为_1MB_,地址的编码区间是_00000H-0FFFFFH_。 68086中,RESET的作用是:_使8086进行初始化_。 7在8088系统中,从偶地址读写两个字时,需要_4_个总线周期。 88086CPU内部设置有一个_6_字节的指令队列寄存器。 98086的一个基本总线周期通常是由_4_个时钟周期构成的。 108088CPU可访问两个独立的地址空间。一个为I/O地址空间,其大小为_65536_个8位端口;另一个为_存储器_地址空间,其容量为_1M_字节。 11. 8086CPU的四个段寄存器分别是_ CS _、_ DS _、_ ES _、_ SS _。 12. 8086的输入信号Ready为低电平的作用是说明_存储器或I/O接口未准备好_。 13. 加电启动时,8086的启动程序应从_0FFFF:0000H_开始执行。该执行单元一般存放_转移指令(JMP)_指令。 14. 8086/8088CPU的复位起始工作地址是_0FFFFH:0000H _,此时CS=_0FFFFH _,IP=_0000H _。 15. 8086的存储器空间最大为_ 1MB _,利用_存储器分段的_方法可以实现16位寄存器对20位地址的寻址,写出用16位寄存器数据值形成20位物理地址的计算方法_段地址*16+偏移地址_。 16. 8086CPU中的SS称为_堆栈段_寄存器,DS称为_数据段_寄存器。 17. 在8086CPU中,SP指明_当前堆栈的栈顶位置_;IP指明_下一条要执行的指令的位置_。 18. 用8086CPU组成的计算机系统中,在最小工作方式时总线控制信号由_ CPU _产生,最大工作方式时总线控制信号由_总线控制器_产生。 19. 8086状态标志寄存器中,作为控制用的标志位有_3_个,其中,不可用指令操作的是_ TF _。 20. 8088CPU有6个状态标志,其中的4个是_CF_、_ OF _、_ ZF _、_ SF _。 21. 8086上电复位后,其内部(CS)=_ 0FFFFH _,(IP)=_ 0000H _。 22. 8086系统总线形成时,须要用_ ALE _信号锁定地址信号。 23. 8086/8088的基本总线周期由_4_个时钟周期组成,若CPU主频为10MHz,则一个时钟周期的时间为_100ns _。 24. 系统总线由_地址总线,数据总线,控制总线_三类传输线组成。 25. 在8086CPU的时序中,为满足慢速外围芯片的需要,CPU采样_ Ready _信号,若未准备好,插入_ Tw(等待)_时钟周期。 26. 在计算机系统中,运算器、控制器和少量寄存器构成_ CPU(中央处理器,微处理器)_。 27. 对于8086微处理器,可屏蔽中断请求输入信号加在_ INTR _引脚。 28. 8086CPU的PF=1时,说明_运算结果的低8位中1的个数为偶数_。 29. 8086复位之后,CPU执行的第一条指令的地址是_0FFFF0H _。 30. 堆栈是按_先进后出_方式工作的存储区域,操作地址由_ SS _和_ SP _提供。 31. 在8086的引脚中,用于区分存储器空间和I/O空间的引脚是_ M/*IO _。 32. 8088CPU的标志位ZF=1表示_运算结果为0_;标志位IF=1表示_ CPU允许可屏蔽中断_。 33. 8088 CPU内部设置有一个_4_字节的指令队列寄存器。 34. 8086 CPU的外部数据总线有_16_条,8088 CPU的外部数据线有_8_条。 35. IBM PC机I/O 地址空间范围是_0000-0FFFFH _,存储器地址范围是_00000-0FFFFF H_。 36. 在8086系统中,若某一存贮单元的逻辑地址为7FFF:5020H,则其物理地址为_85010H _。 37. 已知当前CS=2020H,那么该代码段的首地址为_20200H _。 38. 在用8086CPU组成的计算机系统中,当访问偶地址字节时,CPU和存储器通过_ CPU的低8位数据线_数据线交换信息;访问奇地址字节时通过_ CPU的高8位数据线_数据线交换信息。 38. 8088 CPU的RESET输入为_高电平_电平有效。 39. 每当8086的总线接口部件的6字节指令队列中有_2字节_为空时,总线接口部件会自动从内存中取出下面的指令的字节放到指令队列中。 40. 8086(8088) CPU只在_访问CPU外部的存储器或I/O接口_时,才执行总线周期。 41. 从8086(8088)CPU的NMI引脚产生的中断叫做_非屏蔽_中断,他的响应不受_标志寄存器中IF _的影响。 42. 在8086/8088系统中,当复位信号(RESET)来到时,CPU便结束当前操作并对标志寄存器IP,DS,ES,SS及指令队列清零,而将CS设置为_0FFFF _H。 43. CPU从主存取出一条指令并执行该指令的时间称为_指令周期_。 44. 在8086系统中,CPU从偶地址读写1个字(两个字节)时,最少需要_1_个总线周期。 45. 在8086系统中,从奇地址读写两个字时,需要_4_个总线周期。 46. 类型号为35H的中断向量存放在从0000H:00D4H开始的4个地址单元中,00D4H=24H、00D5H=32H、00D6H=41H、00D7H=58H,则这个中断向量为_5841H:3224H _。 47. CPU中的总线接口部件BIU,根据执行部件EU的要求,完成CPU与_存储器、IO设备_之间的数据传送。 48. 在8086中,一条指令的物理地址是由_ CS的内容乘以16后与IP的内容_相加得到的。 49. 在8086系统中,最小模式下CPU通过_ HOLD _引脚接收DMA控制器的总线请求,而从_ HLDA _引脚上向DMA控制器发总线请求允许。 50. 8088的ALE引脚的作用是_锁存总线上出现的地址信息_。 51. 8086被复位后,以下各寄存器(PSW)=_0_;(IP)=_ 0_;(CS)=_ 0FFFFH _。 52. CPU与内存及IO装置间传送数据的硬件线路通道称为_总线_。 选择题18086的指令队列中存放_B_。 A) 当前正在执行的指令B) 下一条要执行的指令 C) 下一条要执行的指令的偏移地址 D) 指令中的操作数 2在8086CPU的标志寄存器中,控制标志位占_A_位。 A)3位 B)6位 C)9位 D)16位 3Reset信号有效后,8086CPU的启动地址为_D_。 A)0FFFFFH B)0FFFFH C)00000H D)0FFFF0H 4指令的指针寄存器是_B_。 A) BXB) IP C) BP D) SP 5在8086CPU的标志寄存器中,属于控制标志位的是_A_。 A) DF B) SF C) OF D) CF 68086CPU可寻址的内存单元及端口数分别为_D_。 A) 64K,256 B) 64K,64K C) 64K,1M D) 1M,64K 7在总线周期的_A_,CPU往多路复用总线上发出地址信息,以指出要寻址的存储单元或外设端口的地址。 A) 1状态 B) 2状态 C) 3状态 D) 4状态 88086指令执行部件EU执行指令时_B_。 A)EU从存储器直接取出指令B)EU从总线接口部件指令队列中取出指令 C)存储器主动送给EU D)指令本来就存方在EU内部 98086 CPU对内存的寻址空间最大为_A_字节,I/O寻址能力为_A_个8位端口。 A) 1M,64K B) 64K ,1M C) 64K,64K D) 1M,1M 10某个8088存储单元的逻辑地址为A400H:3400H,其物理地址是_B_。 A) 0D8000H B) 0A7400H C) 3E400H D) 0A740H 11若某台微型计算机和型号是486/25,则其中25的含义是_D_。 A) CPU中有25个寄存器 B) CPU中有25个运算器 C) 该微机的内存为25MB D) 时钟频率为25MHz 12下面的说法中,_B_是正确的。 A) 指令周期等于总线周期 B) 指令周期大于等于总线周期 C) 指令周期是总线周期的两倍 D) 指令周期与总线周期之间的关系不确定 13中央处理器(微处理器)一般主要包括_C_。 A)运算器B)控制器C)运算器和控制器D)运算器、控制器和存储器 148086CPU由两个独立的工作单元组成,它们是执行单元EU和_D_。 A)总线控制逻辑器 B)内部通信寄存器 C)指令寄存器 D)总线接口单元 15在8086计算机程序运行过程中,确定下一条指令的物理地址的计算表达式是_A_。 A) CS*16+IPB) DS*16+DI C) SS*16+SP D) ES*16+SI 16总线中地址线的作用是_C_。 A) 用于选择存储器单元B) 用于选择进行信息传输的设备 C) 用于指定存储器单元和I/O设备接口电路的选择地址 D) 以上都不对 17在80868088中,一个最基本的总线周期由4个时钟周期(T状态)组成,在T1状态,CPU在总线上发出_C_信息。 A) 数据 B) 状态C) 地址 D) 其他 188086 CPU内标志寄存器中的控制标志位占(A) A) 3位 B) 6位 C) 9位 D) 16位 198088 CPU中断请求线有 (B )。 A) 1条 B) 2条 C) 4条 D) 8条 20Intel 8086微处理器是(B )位处理器 A) 8 B)16 C) 32 D) 64 218086 CPU是( C ) A) 4位微处理器 B) 8位微处理器C) 16位微处理器D) 32位微处理器 22Reset信号到来后,8086 CPU的启动地址为 ( C) A) 00000H B) 0FFFFHC) 0FFFF0HD) 0FFFFFH 238086 CPU的数据总线和地址总线的位数分别为_B_位。 A) 16,16 B) 16,20 C) 8,16 D) 20,20 24在计算机系统中,可用于传送中断请求和中断响应信号的是( B ) A) 地址总线B) 控制总线 C) 数据总线 D) 都不对 25在8086CPU中,对时钟周期、指令周期和总线周期的长短排序,正确的是_C_。 A) 总线周期指令周期时钟周期B) 时钟周期指令周期总线周期 C) 指令周期总线周期时钟周期 26堆栈的工作方式是_。 A)先进先出 B)后进先出 C)随机读写 D)只能读出不能写入在8086系统中,20位地址是在执行部件中形成的。( 错) 2当8086CPU复位后,(CS)=0000H,(IP)=0FFFFH,所以复位后系统从物理地址0FFFF0H开始执行程序。( 错 ) 3在加减运算时,OF=1就表示结果有错。( 错) 4两数相加,结果有偶数个1,则PF=1。 ( 错) 58088系统中,堆栈的存取可以以字或字节为单位。( 错 ) 6同一个物理地址可以由不同的段地址和偏移量组合得到。 ( 对 ) 78086微处理器取指令和指令执行操作在时间上是串行的。( 错 ) 8非屏蔽中断信号是一个由高到低的下降沿,这类中断不受中断允许标志位的影响,也不能用软件进行屏蔽。( 错 ) 9 RESET信号保持高电平多于4个时钟周期,可以复位8088CPU。( 对 ) 108086的每个存储单元地址既是字节地址又是字地址。 ( 对 ) 11CPU 响应DMA 请求时,将放弃对总线的使用权。( 对)04-指令系统-01 填空题1在寻址方式中,可作基址寄存器的有_、_。BX,BP 2累加器专用传送指令IN间接访问I/O端口,端口号地址范围为_。0-65535 3指令MOV AX,DI-4中源操作数的寻址方式是_。寄存器相对寻址方式(相对寄存器寻址方式) 选择题18086中8位算术运算指令执行后,结果为10010001B,则ZF和SF标志位的值为_。 A)ZF=0SF=1 B)ZF=0SF=0 C)ZF=1 SF=1 D)ZF=0 SF不确定 2可以充当端口指针的寄存器是_。 A) BX B) DI C) SI D) DX 3在指令MOVES:SI,AX 中,目的操作数为_寻址方式。 A) 寄存器 B) 直接 C) 基址变址 D) 寄存器间接MOV DS,1000H (错) LEA BX,DATA;变量名 (对) 执行下列指令可以将其00H送到端口地址为2F8H的外设上:(对) MOVAL,00H MOVDX,2F8H OUTDX,AL ADD AL,DAT1BX( 对 ) MOV WORD PTR BX,1000H( 对 ) IN AL,N ;(N255)(错) MOV BXDI,10( 错 ) MOV DS,AX( 对 ) MOV CS,AX( 错 ) 执行下列指令可以将00H送到端口地址为1A0H的外设上。 MOVAL,00H MOV1A0H ,AL( 错 ) MOV BX,1000( 错 ) MOV ES,3F00H( 错 ) PUSH AL ( 错 ) SHL AX,2( 错 ) INAL,DX ( 对 ) MOV BX,SI ( 错 ) JMPBX ( 对 ) MOV DATA1,DATA2 ;两个均为变量名(错) XCHG CS,AX (错) MOV BYTE PTR BX,1000H( 错 ) XCHG BX,IP (错) PUSH CS (对) PUSH SS ( 对 ) POP CS( 错 ) POP ES( 对 ) IN BX,DX ( 错 ) MOV AL,BX+10H ( 对 )汇编语言源程序的扩展名是_.ASM _。2.汇编语言程序的上机操作的步骤是_编辑源程序_、_汇编_、_连接_、_调试_。选择题1.汇编实验时要运行0100:4360段开始的一段程序用的命令为_C_。A) D=0100:4360 B) A=0100:4360 C) G=0100:4360D) Q=0100:43602.汇编实验时要显示2100H:45B6H段开始的一段程序的反汇编命令用_C_。A) E 2100:45B6B) F 2100:45B6 C) U 2100:45B6 D) N 2100:45B6 3.在做汇编语言实验时,有时需要使用调试工具DEBUG,在DEBUG中,如果要修改AL寄存器中的内容,需要使用的命令是_A_。A) R AX B) R AL C) E AX D) E AL判断题1.我们做软件实验时用MASM对编好的程序进行汇编。 (对 )2.在我们做微机原理硬件实验时,实验程序是由实验箱上的CPU执行的。(对)3.在我们做微机原理硬件实验时,实验程序是由通用计算机PC上的CPU运行的。( 错1.在微机系统中用高位地址线产生存储器片选(CS)的方法有_、_、_。答案:线选,部分译码,全译码2.半导体存储器分为_、_两大类。前者的特点是_,后者的特点是_。答案:只读存储器(ROM),随机读写存储器(RAM),速度慢但掉电后信息不丢失,速度快但掉电后数据丢失3.DRAM靠_存储信息,所以需要定期_。答案:电容,刷新4.掉电后信息丢失的存储器是_,掉电后信息不丢失的存储器是_。答案:随机读写存储器(RAM),只读存储器(ROM)5.如果某芯片是4K8位,则存储器组内寻址地址线是_根,如果它在系统中起始地址为0F0000H,则它的末地址是_。答案:12,0F0FFFH6.从内存地址40000H到BBFFFH,共_496_KB。7.若芯片SRAM的容量4K4bit,现欲用这样的芯片构成A0000H到C3FFFH的内存,需要_72_片这样的芯片。8.某机器中有8KB的ROM,其末地址为0FFFFFH,则其首地址为_。答案:0FE000H(FE000H)9.用5124的RAM芯片组成12K8的芯片组,需片内地址线_9_条,片组选择线至少_24_条。10.在8086系统中物理地址是指实际的_20_位主存单元地址。选择题1.某CPU有地址线20根,它可连接内存的最大存储容量是_C_。A) 64KB B) 640KB C) 1MB D) 4MB2.以下四种类型的半导体存储器中,以传输同样多的字为比较条件,则数据传输率最高的是_B_。A) DRAM B) SRAM C) 闪速存储器 D) EPROM3.27128的存储容量为16K8,其片内地址线和数据线数分别为_C_。A) 8,8 B) 8,14 C) 14,8 D) 14,144.2864是一种_D_芯片。A) RAM B) PROM C) EPROM D) EEPROM5.没有外部存贮器的计算机,其监控程序可以存放在_B_。A) RAM B) ROM C) CPU D) RAM和ROM6.下列几种半导体存储器中,哪一种需要刷新操作_B_?A) SRAM B) DRAM C) EPROM D) EEPROM7.某SRAM芯片,其存储容量为512K8位,该芯片的地址线和数据线数目为_D_ 。A) 8,512 B) 512,8 C) 18,8 D) 19,88.和外存相比,内存的特点是_A_。A) 容量小、速度快、成本高B) 容量小、速度快、成本低C) 容量大、速度快、成本高D) 容量大、速度快、成本低9.6116为2Kx8位的SRAM芯片,它的地址线条数为(A)根。A) 11 B) 12 C) 13 D) 14 10. EPROM是指_C_。A) 可编程的只读存储器 B) 只读存储器 C) 紫外线可擦除可编程的只读存储器 D) 电可改写只读存储器 11. 用16M1的DRAM芯片组成128MB存储容量,要使用_B_。A) 128片 B) 64片 C) 32片 D) 16片 12.存储器是计算机系统的记忆设备,它主要用来_C_。A) 存放数据 B) 存放程序 C) 存放数据和程序 D) 存放微程序1. 当8253的输入信号 *CS=0、*RD=1、*WR=0且A1=A0=1时,此8253执行的操作是_接收一个控制字_。2. 要产生对称方波,可考虑使用8253的方式_ 3(方波发生器)_。3. 若使用8253定时,CLK的频率为2MHz,那么一个计数器的最大定时时间为_ 65536*0.5us=32768us _,一个8253芯片共有_3_计数器:每个计数器有_6_工作方式。4. 若8253中某一个定时器的定时时间为50ms,而计数值为50000D,则输入时钟脉冲CLK的频率应为_1MHz _。8086CPU对存储器的最大寻址空间为_;在独立编址时对接口的最大寻址空间是_。 1MB(1兆字节),64K(65536) 微型计算机由_、_、_和系统总线组成。中央处理器,存储器,输入/输出接口 计算机的硬件结构通常由五大部分组成。即运算器,_,_,输入设备和输出设备组成。控制器,存储器 采用8位二进制数,整数补码所能表示的范围为_,-1的补码是_H。-128-127,0FFH 一有符号数的补码为11110111B,它所表示的真值为_D。-9 将二进制数1011011.1转换为十六进制数为_。5B.8H 将二进制数101101.101转换为十进制数为_。45.625(45.625D) 将十进制数199转换为二进制数为_B。11000111 BCD码表示的数逢_进一,ASCII码用来表示数时,是一种_(压缩或非压缩)的BCD码。 十,非压缩的BCD码 十进制数36.875转换成二进制是_。100100.111(100100.111B) 微处理器由_、_和少量寄存器组成。运算器,控制器 补码10110110代表的十进制负数是_。-74(-74D) 一个完整的微机系统应包括_和_两大功能部分。硬件系统,软件系统已知X的补码是11101011,Y的补码是01001010,则X-Y的补码是_。 10100001(10100001B) X、Y的字长均为12位,已知X反A3CH,原码为_H,Y反03CH,则X-Y的补码为_H。0DC3,0A01 带符号数在机器中以_码表示,-78表示为_。补码,FFB2H(0FFB2H或0B2H或其他表示方式)选择题堆栈的工作方式是_。 A)先进先出 B)后进先出 C)随机读写 D)只能读出不能写入 在下列不同进制的数据中,最小的数是_。 A) 101001B B) 101001BCD C) 52D D) 23H 计算机内部数值7FH,当分别为某个数的原码、反码和补码时,其真值是_。 A)原码时大 B)反码时大 C)补码时大 D)一样大标准的ASCII码由()位二进制代码组成。 A) 4 B) 7 C) 8 D) 9 八位定点补码整数的范围是_。 A)-128-+128 B)-127-+127 C)-127-+128D)-128 - +127微型计算机的发展特点是_。 A) 体积越来越小B) 容量越来越大C) 精度越来越高 D) 以上都对8086CPU在内部结构上由_执行部件EU_和_总线接口部件BIU_组成。 8086 CPU在执行MOV AX,VAR指令的总线周期内,若VAR的第一字节为偶地址,则总线信号-BHE=_0_,A0 = _0_。 8088的内存单元3017H:0010H的物理地址为_30180H_。 8088 CPU的外部数据线有_8_条,内部数据线有_16_条。 8086微处理器有20条地址线,实模式下内存空间为_1MB_,地址的编码区间是_00000H-0FFFFFH_。 8086中,RESET的作用是:_使80

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论