



免费预览已结束,剩余1页可下载查看
下载本文档
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
高速12位模数转换器AD7892及其在图像采集中的应用摘要:AD7892是美国AD公司生产的LC2MOS型单电源12位模数转换器,可并行或串行输出,文中介绍了它的功能、特点,工作时序以及在图像采集系统中的应用电路。关键词:高速ADC并行串行时序图像采集AD78921AD7892的特点及功能AD7892是美国ANALOG DEVICE公司生产的具有采样保护功能的逐次逼近式12位高速ADC,根据输入模拟信号范围的不同可分为AD7892-1,AD7892-2,AD7892-3三种类型。其中,AD7892-1输入信号范围为10V或者5V(可设置),AD7892-2输入信号范围为0+2.5V,这两种的采样转换速率均为500kSPS,AD7892-3的输入信号范围为2.5V,采样转换速率为600kSPS,AD7892-1和AD7892-3的输入信号过压保护电压分别为17V和7V。AD7892模数转换器具有如下特点:单电源工作(+5V);内含采样保持放大器;具有高速串、并行接口。AD7892的内部框图如图1所示,它内含模拟信号换算电路、采样保持电路、A/D转换的基准电源(+2.5V)、时钟电路、12位逐次逼近式ADC电路和控制电路,转换的结果可以并行输出,也可以串行输出,非常容易和微处理器或DSP(数字信号处理器)接口。AD7892共有两种封装,一种是24脚双列直插式DIP封装,另一种为贴面式SOIC封装,AD7892的引脚排列如图2所示。各引脚的功能说明如表1所列。表1AD7892的管脚名称及功能说明名称管脚类型功能说明VDD1电源电源:5V5%STANDBY2I低电平时为睡眠状态(功耗5mW),高电平时正常工作,一般应用时接高电平VIN23I模拟输入2,对AD7892-2和AD7892-3,应悬空或接AGND。对AD7892-1来说,此脚决定输入信号(VIN1)的范围,当VIN2接AGND时,VIN1的范围为10V,接VIN1时,输入信号范围为5VVIN14I模拟信号输入脚1,其输入范围同上。REFOUT/REFIN5I/O内部ADC基准,2.5V输出,也可通过该脚输入一个A/D转换的外部基准(2.5V),如果用内部基准,此脚悬空,对外作为基准时应对AGNDruv 0.1F的瓷片电容AGND6模拟地MODE7I低电平时为串行输出,高电平时为并行输出DB11DB08131520O/IA/D转换的12位并行输出,可与TTL电平兼容,为三态输出,DB0为低位,DB11为高位,当串行工作时,15脚(SDATA)为串行数据输出脚,16位的前四位为0,后12位为A/D的结果。16脚(SCLK)为串行输出的时钟输入端17脚(RFS)为测试脚,正常工作时应接低电平DGND14数字地,与外电路的数字地相连RD21I和CS配合读,使数据输出CS22I片选,低有效EOC23O转换结束信号,转换结束时,此脚输出100ns的低电平脉冲CONVST24I启动转换输入端,当此脚由低变高时,使采样保持器保持开始转换,应加一个大于25ns的负脉冲来启动转换2工作时序和转换后的二进制代码下面以-40+85的工业品(即A、B类)为例进行介绍,-55+125(即C类)的某些参数略有区别。2.1并行输出时序当MODE脚接高电平时,AD7892为并行输出方式,其时序如图3所示。CONVST信号T1应大于35ns,在上升沿,采样保护器进入保持状态,并开始A/D转换,转换时间TCONV为1.47s(AD7892-3)或1.6s(AD7892-1,AD7892-2),转换结束后EOC脚输出T260ns的负脉冲以进行中断或数据锁存,并在EOC下降沿开始下次采样,也就是转换一结束就开始下次采样,采样时间TACQ要大于等于200ns(AD7892-3)或400ns(AD7892-1,AD7892-2),当转换结束后(EOC的下降沿),只要CS和RD有效,经过t6=40ns的时间,即可在DB0DB11上获得转换后的12位数据,CS和一般片选相同,可一直有效,外加RD的时间t5亦应大于35ns。下次采样和本次的输出可同时进行,所以最小的一次采样转换输出时间对于AD7892-3来说为1.47+0.2=1.67s(600kSPS),而对于AD7892-1和AD7892-2来说为1.6+0.4=2s (即500kSPS),图3中t9200ns,t75ns,t3、t4、t8可为零(此时t9=tACQ)。2.2串行输出时序当MODE脚为低时,为串行方式,时序如图4所示。采用这种方式可和工业标准的微处理器、控制器和DSP等相连。其转换启动信号CONVST、结束信号EOC、片选CS和图3相同,数据的读出应在EOC的下降沿到下次采样前,即CONVST上升沿前的200ns(AD7892-3)或400ns(AD7892-1,-2)之间进行。EOC的下降沿可产生中断或产生RFS信号,在读出期间RFS应保持低电平,否则数据线为三态,SCLK一般由接收数据者提供,进行同步输出输入的最高频率是20MHz(高、低电平最小时间为25ns),每一个SCLK的上升沿延时一段时间后(最小5ns,最大25ns),在数据线上输出一位,共输出16位数据,前四位是0,后12位是转换后的有效数据,高位在前,DB0是最后一位,16位数据输出后由RFS或第17个SCLK的上升沿(哪个在前,哪个起作用)使输出变为高阻态,读出数据最小需要16个脉冲,假设SCLK的最高频率为20MHz,则读出时间最小要800ns,在加上采样和转换时间,对于AD7892-3来说最高速度为400kSPS,对于AD7892-1和-2来说最高速度为357kSPS。2.3转换后的二进制代码由于三种类型的模拟输入范围不同,因而其转换输出的二进码也不同,表2所列为AD7892-1和AD7892-3的输入输出代码、表3所列为AD7892-2的代码。表2AD7892-1,AD7892-3理想的输入输出表输入输出(12位)+FSR/2+1/2LSB100000100001-FSR/2+3/2LSB100001100101AGND-1/2LSB111111000000AGND+1/2LSB000000000001+FSR/2-5/2LSB011101011110+FSR/2-3/2LSB011110011111表3AD7892-2理想的输入输出表输入输出(12位)AGND+1/2LSB(0.000305V)000000000001AGND+3/2LSB(0.000916V)000001000010+FSR-5/2LSB(2.498474V)111101111110+FSR-3/2LSB(2.499084V)111110110111对于AD7892-1和AD7892-3,FSR为满度范围,如输入为10V,则FSR=20V,输入为5V,FSR=10V,输入为2.5V,FSR=5V.模拟信号从-FSR/2GND+FSR/2变化,输出则从100000111111000000011111变化。而对于AD7892-2,在输入从0+2.5V变化时,输出则从全0全1。3AD7892在CCD图像采集中的应用图5所示为AD7892用于CCD图像采集系统的电路图。目的是把CCD读出的模拟信号(单极性)转换为12位数字信号,以便微机能够进行处理,该电路采用的是AD7892AN-1的并行输出模式,其速度设
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 大学生职业规划大赛《汽车服务工程专业》生涯发展展示
- 新质生产力知识
- 孤立性直肠溃疡综合征的临床护理
- 手术室医用气体管理
- 长征胜利八十周年主题发言稿模版
- 语文教师考试试题及答案
- 银行在线面试题目及答案
- 水系灭火剂生产工艺流程图
- 学校消防广播测试题及答案
- 宣传消防面试题及答案
- 电梯维护保养规则(TSG T5002-2017)
- 六年级择校考试卷
- 髂总动脉瘤的护理查房
- 红色美术鉴赏智慧树知到期末考试答案2024年
- 量化考研-2024中国大学生考研白皮书-新东方
- 施工固定总价合同
- 《施工现场消防》课件
- T-NMAAA.0002-2021 营运机动车停运损失鉴定评估规范
- 七年级下册语文必背常考全册重点知识汇总(打印版)
- 血液透析护理质量敏感指标
- 2024年新高考适应性考试俄语试题含答案
评论
0/150
提交评论