计算机组成原理复习资料(攀枝花学院)_第1页
计算机组成原理复习资料(攀枝花学院)_第2页
计算机组成原理复习资料(攀枝花学院)_第3页
计算机组成原理复习资料(攀枝花学院)_第4页
计算机组成原理复习资料(攀枝花学院)_第5页
已阅读5页,还剩97页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

一、选择题1. 目前我们所说的个人台式商用机属于D。A. 巨型机B.中型机C.小型机D.微型机2. (2000) 10化成十六进制数是BoA. (7CD) 16 B.(7D0) 16 C. (7E0) 16 D. (7F0) 163. 下列数中最大的数是A=A. (10011001) 2B. (227) 8 C.(98) 16 D. (152) 104. D表示法主要用于表示浮点数中的阶码。A. 原码B.补码C.反码D.移码5. 在小型或微型计算机里,普遍釆用的字符编码是_D_oA. BCD码B. 16进制C.格雷码D. ASCII码6. 下列有关运算器的描述中,D是止确的。A. 只做算术运算,不做逻辑运算B.只做加法C.能暂时存放运算结果D.既做算术运算,又做逻辑运算7. EPROM 是指DoA. 读写存储器B.只读存储器C.可编程的只读存储器D.光擦除可编程的只读存储器8. Intel80486是32位微处理器,Pentium是D 位微处理器。A. 1 6B . 3 2C. 4 8D. 6 49. 设X补=Lxlx2x3x4,当满足A_时,X1/2成立。A. xl必须为1, x2x3x4至少有一个为1 B . xl必须为1, x2x3x4任意C . xl必须为0, x2x3x4至少有一个为1 D. xl必须为0, x2x3x4任意10. CPU主要包括BA.控制器B.控制器、运算器、cacheC运算器和主存D.控制器、ALU和主存H.信息只用一条传输线,且采用脉冲传输的方式称为A_3A.串行传输B.并行传输C.并串行传输D.分时传输12. 以下四种类型指令中,执行时间最长的是C。A. RR型B. RS型C. SS型D.程序控制指令13. 下列D属于应用软件。A.操作系统B.编译系统C.连接程序D.文本处理14. 在主存和CPU之间增加cache存储器的目的是C。A.增加内存容量B.提髙内存可靠性C. 解决CPU和主存之间的速度匹配问题D. 增加内存容量,同时加快存取速度15. 某单片机的系统程序,不允许用户在执行时改变,则可以选用B作为存储芯片。A. SRAM B.闪速存储器C. cache D.辅助存储器16. 设变址寄存器为X,形式地址为D, (X)表示寄存器X的内容,这种寻址方式的有效地址为AoA. EA=(X)+D B. EA=(X)+(D) C.EA=(X)+D) D. EA=(X)+(D)17. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为BoA. 隐含寻址B.立即寻址C.寄存器寻址D.直接寻址18. 下述I/O控制方式中,主要山程序实现的是B=A. PPU(外围处理机)方式B.中断方式C.DMA方式D.通道方式19. 系统总线中地址线的功能是D3A. 用于选择主存单元地址B.用于选择进行信息传输的设备C.用于选择外存地址D.用于指定主存和I/O设备接口电路的地址20. 采用DMA方式传送数据时,每传送一个数据要占用D的时间。A. 一个指令周期B. 一个机器周期C. 一个时钟周期D. 一个存储周期21. 冯.诺依曼机工作方式的基本特点是BoA.多指令流单数据流B.按地址访问并顺序执行指令C.堆栈操作D.存储器按内容选择地址22. 某机字长32位。其屮1位符号位,31位表示尾数。若用定点整数表示,则垠大正整数为 AcA. +(231-1) B. +(230-1) C. +(231 + 1) D. +(230+1)23. 假设下列字符码中有奇偶位校验,但没有数据错误,采用偶校验的字符码是DoA. 11001011 B. 11010110C. 11000001 D. 1100100124. 设x补=I.xlx2x3x4,当满足A时,x-l/2成立。A. xl必须为l,x2x4至少有-一个为1 B.火1必须为1, x2一x4任意C. xl必须为0,x2x4至少有一个为1 D. xl必须为0, x2一x4任意25. 在主存和CPU Z间增加cache存储器的目的是C_。A. 增加内存容量B. 提高内存的可靠性C. 解决CPU与内存之间的速度匹配问题D. 增加内存容量,同时加快存取速度26. 采用虚拟存储器的主要目的是_BoA.提高主存储器的存収速度B.扩大存储器空间,并能进行自动管理C.提高外存储器的存取速度D.扩大外存储器的存储空间27. 存储器是计算机系统的记忆设备,主要用于D0A.存放程序B.存放软件C.存放微程序D.存放程序和数据28. 在指令的地址字段中,直接指出操作数本身的寻址方式,称为B。A.隐含地址B.立即寻址C.寄存器寻址D.直接寻址29. 指令的寻址方式有顺序和跳跃两种方式,采用跳跃寻址方式,可以实现DoA.堆栈寻址B.程序的条件转移C.程序的无条件转移D.程序的条件转移成无条件转移30. 堆栈寻址方式中,没A为累加器,SP为堆栈指示器,Msp为SP指示的栈顶单元。如 果进栈操作的动作顺序是(A)Msp, (SP) 1-SP,那么出栈操作应为BoA. (Msp)-A,(SP)+1-SP B. (SP)+l-SP,(Msp)-AC. (SP)-1 -SP,(Msp)-A D. (Msp)-A,(SP)-1 -SP31. Intel80486是32位微处理器,pentium D位处理器。A. 16 B. 32 C. 48 D. 6432. 指令周期是指CoA. CPU从主存収岀一条指令的吋间。B. CPU执行一-条指令的吋间C. CPU从主存取出一条指令加上执行这条指令的吋间D. 时钟周期时间33. 指出下面描述汇编语言特性的句子中概念上有错误的句子C。A. 对程序员的训练要求来说,需要硬件知识B. 汇编语言对机器的依赖性高C. 用汇编语言编制程序的难度比高级语言小D. 汇编语言编写的程序执行速度比高级语言快34. 总线中地址线的用处是D_。A.选择主存单元地址B.选择进行信息传输的设备C.选择外存地址D.指定主存单元和I/O设备接口电路的选择地址35. 异步控制常用于A_中,作为其主要控制方式。A. 单总线结构计算机中访问主存与外围设备。B. 微型机中的CPU控制C. 组合逻辑控制的CPUD. 微程序控制器36. 在A的计算机系统中,外设可以和主存储器单元统一编址,因此可以不使用I/O 指令。A.单总线B.双总线C.三总线D.多总线37. CD-ROM光盘是B型光盘,可用做计算机的存储器和数字化多媒体设备。A.重写,内B.只读,外C. 一次,外D.只读,内38. CPU响应中断时,进入“中断周期”采用硬件方法保护并更新程序计数器PC内容而不是 由软件完成,主要因为A_oA. 能进入中断处理程序并能止确返冋原程序。B. 节省内存。C. 提髙处理机速度。D. 易于编制中断处理程序。39. 采用DMA方式传送数据时,每传送一个数据就要占用CoA. 一个指令周期B. 一个机器周期C. 一个存储周期D. 一个总线周期40. CPU对通道的请求形式是DoA.自陷B.中断C.通道命令D. I/O指令41. 完整的计算机系统应包括DoA. 运算器、存储器、控制器B.外部设备和主机C.主机和实用程序D.配套的硬件设备和软件设备42. 下列数中最大的数为BoA. (10010101) 2 B. (227)8 C. (96) 16D.(143) 543. 电子邮件是指B-A.用计算机管理邮政信件B.通过计算机网络收发消息C.用计算机管理电话系统D.用计算机处理收发报业务44. 设字长32位,使用IEEE格式,则阶码采用C表示。A.补码B.原码C.移码D.反码45. 四片74181ALU和一片74182CLA器件相配合,具有如下进位传递功能B。A.形波进位B.组内先行进位,纟I间先行进位C.纽内先行进位,组间行波进位D.组内形波进位,组间先行进位46. 某机字长32位,存储容量1MB。若按字编址,它的寻址范围是_C_oA. 1MB. 512KB C. 256K D. 256KB47. EPROM 是指DoA.闪速存储器B.只读存储器C.可编程的只读存储器D.光擦可编程的只读存储器48. 相联存储器是按C进行寻址的存储器。A.地址指定方式B.堆栈存収方式C.内容指定方式D.地址指定方式与堆栈存収方式结合49. 总地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常需采用CoA.堆栈寻址方式B.立即寻址方式C.隐含寻址方式D.间接寻址方式50. 二地址指令中,操作数的物理位置不可能采取的结构是_D_。A.寄存器一寄存器B.寄存器存储器C.存储器存储器D.寄存器一锁存器51. 操作控制器的功能是D_oA. 产生时序信号B. 从主存収岀一条指令C. 完成指令操作码译码D. 从主存収出指令,完成指令操作码译码,并产生相关的操作控制信号,以解释执行该指 令52. 同步控制是C。A.只适用于CPU控制的方式B.只适用于外围设备控制的方式C.山统一时序信号控制的方式D.所有指令执行时间都相同的方式53. 以下叙述中不止确的句子是DoA.同一个CPU周期中,可以并行执行的微操作叫相容性微操作B. 同一个CPU周期中,不可以并行执行的微操作叫相容性微操作C. 同一个CPU周期中,可以并行执行的微操作叫相斥性微操作D. 同一个CPU周期中,不可以并行执行的微操作叫相斥性微操作54. 会产生DMA请求的总线部件是DoA. 任何外设B.高速外设C.需要与主机批量交换数据的外设D.具有DMA接口的外设55同步通信之所以比异步通信具有较高的传输频率是因为_D_。A. 同步通信不需要应答信号且同步通信方式的总线长度较短B. 同步通信用一个公共的时钟信号进行同步C. 同步通信中,各部件存取时间比较接近D. 以上因素的总和56. 多总线结构的计算机系统,采用A方法,对提高系统的吞吐率嚴有效。A. 多端口存储器B.提高主存的速度C.交叉编址多模存储器D.高速缓冲存储器57. 为了使设备相对独立,磁盘控制器的功能全部转到设备中,主机与设备间应采用A_ 接口。A. SCSI B.专用 C. ESDI58. 中断向量地址是CoA.子程序入口地址B.中断服务例行程序入口地址C.中断服务例行程序入口地址的地址D.主程序返冋地址59. 通道对CPU的请求方式是BoA.自陷B.中断C.通道命令D.跳转指令60. 周期挪用(窃取)方式常用于A_中。A. 直接内存存取方式的输入/输出B. 直接程序传送方式的输入/输出C. CPU的某寄存器与存储器ZI可的直接传送D. 程序中断方式的输入/输出61. 计算机的存储器系统是指DoA. RAM存储器B. ROM存储器C.主存储器D. cache,主存储器和外存储器62. 至今为止,计算机中的所有信息仍以二进制方式表示的理曲是CoA.节约元件B.运算速度快C.物理器件性能决定D.信息处理方便63. 某机字长32位,英中1位符号位,31位表示尾数。若用定点整数表示,则最小负整数为A_cA. -(231-1) B. - (230-1) C. -(231 + 1) D. - (230+1)64. x=+0.1011,y=+0.0110,则用补码运算x-刃补二AA. 0.0101 B. 0.0001 C. 1.1011 D 1.111165. 存储单元是指BoA. 存放一个二进制信息位的存储元B. 存放一个机器字的所有存储元集合C. 存放一个字节的所有存储元集合D. 存放两个字节的所有存储元集合66. 某存储器芯片的存储容量为8Kx8位,则它的地址线和数据线引脚相加的和为A. 12 B. 13C. 21 D. 2267. 在定点二进制运算器中,减法运算一般通过_D来实现。A.原码运算的一-进制减法器B.补码运算的一进制减法器C.补码运算的十进制加发器D.补码运算的二进制加法器68. 对于某个寄存器中操作数的寻址方式称为C寻址。A.直接B.间接C.寄存器克接D.寄存器间接69. 运算型指令的寻址与转移型指令的寻址不同点在于AoA.前者収操作数,后者决定程序转移地址B.后者収操作数,前者决定程序转移地址C.前者是短指令,后者是长指令D.前者是长指令,后者是短指令70. 程序控制类指令的功能是D。A. 进行算术运算和逻辑运算B. 进行主存与CPU之间的数据传送C. 进行CPU和I/O设备之间的数据传送D. 改变程序执行的顺序71. 在CPU中跟踪指令后继地址的寄存器是BA.主存地址寄存器B.程序计数器C.指令寄存器D.状态条件寄存器72. 微程序控制器中,机器指令与微指令的关系是_B_。A. 每一条机器指令山一条微指令來执行B. 每一条机器指令山一段山微指令编成的微程序來解释执行C. 一段机器指令纽成的程序可山一条微指令来执行D. 一条微指令山若干条机器指令纽成73. 系统总线中控制线的功能是A_。A. 提供主存、I/O接口设备的控制信号和响应信号及时序信号B. 提供数据信息C. 提供主存、I/O接口设备的控制信号D. 提供主存、I/O接口设备的响应信号74. 从信息流的传送效率來看,B工作效率最低。A.三总线系统B.单总线系统C.双总线系统D.多总线系统75. 三种集中式总线仲裁中,_A方式对电路故障最敏感。A.链式查询B.计数器定时查询C.独立请求76. 用于笔记本电脑的大容量存储器是C=A. 软磁盘B.硬磁盘C.固态盘D.寄存器77. 具有自同步能力的记录方式是BCDoA. NRE B. PM C. MFM D. FM78. 一台计算机对n个数据源进行分时采集送入主存,然后分时处理,采集数据时最好的方案是使用D=A. 堆栈缓冲区B. 一-个指针的缓冲区C.两个指针的缓冲区D.n个指针的n个缓冲区79. 为了便于实现多级中断,保存现场垠有效的方法是采用B。A.通用寄存器B.堆栈C.存储器D.外存80. CPU对通道的请求形式是D。A.自陷B.中断C.通道命令D. I/O指令81. 计算机科技文献中,英文缩写CAI代表B_oA.计算机辅助制造B.计算机辅助教学C.计算机辅助设计D.计算机辅助管理82. 某机字长32位。其中1位符号位,31位表示尾数。若用定点小数表示,则垠大正小数为B。A. + (1-2-32) B. + (1-2-31) C. +(1-2-30) D.2-31-183. 某机字长32位,采用IEEE格式,则阶码采用C表示。A补码B原码C移码D反码84. 运算器的核心部分是CoA.数据总线B.多路开关C.算术逻辑运算单元D.累加寄存器85. 某计算机字长为32位,其存储器容量为16MB,若按字编址,它的寻址范围是B_3A. 8MB B. 4M C. 4MB D. 8M86. 存储周期是指C_oA. 存储器的读出时间B. 存储器的写入吋间C. 存储器进行连续读和写操作所允许的最短时间间隔D. 存储器进行连续写操作所允许的最短时间间隔87. 在虚拟存储器中,当程序止在执行时,山D完成地址映射。A.程序员B.编译器C.装入程序D.操作系统88. 零地址运算指令在指令格式中不给出操作数地址,因此它的操作数可以来自_BoA.立即数和栈顶B.栈顶和次栈顶C.暂存器和栈顶D.寄存器和内存单元89. 寄存器间接寻址方式中,操作数处在BoA.通用寄存器B.主存单元C.程序计数器D堆栈90. 和具有m个并行部件的处理器相比,一个m段流水线处理器A_。A.具备同等水平的吞吐能力B.不具备同等水平的吞吐能力C.吞吐能力大于前者的吞吐能力D.吞吐能力小于前者的吞吐能力91. _D_用于保存当前止在执行的一条指令。A. 缓冲寄存器B.地址寄存器C.程序计数器D.指令寄存器92. 水平型微指令与垂直型微指令相比,BoA. 前者一次只能完成一个操作B. 后者一次只能完成一个操作C. 两者都是一次只能完成一个操作D. 两者都能一次完成多个操作93. 集中式总线仲裁中,C响应时间最快。A. 菊花链方式B.计数器定时杳询方式C.独立请求方式94. 描述当代流行总线结构中,基本概念表述正确的句子是_B_。A. 当代流行总线结构不是标准总线B. 当代总线结构中,CPU和它私有的cache -起作为一个模块与总线相连C. 系统中只允许有一个这样的CPU模块D. 总线是处理器引脚的延伸95. CPU将一个字节羽变量送到CRT显示,CRT总线接口中设有8位数据寄存器,则CPU 将该字节型变量的二进制码以_D_方式送到接口,再山接口发送到CRToA.并行B.串行C.分时D.并串行96. 当采用A_输入操作情况下,除非计算机等待数据,否则无法传送数据给计算机A.程序杳询方式B.中断方式C. DMA方式D.独立请求方式97. 微型机系统中,外围设备通过适配器与主板的系统总线柑连接,英功能是D_oA.数据缓冲和数据格式转换B.监测外围设备的状态C.控制外围设备的操作D.前三种功能的综合作用98. 中断向量地址是_C_oA.子程序入口地址B.中断服务例行程序入口地址C.屮断服务例行程序入口地址的地址D.屮断返冋地址99. CPU读/写控制信号的作用是D。A.决定数据总线上的数据流方向B.控制存储器操作(R/W)的类型C.控制流入、流出存储器信息的方向D.以上任一作用100. 某存储器芯片的存储容杲为8Kx8位,则它的地址线和数据线引脚相加的和为A0A. 21 B. 20 C. 18 D. 16101. 计算机与日常使用的袖珍计算器的本质区别在于D_。A.运算速度的高低B.存储器容量的大小C.规模的大小D.自动化程度的高低102. 完象的计算机系统应包括A-A.配套的硬件设备和软件系统B.外部设备和主机C.运算器、存储器、控制器D.主机和实用程序103. 下列数中最小的数为CoA. ( 101001) BCDB. (40) 10C. (23) 8D.(19) 16104. 鳳;16位字长的字,采用2的补码形式表示时,一个字所能表示的報数范围是_D_3A. -215+2I5B. (215-1)+ (215-1)C. 一(215+1)+ 215D. -215+(2151)105. 原码加减法是指DoA. 操作数用原码表示,连同符号位直接相加减B. 操作数収绝对值,直接相加减,符号位单独处理C. 操作数用原码表示,尾数直接相加减,符号位单独处理D. 操作数用原码表示,根据两数符号决定实际操作,符号位旳独处理106. 定点运算器用來进行A。A. 定点数运算B.浮点数运算C. 既进行定点数运算也进行浮点数运算D. 十进制数加减法107. 某计算机字长32位,其存储容量为32MB,若按字编址,那么它的寻址范围是C=A. 8MB B. 16M C. 8M D.32M108. 用的虚拟存储系统山_B两级存储器纽成,其中是大容量的磁农面存储器。A.快存一辅存,辅存B.主存一辅存,辅存C.快存一主存,辅存D.通用寄存器一主存,主存109. 某一 RAM芯片,其容量为1024X8位,其数据线和地址线分别为C。A. 3, 10B. 10, 3C. 8, 10D. 10, 8110. 变址寻址方式中,操作数的有效地址等于_D。A. 堆栈指示器内容加上形式地址(位移量)B. 程序计数器内容加上形式地址C. 基值寄存器内容加上形式地址D. 变址寄存器内容加上形式地址111. -个子程序在主程序执行期间可以多次被调用,甚至可以白C调用自己,实现这种调用的最好的办法是使用_B_。A.寄存器B.堆栈C.锁存器D.主存112. 为了确定下一条微指令的地址,通常采用断定方式,英基本思想是B。A. 用程序计数器PC來产生后继微指令地址B. 通过微指令顺序控制字段曲设计者指定或【11设计者指定的判别字段控制产生后继微指令 地址C. 用微程序计数器pPC来产生后继微指令地址D. 通过指令中指定一个专门字段來控制产生后继微指令地址113. CPU 是指CoA.运算器B.控制器D. 运算器、控制器和cache D.主机114. 描述流水CPU基本概念中,止确表述的句子是_A。A. 流水CPU是一种非常经济而实用的时间并行技术B. 流水CPU是以空间并行性为原理构造的处理器C. 流水CPU 一定是多媒体CPUD. 流水CPU 一定是RISC机器115. 总线中地址线的功能是CoA. 用于选择存储器单元B. 用于选择进行信息传输的设备C. 用于指定存储器单-元和I/O设备接口电路的选择地址D. 以上四项均不是116. PCI总线的基本传输机制是C。A. 并行传送B.串行传送C.猝发式传送D.DMA传送117. 根据传送信息的种类不同,系统总线分为BoA. 地址线和数据线B.地址线、数据线和控制线C.地址线、数据线和响应线D.数据线和控制线118. CRT的分辨率为1024x 1024像素,像素的颜色数为256,则刷新存储器的容量是C0A. 256KBB.512KB C. 1MB D. 8MB119. 下而哪种情况会产生屮断请求? AA.次I/O操作结束B.两数相加C.产生存储周期“窃取” D. 条指令执行结束120. 在数据传送过程中,数据山串行变并行或山并行变串行,英转换是通过AoA.移位寄存器B.数据寄存器C.锁存器D.指令寄存器121. “与非”门中的某一个输入值为V,那么它的输出值BoA.为“(TB.为“1”C.取决于正逻辑还是负逻辑D.要取决于其他输入端的值122. 假定下列字符码中有奇偶校验位,但没有数据错误,采用奇校验的字符码有_C_。(四个数为 10011010 11010000 11010111 10111100)A.B.C.D.123. 下列表达式中正确的运算结果为DoA. ( 10101) 2x (2) 10=(20202) 2B. (10101) 8x (8) 10= (80808) 8C. (101010) &( 70707) 8= (11011) 8D. ( 10101) 8x (7) 10= (70707) 8124. 在定点运算器中,尢论采用双符号位还是旳符号位,必须有B,它一般用异或 门來实现。A.译码电路B.溢出判断电路C.编码电路D.移位电路125. 某机字长32位,其中1位符号位,31位表示尾数。若用定点小数农示,则最小负小数为A_0A.(1-2-31) B. - (1-2-32) C. - (1-2-30) D. -231126. 运算器的主要功能除了进行算术运算之外,还能进行BoA. 初等函数运算B.逻辑运算C.对鉛判断D.浮点运算127. 和内存储器柑比,外存储器的特点是BoA.容量大,速度快,成本低B.容量大,速度慢,成本低C.容量小,速度快,成本高D.容量小,速度快,成本低128. 某一 SRAM芯片,其容量为1024x8位,包括电源端和接地端,该芯片引出线的最小数 目应为DA. 13 B. 15 C. 18 D. 20129. 双端口存储器在B情况下会发生读/写冲突。A.左端口与右端口的地址码不同B.左、右端口的地址码相同C.左、右端口的数据码相同D.左、右端口的数据码不同130. 二地址指令中,操作数的物理位不会安排在coA.两个主存单元B. 一个主存单元和一个寄存器C.相联存储器D.两个寄存器131. 寄存器直接寻址方式中,操作数处在A_。A.寄存器B.主存单元C.堆栈D.程序计数器132. 位操作类指令的功能是_B 3A. 对CPU内部通用寄存器或主存某一单元任一位进行状态检测(0或1)B. 対CPU内部通用寄存器或主存某一单元任一位进行状态检测或强證C. 対CPU内部通用寄存器或主存某一单元任一位进行状态强置D. 进行移位操作133. 操作控制器的功能是D。A. 从主存収出一条指令B. 完成指令操作码译码C. 产生时序信号D. 从主存取出指令,完成指令操作码译码,并产生有关操作控制信号,以解释执行该指令134. CPU从主存取出一条指令并执行该指令的时间叫做B。A.机器周期B.指令周期C.时钟周期D.总线周期135. 异步控制當用于C中,作为其主要控制方式A.微型机中的CPU控制B.微程序控制器C.单总线结构计算机中访问主存与外围设备D.硬布线控制的CPU136. 从吞吐量來看,A最强。A.三总线系统B.单总线系统C.双总线系统137. 描述PCI总线中基本概念表述不正确的是BoA. HOST总线不仅连接主存,还可以连接多个CPUB. 以桥连接实现的PCI总线结构不允许多总线并行工作C. PCI总线体系中有三种桥,它们都是PCI设备D. 桥的作用可使所有的存収都按CPU的需耍出线在总线上138. CRT的颜色数为256色,则刷新存储器每个单元的字长是C。A. 256位 B. 16位 C. 8位 D. 7位139. 属于发生中断请求的条件的是BoA. 一次逻辑运算结束B.次DMA操作结束C. 一次算术运算结束D. 一条指令执行结束140. IEEE 1394的高速特性适合于新型高速硬盘和多媒休数据传送。它的数据传输率标准是C=A. 50M 位/S B. 500M 位/S C. 400M 位/S D. 300M 位/S141. 邮局把信件进行自动分拣,使用的计算机技术是DoA. 机器翻译B.白然语言理解C.机器证明D.模式识别142. 下列数中最大数为B_。A. ( 101001) 2B. (52) 8C. (13) 16 D. (101001) BCD143. 某机字长16位,定点表示,尾数15位,数符1位,则定点法原码整数农示的最大止数为 A_A. (215-1) 10B.(2151) 10C. (1-2-15) 10D. - (1-2-15) 10144. 算术/逻辑运算单元74181ALU可完成A_。A. 16种算术运算和16种逻辑运算功能B. 16种算术运算和8种逻辑运算功能C. 8种算术运算和16种逻辑运算功能D. 8种算术运算和8种逻辑运算功能145. 某计算机字长16位,其存储容量为2MB,若按半字编址,它的寻址范围是C_3A. 8M B. 4M C. 2MD. IM146. 磁盘存储器的等待吋间通常是指A_=A.磁盘旋转半周所需的吋间B.磁盘转2/3周所需时间C.磁盘转1/3周所需时间D.磁盘转一周所需吋间147. 下列有关存储器的描述中,不正确的是AoA. 多体交叉存储器主要解决扩充容量问题B. 访问存储器的请求是山CPU发出的C. cache与主存统一编址,即主存空间的某一部分属于cacheD. cache的功能全山硬件实现148. 殆用的虚拟存储器系统山B两级存储器组成,其中辅存是大量的磁衣面存储器。A.快存一主存B.主存一辅存C.通用寄存器一主存D.快存一辅存149. 寄存器间接寻址方式中,操作数处在C=A.通用寄存器B.程序计数器C.主存单元D.堆栈150. 逻辑右移指令执行的操作是A。A. 符号位填0,并顺次右移1位,最低位移至进位标志位B. 符号位不变,并顺次右移1位,最低位移至进位标志位C. 进位标志位移至符号位,顺次右移1位,最低位移至进位标志位D. 符号位填1,并顺次右移1位,最低位移至进位标志位151. 指令系统中采用不同寻址方式的目的主要是CoA. 实现存储器程序和程序控制B. 可以直接访问外存C. 缩短指令长度,扩大寻址空间,提高编程灵活性D. 提供扩展操作码的可能并降低指令译码难度152. CPU 包含_D_A. 运算器B.控制器C.运算器、控制器和主存储器D.运算器、控制器和cache153. 假设微操作控制信号用Cn來表示,指令操作码译码器输出用Im表示,节拍电位信号 用Mk表示,节扌“脉冲信号用Ti表示,状态反馈信息用Bj表示,则硬布线控制器的基本原 理可表示为D。A. Cn=f (Im, Ti) B. Cn=f (Im, Bj)C.Cn=f (Mk, Ti, Bj) D. Cn=f (Im, Mk, Ti, Bj)154. Ill于CPU内部的操作速度较快,而CPU访问一次主存所花的时间较长,因此机器周 期通常用B來规定。A. 主存中读取一个数据字的最长时间B. 主存中读取一个指令字的最短时间C. 主存中读収一个数据字的平均时间D. 主存中写入一个数据字的平均时间155. 多总线结构的计算机系统,采用A_方法,对提高系统的吞吐率最有效。A.多端口存储器B.提高主存的速度C. cache D.交叉编址多模块存储器156. 计算机使用总线结构的主要优点是便于实现积木化,同吋C_oA.减少信息传输量B.提高信息传输速度C.减少了信息传输线的条数D.减少了存储器占用时间157. 描述PCI总线中基本概念表述不正确的是B。A. PCI设备不一定是主设备B. PCI总线是一个与处理器有关的高速外围总线C. PCI总线的基本传输机制是猝发式传送D. 系统中允许有多条PCI总线15&带有处理器的设备一般称为A_设备。A.智能化B.交互式C.运程通信D.过程控制159. 中断向量地址是CoA.子程序入口地址B.中断服务例行程序入口地址C.中断服务例行程序入口地址的指示器D.中断返冋地址160. 并行I/O标准接口 SCSI中,一块适配器可以连接B台具有SCSI接口的设备。A. 6B. 715C. 8D. 9161. 2000年我国研制的神威号计算机的浮点运算速度达到每秒C亿次。A. 10000 B. 4080 C. 3840 D. 2840162. 目前大多数集成电路生产中,所采用的基本材料为BoA. 非品硅B.单品硅C.多品硅D.硫化镉163. 某机字长32位,其中数符1位,则定点報数表示的最小负数值为A。A. -(231-1) B. - (232-1) C.-231 D. -232164. 在机器数中,零的表示形式是唯一的。A. 原码和补码B.反码C.移码D.补码165. 多路开关是一种用來从n个数据源中选择CD数据送到一公共目的地的器件,英 功能实现述可用B來代替。A. 一个以上,与非门B. 一个,三态缓冲器C. n个,三态缓冲器D. n个以上,或非门166. 浮点运算器的描述中,止确的句子是BoA. 阶码部件可实现加、减、乘、除四种运算B. 阶码部件只进行阶码相加、相减和比较操作C. 阶码部件只进行阶码相加、相减操作D. 尾数部件只进行乘法和除法运算167. 模4交叉存储器有4个存储模块,它们有各白的C。A. 地址寄存器B. 地址寄存器和指令寄存器C. 地址寄存器和数据缓冲寄存器D. 地址寄存器、数据缓冲寄存器和指令寄存器168. 某机字长64位,存储器容量是32MB。若按半字编址,那么它的寻址范围是_D_。A. 64M B. 32M C. 16MD. 8M169. 双端口存储器之所以能髙速进行读/写,是因为采用CoA.新型器件B.流水技术C.两套相互独立的读写电路D.高速芯片170. 寄存器直接寻址方式中,寄存器中所存的是A0A. 操作数B. 存放操作数的主存单元的地址C. 存放操作数的寄存器的编号D. 存放操作数的主存甲元地址的地址171. 指令的寻址方式采用跳跃寻址方式时,可实现D_oA.堆栈寻址B.程序的条件转移C.程序的无条件转移D.程序的条件转移或无条件转移172. 下面描述RISC指令系统中基本概念不止确的句子是CoA. 选取使用频率高的一些简单指令,指令条数少B. 指令长度固定C. 指令格式种类多,寻址方式种类多D. 只有収数/存数指令访问存储器173. 同步控制是AoA. 山统一时序信号控制的方式B.所有指令执行时间都柑同的方式C.只适用于CPU控制的方式D.只适用于外围设备控制的方式174. Pentium CPU 是D。A. 16位微处理器B.准16位微处理器C. 32位微处理器D. 64位微处理器175. 在CPU中,暂存指令的寄存器是D=A.数据寄存器B.程序计数器C.状态条件寄存器D.指令寄存器176. 描述PCI总线基本概念中正确的句子是AaA. PCI总线的基本传输机制是猝发式传送B. PCI总线是一个与处理器有关的高速外围总线C. PCI设备一定是主设备E. 系统中允许只有一条PCI总线177. CPU的控制总线提供DoA.数据信号流B.所有存储器和I/O设备的时序信号及控制信号C.來0 I/O设备和存储器的响应信号D. B和C两项178. 软磁盘、硬磁盘、磁带机、光盘属于B设备。A.远程通信B.外存储器C.内存储器D.人机界面的I/O179. 在中断发生时,山硬件保护并更新程序计数器PC,而不山软件完成,主要是为 A_cA.能进入中断处理程序并能止确返冋原程序B节省内存C.使中断处理程序易于编制,不易出错D.提髙处理机速度180. 字符的编码,目前普遍采用的是D码。A. 16进制 B. 8进制 C. BCD D. ASCII181. 计算机问壯至今,不管怎样更新,依然保持“存储程序”的概念,最早提出这种概念的 是C_OA.帕斯卡B.巴贝奇C.冯诺依曼D.贝尔182. 下列数中最小的是D_oA. ( 10010011) 2B.(92) 16C.(227) 8 D. (143) 10183. 某机字长16位,其中1位符号位,15位农示尾数,若用定点小数表示,最小负小 数为B_oA. - (1-2-14) B.- (1-2-15) C.-(l-2-16) D.-(215-l)184. 运算器的主要功能是进行B_3A.算术运算B.算术运算与逻辑运算C.逻辑运算与初等函数运算D.算术运算、逻辑运算和初等函数运算185. 四片74181ALU和一片74182CLA器件相配合,具有传递功能。C_A.行波进位B.纽内行波进位,纽间先行进位C.纽.内先行进位,组间先行进位D.组内先行进位,组间行波进位186. 某RAM芯片,其存储容量为1024x16位,该芯片的地址线和数据线数目为D_oA. 20, 16 B. 20, 4C. 1024, 4 D. 10, 16187. 设寄存器位数为8位,机器采用补码形式(含一位符号位)。对应于十进制数38,寄存 器内为C_oA. (B8)16 B. (A6) 16 C. (DA)16D. (C8)16188. 磁盘存储器的记录方式采用C_oA.归零制B.不归零制C.改进调频制D.调相制189. EPROM 是指B_oA.随机读写存储器B.光擦可编程的只读存储器C.电榕可编程的只读存储器D.只读存储器190. 指出下面描述汇编语言特性的句子中概念上止确的句子A_。A. 对程序员的训练要求來说,需要硬件知识B. 汇编语言对机器的依赖性低C. 用汇编语言编制程序的难度比高级语言小D. 汇编语言编写的程序执行速度比高级语言慢191. 零地址运算指令在指令格式屮不给出操作数地址,因此它的操作数可以來6_C_oA.立即数和栈顶B.寄存器和栈顶C.栈顶和次栈顶D.寄存器和内存单元192. 指令系统中采用不同寻址方式的目的主要是D_oA. 可直接访问外存B. 提供扩展操作码并降低指令译码难度C. 实现存储程序和程序控制D. 缩短指令长度,扩大寻址空间,提高编程灵活性193. 下列关于微操作的描述止确的是A_oA. 同一 CPU周期中,可以并行执行的微操作叫相容性微操作B. 同一CPU周期中,不可以并行执行的微操作叫相容性微操作C. 同一CPU周期中,可以并行执行的微操作叫相斥性微操作D. 在不同的CPU周期,可以并行执行的微操作叫相斥性微操作194. 指令周期是指B_oA. CPU执行一条指令的时间B. 从主存収出一条指令加上执行这条指令的时间C. 时钟周期时间D. CPU从主存収岀一条指令的吋间195. 下而对计算机总线的描述中,确切完备的概念是D_oA. 地址信息、数据信息不能同时出现B. 地址信息与控制信息不能同时出现C. 数据信息与控制信息不能同时出现D. 两种信息源的代码不能在总线中同时传送196. 同步通信之所以比并步通信具有较高的传输频率是因为_D_oA.同步通信不需要应答信号且总线长度较短B. 同步通信用一个公共的时钟信号进行同步C. 同步通信中,各部件存取时间较接近D. 以上各项因素的综合结果197. 在以DMA方式传送数据过程中,由于没有破坏B_的内容,所以一旦数据传送完 毕,主机可以立即返冋原程序。A. 程序计数器B.程序计数器和寄存器C.指令寄存器D.非以上答案19&带有处理器的设备一般称为A_设备。A.智能化B.自动化C.过程控制D.交互式199. 一台计算机对n个数据源进行分时取数,然后分时处理。采集数据时,使用D_最 好。A.堆栈缓冲区B.个指针的单缓冲区C.两个指针的单缓冲区D.n个指针的n个缓冲区200. 周期挪用(窃収)方式帘用于B_中。A. 直接程序传送方式的输入/输出B. 育接内存存取方式的输入/输出C. 程序中断方式的输入/输出D. CPU的某寄存器与存储器之间的直接程序传送201. 计算机在过程控制应用时,控制单元必须使用的重要部件是D_oA.键盘B.CRTC.打印机D.数/模与模/数转换器202. 设x=0.1101,则x补为A_oA. 1.0011 B. 1.1101 C. 1.0010 D. 1110203. 下列数中最大的是A_oA. (100101) 2B. (44) 8C. (23) 16 D. (35) 10204. 用16位字长(其中1位符号位)表示定点整数时,所能表示的数值范围是_A_。A. 0W| N | 恣 151 B.OWI N| W2161C. owl N | $141 D. OWI N | 16205. 运算器的核心部分是D_。A.数据总线B.多路开关C.累加寄存器D.算术逻辑运算单元206. 某计算机字长32位,存储容量是8MB,若按双字编址,那么它的寻址范围是C_oA.256KB. 512KC. 1MD. 2M207. 主存储器和CPU之间增加cache的目的是_B_3A. 扩大主存储器的容量B. 解决CPU和主存之间的速度兀配问题C. 扩大CPU中通用寄存器的数量D. 既扩大主存储容量又扩大CPU通用寄存器数量208. 闪速存储器被称为B_oA.光盘B.固态盘C.硬盘D.软盘209. 采用虚拟存储器的主要目的是B_oA.提高主存储器的存取速度B.扩大主存储器的存储空间C.扩大外存储器的存储空间D.提高外存储器的存取速度210. 单地址指令中为了完成两个数的算术运算,除地址码指明的一个操作数外,另一个数常需采用_D_oA.立即寻址方式B.间接寻址方式C. 堆栈寻址方式D.隐含寻址方式211. 程序控制类指令的功能是B_3A.进行算术和逻辑运算B.改变程序执行的顺序C.进行CPU和I/O设备Z间的数据传送D. 进行主存与CPU之间的数据传送212. 多媒体CPU是指B_oA. 以时间并行性为原理构造的处理器B. 带有MMX技术的处理器,适合于图像处理C. 精简指令系统的处理器D. 拥有以上所有特点的处理器213. 微程序控制器屮,机器指令与微指令的关系是D_oA. 每一条机器指令山一条微指令来执行B. 一段机器指令纽成的程序可山一条微指令执行C. 一条微指令山若干条机器指令组成D. 每一条机器指令山一段用微指令编成的微程序来解释执行214. 硬布线控制器是一种B_oA. 用微程序技术设计的控制器B. 山门电路和触发器构成的复杂树形网络所形成的逻辑电路C. 用存储逻辑技术设计的控制器D. 用微程序技术和存储逻辑技术设

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论