数字电路试卷.doc_第1页
数字电路试卷.doc_第2页
数字电路试卷.doc_第3页
数字电路试卷.doc_第4页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

成都理工大学20082009学年第一学期数字电子技术基础试题大题一二三四五六七八九十总分成绩一、 填空题:(本大题共6个小题,10个空格,每空格2分,共20分)1、十进制数 53,对应8421BCD码 ,二进制数 ,十六进制数_2、逻辑函数的反函数为_,最小项之和的标准形式为_.3、OC门工作时,须外接_4、已知74系列门电路的标准参数为。则=_,=_。5、当双向移位寄存器74LS194的时,该移位寄存器处于_状态。6、边沿结构D触发器的特性方程为_。二、 选择题(每小题2分,共10分)1、下列哪一种门电路,不可以将其输出端并联使用( ) a 推拉式输出的TTL门电路 b OC门 c OD门 d 三态门2、以下哪种方法不能消除竞争冒险现象( )a 在输出端并接一个很小的滤波电容b 在电路中引入选通脉冲c 修改逻辑设计,增加冗余项d 减小电路的传输延迟时间3、当数值比较器CC14585用来比较两个四位二进制数时,其,分别接( ) a.0 0 1 b.0 1 1 c. 0 1 0 d. 0 0 04、如果将TTL与非门做非门使用,则多余端应做( )处理。a.全部接高电平或悬空。b.部分接高电平,部分接地。c.全部接地。d.部分悬空,部分接地。5、按各触发器的状态转换和CP分类的关系,计数器可分为( )计数器。a加法、减法和可逆 b 同步和异步 c 二进制、二十进制和循环码计数 d M进制三、 利用卡诺图法化简逻辑函数(本题6分)四、用3线8线译码器和必要的门电路实现逻辑函数(本体10分)五、下图所示的触发器电路,设初始状态,试画出Q和端波形。(本题8分)六、画出用74161的进位输出端C构成的12进制计数器的连线图。(本题10分)七、由555定时器构成的施密特触发器如图2(a)所示,试画出输出波形。(本题8分) 八、 试分析图所示电路的逻辑功能,写出逻辑函数式和真植表。(本题10分)九、 试用双向移位寄存器74LS194构成8位双向移位寄存器。(8分)

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论