数字逻辑实验报告.doc_第1页
数字逻辑实验报告.doc_第2页
数字逻辑实验报告.doc_第3页
数字逻辑实验报告.doc_第4页
数字逻辑实验报告.doc_第5页
已阅读5页,还剩3页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

数字逻辑实验报告湖南师范大学工程与设计学院数字逻辑实验报告专业:计算机科学与技术年级:2015级姓名:熊富豪学号:201530185016湖南师范大学工设院电子系二零一六年十二月目 录实验一3实验二4实验三5实验四6实验五7实验总结8- 2 -湖南师范大学职业技术学院(工学院)实验数据报告单实验课程: 数字逻辑 实验一 实验题目: 全加器设计 实验日期: 2016 年 12 月 28 日 专业:计算机科学与技术年级:2015级 姓名:熊富豪 学号:201530185016 同组人: 实验目的: 学会使用QuartusII软件,学会使用实验板 实验内容: 使用QUARTUS软件的下载功能,设计实现四位全加器 本实验学会使用QUARTUS软件的下载功能,实现四位全加器,将原理图粘贴如下:波形仿真文件粘贴如下: 指导老师签名: . 湖南师范大学职业技术学院(工学院)实验数据报告单实验课程:数字逻辑 实验二 实验题目: 编码及译码器的应用 实验日期: 2016 年 12 月 30 日 专业:计算机科学与技术年级:2015级 姓名:熊富豪 学号:201530185016 同组人: 实验目的:学会使用编码器及译码器来构成电路 实验内容:实现一位0-9的输入,在一位数码管上实现对应按钮的七段数码的显示 原理图粘贴如下:波形仿真文件粘贴如下:指导老师签名: . - 6 -湖南师范大学职业技术学院(工学院)实验数据报告单实验课程:数字逻辑 实验三 实验题目: 组合逻辑电路研究 实验日期: 2016 年 12 月 4 日 专业:计算机科学与技术年级:2015级 姓名:熊富豪 学号:201530185016 同组人: 实验目的:学习使用74LS283设计逻辑电路 实验内容:用4位全加器74LS283实现由8421BCD码到余3码的转换 电路图B实际电路运行后,对应的逻辑功能:8421BCD余3码8421BCD余3码8421BCD余3码0000001101000111100010110001010001011000100111000010010101101001 0011011001111010 实际电路运行后,对应的逻辑功能:A4A3A2A1B3B2B1B0数码显示A4A3A2A1B3B2B1B0数码显示000000110011010000110111000100110100010100111000001000110101011000111001001100110110011100111010指导老师签名: .湖南师范大学职业技术学院(工学院)实验数据报告单实验课程:数字逻辑 实验四 实验题目: 集成触发器 实验日期: 2016 年 12 月 4 日 专业:计算机科学与技术年级:2015级 姓名:熊富豪 学号:201530185016 同组人: 实验目的:学习用触发器和门电路设计时序电路,熟练掌握D触发器和JK触发器的特性, 能够灵活运用触发器和门电路。 实验内容:用双D触发器74LS74和与非门74LS00设计一个四位的广告流水灯异步时序电路 (时钟信号用1Hz的信号代替) 电路图B 实际电路运行后,对应的逻辑功能:时钟Q1Q2Q3Q40100010100000101000101000 指导老师签名: . 湖南师范大学职业技术学院(工学院)实验数据报告单实验课程:数字逻辑 实验五 实验题目: 集成触发器的应用 实验日期: 2016年 1 月 4 日 专业:计算机科学与技术年级:2015级 姓名:熊富豪 学号:201530185016 同组人: 实验目的: 学习用集成触发器设计时序电路。 实验内容:设计一个60进制计数器,用一个数码管显示,用四个二选一电路实现个位和十位的切换。 要求:设计一个60进制计数器,采用两级电路连续,一级是10进制,一级是6进制,采用74LS163,或是74LS160来实现,用一个数码管显示,用四个二选一电路实现个位和十位的切换。当按下按钮时,显示十位,当松开按钮时,显示个位。 电路图:B 功能说明: 此为一个60进制(显示BCD码0059)计数器,相当于数字钟的分计数器,每60分频计数为1。它主要应用了集成计数器的分频和级联功能,七段译码器的译码功能,数码管的显示功能。从逻辑上讲,它属于定时脉冲发生器的范围。当中采用74系列数字电路74LS298等4位2选1数据选择器(寄存器输出) ,并设定一个开关,控制个位、十位的输出。一个74LS160设为十进制计数器,一个74LS160设为六进制计数器,并采用级联功能,数码显示到数码管上。当按下轻触开关时,显示十位,并且十秒一个循环(即十位显示05,且每十秒进位一)。当没按下轻触开关时,数码管显示个位,每次从09循环输出。 指导老师签名: . 实验心得第一次做的数字逻辑实验是全加器,那时什么都还不太了解,听老师讲解完了之后也还不知道从何下手,看到前面的人都开始着手做了,心里很着急可就是毫无头绪老师说要复制一些文件辅助我们做实验(例如:实验报告模板、实验操作步骤、引脚等与实验有关的文件),还让我们先画原理图。这时,关于实验要做什么心里才有了一个模糊的框架。看到别人在拷贝文件自己又没有U盘只好等着借别人的用,当然在等的时候我也画完了全加器的原理图。第二次做的实验是编码及译码器的应用,相对于第一次的实验难上了好几个层次。而且之前记得的操作步骤现在几乎忘了,只能从零开始,看一眼操作步骤做一步。第三个实验要做的是用4位全加器74LS283实现由8421码到余3码的转换。这个实验虽然比第二个实验难一些,但是经过两次实验后我已经能较熟练的运用软件了,而且之前也把原理图大概画出来了,经过老师的讲解很快就准确的做好原理图,这次选择的电脑也运行得很快,又不用进行波形仿真的操作,一个小时没有就完成了,但是在等下载电路板和数据线这里花了大部分时间。这一次顺利的完成了实验!第四次实验旨在学习用触发器和门电路设计时序电路,熟练掌握D触发器和JK触发器的特性,能够灵活,实现用D触发器设计四位移位寄存器。现在的我已经熟练掌握了操作步骤了,也能较快的画出原理图,有了之前的经验,这次实验起来也没有之前那般困难了。实验五的目的是学习用集成触发器设计时序电路。实验是设计一个60进制计数器,用一个数码管显示,用四个二选一电路实现个位和十位的切换。最后结果就是如我所愿的将五个实验全部完成!实实在在的幸福感此刻还深深的感受着!不得不说只有努力后坚持下来了,才会成功!已

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论