




已阅读5页,还剩8页未读, 继续免费阅读
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
微机原理与接口技术学习包(复习资料)各章习题为作业题(答案全部要求手写)直接打印平时成绩无效一、选择题 18288在8086/8088组成的计算机中的作用是( )。 数据缓冲器 总线控制器 地址锁存器 提供系统时钟CLK2指令 MOV 0283HBXSI , AX 中目标操作数的寻址方式为( )。 寄存器寻址 基址变址相对寻址 基址寻址 变址寻址3某存储单元的段基址为3806H,段内偏移地址为2A48H,该存储单元的物理地址为( )。 4100H 3AA08H 3B008H 3AAA8H3806+2A48=3AAA8H4某存储器芯片有地址线13根,数据线8根、该存储器芯片的存储容量为( )。 15K8 32K256 8K8 32K85某存储器芯片容量为2K1bit、若用它组成16K8bit存储器组,所用芯片数以及用于组内寻址的地址线为( )。 32片、11根 64片、14根 8片、 14根 16片、8根6“ADD AX,BX+8”的源操作数在当前()。 堆栈段 数据段 代码段 程序段7 DMAC 8237具有( ) 。 八个独立通道 四个独立通道 二个独立通道 三个独立通道DMAC8237A的主要性能:1、有4个独立的DMA通道,每个通道都充许开放或禁止DMA请求,都可以独立控制自动预置方式。2、具有三种基本的传输方式:单字节传送、数据块传送、请求传送。3、具有存储器到存储器的传送功能4、具有正常时序和压缩时序两种基本时序。5、8257A级联可扩充任意个DMA通道。6、有两种优先管理方式:固定优先级和循环优先级。7、有较高的数据传输速率。8可编程并行接口8255A具有( ) 两个8位(A口、B口) 和两个4位(C口的高、低各4位) 并行输入输出端口。 两个8位(A口、C口) 和两个4位(B口的高、低各4位)并行输入输出端口。 两个8位(B口、C口) 和两个4位(A口的高、低各4位) 并行输入输出端口。 两个4位(A口、B口) 和一个8位(C口) 并行输入输出端口。98259分别有( )个 ICW和OCW。 2, 4 4, 2 4, 3 3, 48259A有3个操作命令字OCW1-OCW3,4个初始化命令字ICW1-ICW4。108255A有3种工作方式,能工作与工作方式2的口有( )。 A口和B口 B口和C口 B口 A口11.指令MOV AX,3070H中源操作数的寻址方式为(C )A.寄存器间接寻址B.立即寻址C.直接寻址D.变址寻址12.Reset信号有效后,8086CPU的启动地址(B )A.FFFFFhB.0FFFFhC.FFFF0hD.00000h13.在8086CPU的标志寄存器中,控制标志位占( A)A.3位B.9位C.4位D.16位14.堆栈的工作方式是(D )A.先进先出B.随机读写C.只能读出不能写入D.后进先出15.CPU与外设间数据传送的控制方式有(D )A.中断方式B.程序控制方式C.DMA方式D.以上三种都是16.设串行异步通信的数据格式是:1位停止位,7位数据位,1位校验位,1位起始位,若传输率为2400位/秒,则每秒传输的最大字符个数为(D )A.10个B.110个C.120个D.240个17.CPU与I/O设备间传送的信号有(D )A.控制信息B.状态信息C.数据信息D.以上三种都有18.若传送率为1200,波特率因子n=16,则收、发时钟(RxC.TxC)的频率为(B )A.1MHzB.19.2KHzC.20KHzD.2400Hz19.在DMA方式下,外设数据输入到内存的路径是(D )A.外设CPUDMAC内存B.外设DMAC内存C.外设存储器D.外设数据总线存储器20.8255A中即可以作数据输入、输出端口,又可提供控制信息、状态信号的端口是(C )A.B口B.A口C.C口D.以上三个端口均可以21.8251A的方式控制字(即模式字)的作用是(D )A.决定8251的数据格式B.决定8251的数据格式和传送方向C.决定8251何时收发D.以上都不对22.在数据传输率相同的情况下,同步字符串送的速度高于异步字符传输,其原因是(D )A.字符间无间隔B.双方通信同步C.发生错误的概率少D.附加位信息总量少23.采用高速缓存的目的是(C )A.提高主存速度B.提高总线传输率C.使CPU全速运行D.扩大可寻址空间24.CPU响应中断请求和响应DMA请求的本质区别是( C)A.程序控制B.需要CPU干预C.响应中断时CPU仍控制总线而响应DMA时,让出总线D.速度快25.用三片8259A级数是(B )A.24级B.22级C.23级D.21级26系统总线又称为_2_,这是指模块式微处理机机箱内的底版总线。1)主板总线 2)内总线 3)片内总线 4)局部总线2目前市场上出售的台式PC机中Pentium 4微处理器的主频一般为( 3)1) 0.5GHz左右 2)1GHz左右3)3GHz左右 4)5GHz以上27. .按诺依曼结构理论,下面哪个不是计算机组成部分:( 4)1) 运算器 2)控制器 3)打印机 4)复印机28程序设计人员不能直接使用的寄存器是_3_1) 通用寄存器 2)指令指针寄存器 3)标志寄存器 4)段寄存器29 Pentium微处理器的结构之所以称为超标量结构,是因为下面哪一种原因?( 2)1)Pentium微处理器不仅能进行32位运算,也能进行64位运算2)Pentium微处理器内部含有多条指令流水线和多个执行部件3)数据传输速度很快,每个总线周期最高能传送4个64位数据4)微处理器芯片内部集成的晶体管数超过100万个,功耗很大30在任何时刻,存储器中会有一个程序是现役的,每一个现役程序最多可以使用_4_ 3个段 4个段 5个段 6个段31Pentium微处理机配备了5个控制寄存器。其中没有定义,而供将来使用的是_1_1)CR1 2) CR2 3)CR3 4)CR432Pentium地址总线是32位的,它的内部数据总线的宽度是:( 3)1)16位 2)32位 3)64位 4)36位33Pentium的寄存器可分为浮点寄存器、系统级寄存器等_3_大类。1)2 2) 3 3) 4 4) 534属于系统级寄存器的是_1_。1) 系统地址寄存器和控制寄存器 2) 通用寄存器和系统地址寄存器3) 通用寄存器和控制寄存器 4) 系统地址寄存器和段寄存器 35. 下面是关于CPU与 Cache 之间关系的描述,其中正确的一条描述是:( 1 )1)Cache中存放的是主存储器中一部分信息的映像2)用户可以直接访问Cache3)片内Cache要比二级Cache的容量大得多4)二级Cache要比片内Cache的速度快得多36. 在保护方式下,段寄存器内存放的是_2_。1) 段基址2) 段选择符 3) 段描述符4) 段描述符表基址13. 通常,人们把用符号表示计算机指令的语言称为 (2)1) 机器语言2) 汇编语言3) 模拟语言4) 仿真语言37. Pentium系统之所以为超标量计算机是因为采用了_1_。1) 并行流水线结构2) 数据与指令分离的Cache结构3) 转移预测技术4 ) 提高了时钟频率38Pentium系统内约定,一个字的宽度是_2_。1) 1字节2) 2字节3) 4字节4) 8字节39Pentium用来作为堆栈指针的寄存器是:( 3 )1)EIP寄存器2)EBP 寄存器3)ESP寄存器4)EDI寄存器40Pentium微处理机可访问的物理存储器的范围是_1_。1) 4GB 2) 64TB 3) 4MB 4) 16GB41存储管理是由分段存储管理和_3_组成。1)分段部件 2)分页部件 3)分页存储管理 4)虚拟管理42 Pentium微处理机的分页存储管理系统把页的大小定义成_3_。1) 16KB 2) 4MB 3)4KB 4) 4GB43经分段存储管理部件分段之后生成的线性地址由_3_与12位偏移量组成。1) 段地址寄存器和10位页目录索引 2) 段描述符表和10位页表索引3) 10位页目录索引和10位页表索引 4) 10位页表索引和虚拟地址44段选择符(段寄存器)中请求特权级字段共_2_位。1)1位 2) 2位 3) 3位 4) 4位45多段存储管理方式中,每一个程序都拥有它自己的_1_,以及多种属于它自己的存储器段。1) 段描述符 2) 段选择符 3) 段选择符和段描述符 4) 段描述符寄存器46符合汇编语言变量命名规则的变量名是_4_。1) MOV 2) CX 3)DATA 4)LPT147 Pentium微处理机是2微处理机1)16位。2)32位。3)64位。4)准64位。48Pentium 微处理机配置的超标量执行机构允许( 2 )以并行方式执行。1)一条指令2)两条指令3)三条指令4)四条指令49Pentium标志寄存器上各标志位信息反映的是( 2 )。1)寄存器堆栈中每一寄存器中的内容。2)Pentium微处理机的状态信息。3)Cache操作信息。4)存储器状态信息。50当前,在Pentium机中,常用来在系统中的各部件之间进行高速数据传输操作的系统总线是:(3 )1)ISA 2)EISA 3)PCI 4)VESA51下面关于微处理器的叙述中,错误的是( 1 )1)微处理器是用单片超大规模集成电路制成的具有运算和控制功能的处理器2)一台计算机的CPU可能由1个、2个或多个微处理器组成3)日常使用的PC机只有一个微处理器,它就是中央处理器4)目前巨型计算机的CPU也由微处理器组成52Pentium机中的寄存器、Cache、主存储器及辅存储器,其存取速度从高到低的顺序是:( 3 ) 1) 主存储器, Cache,寄存器,辅存 2)快存,主存储器,寄存器,辅存 3) 寄存器, Cache,主存储器,辅存 4)寄存器,主存储器,Cache,辅存53用MB(兆字节)作为PC机主存容量的计量单位,这里1MB等于多少字节?( 2) 1) 210 2) 220 3) 230 4) 240 31Pentium 微处理器在保护模式下对存储器进行访问时,段寄存器提供的是(1 ) 1) 段选择符 2) 段基址 3) 段描述符 4) 偏移地址54下面是关于PCI总线的叙述,其中错误的是( 3 ) 1) PCI支持即插即用功能 2) PCI的地址线与数据线是复用的 3) PCI总线是一个16位宽的总线 4) PCI是一种独立于处理器的总线标准,可以支持多种处理器55Pentium微处理器在实施分页存储管理时,其最小页面的大小是(2 ) 1) 256B 2) 4KB 3) 1MB 4) 4MB 34下面关于总线的叙述中,错误的是( 3 ) 1) 总线的位宽指的是总线能同时传送的数据位数 2)总线标准是指总线传送信息时应遵守的一些协议与规范 3) Pentium机中的PCI总线不支持成组传送方式 4) 总线的宽带是指每秒钟总线上可传送的数据量二、判断题 1数据总线是单向总线。(错)双向总线。2RAM是指只读存储器(错 )RAM随机访问存储器。ROM只读存储器3CPU与外界交换信息的方式有两种:同步通信和异步通信。(对 )48259A具有8级优先权控制,通过级联可扩展至64级优先权控制。(对)5CPU的发展经历了4代,第三代用的是半导体管。(错 )集成电路。6. Pentium系统属于RISC类微处理机。()7. RISC类的微处理机,为了减少访问内存的次数而增加寄存器的数目。()8.Pentium数据寄存器可以存放8、16、32位二进制数据。()9. Pentium系统的段寄存器为32位寄存器。()10. Pentium的V流水线和U流水线都可执行任何指令。()11. 对一个段进行访问,必须将这个段的描述符装入到段寄存器中。( )12. Pentium段描述符是由8个字节共64个二进制位组成。()13. Pentium分段用于程序保护,分页用于把程序映射到大小固定的虚拟页上。()14.Pentium在进行分页转换中,页目录项的高20位页框地址是与物理存储器中的物理页是相对应的。()15.线性地址是同一标准的不分段的地址空间内的32位地址。()16.利用索引字段可以从拥有210个段描述符的段描述符表中选出任何一个段描述符。()17.Cache的命中率是指命中Cache的次数与访问Cache的次数之比。()18.当程序有高度的顺序性时,Cache更为有效。()19.Pentium处理机是32位微处理机,因此其内部数据总线是32位的。()20.RISC类微处理机采用大量通用寄存器,从根本上提高了CPU的运算速度,尤其适于在多任务处理的环境。()21.系统地址寄存器只能在保护方式下使用,所以又称其为保护方式寄存器。()22.异常是指微处理机检测到的异常情况,异常又进一步地划分为故障,自陷和异常终止三种。()23.运算器是存储信息的部件,是寄存器的一种。()24.通常,微处理机的控制部件是由程序计数器、指令寄存器、指令译码器、时序部件等组成。()25.Pentium微处理机配备有5个32位的控制寄存器:CR0、CR1、CR2、CR3、CR4。保存着跟任务有关的适合于所有任务的机器状态。()三、填空题 1标志寄存器FR中下列标志位的名称以及为0和1时代表的意义分别为: CF :( 进位标志位;0:无进位 1:有进位); IF :(中断允许标志位;0:屏蔽外部的可屏蔽的中断请求;1:允许接受外部的可屏蔽的中断请求);2物理地址是指(存储器的实际地址,一个存储单元的物理地址是惟一);3微机中的ROM是( 只读存储器)。5. CPU与接口之间传送信息的方式一般有四种,即: ( 无条件 )、( 查询式 )、( 中断方式 )、( DMA方式 )。6. 8086/8088 从总的说来有(内部)、(外部)两种中断。7总线根据其所处的位置不同,可以分为(片内总线)、(片总线)、(内总线)、(外总线)。8半导体存储器从使用功能上来说,可分为两类:(随机存取存储器RAM)和(只读存储器ROM)。98253一个芯片上有(3)个独立的16位计数器通道,每个通道有(6)种工作方式。10MOV AX,1234H中源操作数所使用的寻址方式为:(立即数寻址方式),MOV ES,AX源操作数所采用的寻址方式:(寄存器寻址方式)。11.微型计算机由_运算器,控制器,存储器,I/O接口_四部分组成。12.8086CPU的9个标志位中,属状态标志的有CF、AF、ZF、OF、SF。13.总线周期是指_CPU对存储器进行一次读或写操作所用的时间_。14.当CPU与外设通信、外设由于速度慢而没有准备好时时,CPU便进入等待状态(Tw)。15.当一个系统中包含的外设接口较多时,数据总线上需要有数据收发器以增强驱动能力。16.Reset信号到来后,8086CPU的特征是除CS外所有寄存器清零、CPU从0FFFFFH开始执行命令。17.总线读操作是指CPU读外设或存储器。18.软件中断服务程序的入口地址是由中断向量表产生的。19.串行通信数据传送的方向有单工、半双工、全双工三种。20.DMA控制器的基本组成包括时序与控制逻辑、优先级编码电路、数据和地址缓冲期组、命令控制逻辑、内部寄存器组。21.对8251A初始化时必须按照先方式字后命令字的次序进行。四、名词解释(每小题3分,共15分)1.CacheCACHE是处于CPU和主存之间的特殊SRAM芯片,目的是为了使CPU全速运行,减少由于DRAM运行速度慢而引起的CPU资源浪费。2.总线主模块总线主模块是指当数据传送方式为DMA方式时,如DMA控制器取得总线权,则总线不受CPU的控制3.全双工全双工是指数据接收发送使用两根独立的数据线进行传输,在同一时刻既可以同时发送和接受数据。4.堆栈堆栈是在内存中开辟出来的一段用于暂存数据的空间,将暂时不用而以后可能用到的数据存放到堆栈,最主要特点是遵循“后进先出”的原则。5、标号:可执行指令语句的符号地址。 6、总线:是指传递信息的一组公用线。 7、指令周期:执行一条指令所需的时间。 8、微处理器:负责对系统的各个部件进行统一处理和控制的芯片。 9、汇编语言程序:用汇编语言所编写的程序。 10、变量:通常是指存放数据的存储器单元的符号地址,它在除代码段以外的其他段中定义,可以用做指令的操作数。 11、指令系统:计算机能够执行全部命令的集合。 12、机器周期:一个机器周期是CPU 通过总线与存储器或外部设备进行一次数据传输所需的时间。 13、存储器:就是存放程序和数据的部件。 五、简答题1、试述CPU执行程序的操作过程? 答:总线接口部件由CS,IP的内容形成20位物理地址,取出指令。将取出指令存放到指令队列中。执行部件在队首取出指令,并执行。当指令队列已满,总线接口部件进入空闲状态。在执行转移指令时,队列清空。2、说明的指令周期、总线周期和时钟周期
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 2025至2030年中国UV-CTP版材行业市场深度研究及发展趋势预测报告
- 解析卷-人教版8年级数学上册《全等三角形》专题训练试题(解析版)
- 解析卷-重庆市彭水一中7年级数学下册第四章三角形定向攻克试题(含解析)
- 2025年企业信用担保服务合同样本
- 2025年度食堂员工培训与职业发展服务协议
- 2025版安防设备采购、安装与监控体系合同
- 2025年肉禽养殖废弃物资源化利用合同范本
- 2025版三人共同开发新能源技术的合伙协议书
- 2025房地产经纪行业数字化转型与智慧服务合同
- 2025年度酒店餐饮市场推广活动资金引进居间服务合同
- 2025-2026年秋季第一学期学校“蒲公英”广播稿(22周):第1周 从烽火岁月里“穿越”来的青春答案
- 2025下半年系统集成项目管理师考试真题及答案
- 急性结石型胆囊炎
- 无菌物品有效期课件
- 新媒体礼仪知识培训总结
- 2025 年小升初成都市初一新生分班考试语文试卷(带答案解析)-(部编版)
- 护理事业十五五发展规划(2026-2030年)
- 重庆市七校联盟2024-2025学年高一下学期期末考试物理试卷(含解析)
- 2024年河北科技师范学院招聘真题
- 2025版网络直播临时促销员劳务合同
- 培训班校长述职报告课件
评论
0/150
提交评论