计算机组成原理.doc_第1页
计算机组成原理.doc_第2页
计算机组成原理.doc_第3页
计算机组成原理.doc_第4页
计算机组成原理.doc_第5页
已阅读5页,还剩6页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

精品文档题型:一、填空题(每空2分,共20分)1. 为了能实现按地址访问的方式,主存中必须配置两个寄存器MAR和MDR。其中MAR是存储器地址寄存器寄存器用来存放欲访问的存储单元的地址,MDR是 存储器数据寄存器 。2. 计算机的更新换代,主要集中体现在组成计算机的基本电路的电子元件上。3. 总线按连接部件的不同,可以分为片内总线、系统总线和通信总线。其中,系统总线是指CPU、主存、I/O设备各大部件之间的信息传输线。4. 系统总线按传输信息的不同,可以分为:数据总线、控制总线、地址总线三类。5. 总线通信控制有四种方式,分别为:同步通信、异步通信、半同步通信、分离式通信。6. 完成一次总线操作的时间称为总线周期,可分为申请分配阶段、寻址阶段、传数阶段、结束阶段四个阶段。7. 异步通信的应答方式可分为不互锁、半互锁和全互锁三种类型8. 在存储系统层次结构中,缓存主存层次主要解决的问题是 CPU和主存速度不匹配的问题。主存辅存层次主要解决的问题是存储系统的容量问题。9. 动态RAM中,刷新是按行进行的。刷新方式有三种方式,即:集中刷新、分散刷新和异步刷新。10. 存储容量的扩展方法中,字扩展是指增加存储器字的数量, 位扩展 是指增加存储字长。11. 由主存地址映射到Cache地址称为地址映射。地址映射的方法主要有直接映射、全相联映射、组相联映射。12. 一般中断服务程序的流程分四大部分:保护现场、中断服务、恢复现场和中断返回。13. 把符号“数字化”的数称为机器数。机器数主要有原码、反码、补码和移码。14. 已知x补=1.1001,则x原=1.0111。已知x补=0,1111,则x原= 0.1111 。15. 指令寻址分为顺序寻址和跳跃寻址两种。16. 指令是由操作码和地址码两部分组成的。1. 电子计算机的算术逻辑单元、控制单元及主存储器合称为 C 。ACPU BALU C主机 DACC2. 用以指定待执行指令所在地址的是 C 。A指令寄存器 B数据计数器 C程序计数器 D累加器3. 存放欲执行指令的寄存器是 D 。AMAR BPC CMDR DIR4. “容量为640K存储器”是指 D 。A640103字节的存储器 B640103位的存储器C640210位的存储器 D640210字节的存储器5. 微型计算机的发展通常以 D 为技术标志。A操作系统B磁盘 C软件D微处理器6. 邮局对信件进行自动分拣,使用的计算机技术是 C 。A机器翻译 B自然语言理解C模式识别 D网络通信7. “总线忙”信号的建立者是 a 。A获得总线控制权的设备B发出“总线请求”信号的设备C总线控制器DCPU8. 总线的异步通信方式 A 。A不采用时钟信号,只采用握手信号B采用时钟信号,不采用握手信号C既不采用时钟信号,又不采用握手信号D既采用时钟信号,又采用握手信号9. 在计数器定时查询方式下,若每次计数从上一次计数的终止点开始,则 B 。A设备号小的优先级高B每个设备使用总线的机会相等C设备号大的优先级高D不能确定优先级的高低10. 在独立请求方式下,若有N个设备,则 B 。A有一个总线请求信号和一个总线响应信号B有N个总线请求信号和N个总线响应信号C有一个总线请求信号和N个总线响应信号D只有一条总线请求信号11. 总线的半同步通信方式 A 。A不采用时钟信号,只采用握手信号B采用时钟信号,不采用握手信号C既采用时钟信号,又采用握手信号D既不采用时钟信号,又不采用握手信号12. 在各种异步通信方式中,速度最快的是 C 。A全互锁 B半互锁C不互锁 D不能确定13. 所谓三种线结构的计算机是指 B 。A地址线、数据线和控制线三组传输线BI/O总线、主存总线和DMA总线三组传输线CI/O总线、主存总线和系统总线三组传输线DI/O总线、数据线和控制线三组传输线14. 在存储器芯片中,地址译码采用双译码方式(重合法)是为了 D 。A扩大寻址范围B减少存储单元数目C增加存储单元数目D减少存储单元选通线数目15. 在链式查询方式下,若有N个设备,则 C 。A有N条总线请求线B有N/2条总线请求线C只有一条总线请求线D无法确定有几条总线请求线16. 以下器件中存取速度最快的是 C 。ACacheB主存C寄存器 D磁盘17. 在存储器分层体系结构中,存储器从速度最快到最慢的排列顺序是 D 。A寄存器主存Cache辅存B寄存器主存辅存CacheC寄存器Cache辅存主存D寄存器Cache主存辅存18. 静态半导体存储器SRAM指 C 。A在工作过程中,存储内容保持不变B在断电后信息仍能维持不变C不需要动态刷新D芯片内部有自动刷新逻辑19. 某SRAM芯片,其存储容量为16K32位,其地址线和数据线的总数和是 D 。A32 B48C18 D4620. 某SRAM芯片,其存储容量为5128位,包括电源端和接地线,该芯片引出线的数目应该为 D 。A23B25C50D1921. CPU响应中断的时间是 A 。A一条指令执行结束B外设提出中断C取指周期结束D指令执行过程中22. 某机器字长8位,采用补码形式(其中1位为符号位),则机器数所能表示的范围是 B 。A-127+127 B-128+127C-127+128D-128+12823. 十进制数20,转换成机器字长为8的二进制补码时,下列表示形式正确的是 B 。A10100B0,0010100,C0,1010000D0,110110024. 两个十六进制数95和33相加,得 C 。A(128)16B(D8)16C(C8)16D以上都不对25. 在浮点机中,判断补码规格化形式的原则是 C 。A尾数的第一数位为1,数符任意B尾数的符号位与第一数位相同C尾数的符号位与第一数位不同D阶符与数符不同26. 下列数中最小的数为 D 。A(52)O B(101001)BC(2A)H D(40)D27. 设机器数字长8位(含1位符号位),若机器数BAH为原码,则算术左移一位得 B 。AB4H BF4HCBAH DB5H28. 在原码加减交替除法中,余数大于0,上商“1”,下一步做的运算是 D 。A加上除数B加上除数的绝对值C减去除数D减去除数的绝对值29. 在浮点机中,下列说法下确的是 D 。A尾数的第一数位为1时,即为规格化形式B尾数的第一数位与数符不同时,即为规格化形式C尾数的第一数位为0时,即为规格化形式D不同的机器数有不同的规格化形式30. 指令周期是 C 。ACPU执行一条指令的时间BCPU从主存取出一条指令的时间CCPU从主存取出一条指令加上执行这条指令的时间D不能确定1. 计算机由运算器、控制器、存储器、输入设备、输出设备五大部件组成,简述它们的作用。运算器用来完成算术运算和逻辑运算,并将运算的中间结果暂存在运算器内。存储器用来存放数据和程序。控制器用来控制、指挥程序和数据的输入、运行以及处理运算结果。输入设备用来将人们熟悉的信息形式转换为机器能识别的信息形式。输出设备可将机器运算结果转换为人们熟悉的信息形式。2. 冯诺依曼计算机的特点是什么?1)计算机由运算器,存储器,控制器,输入设备和输出设备五大部件组成、2)指令和数据以同等地位存放与存储器内,并可按地址寻访。3)指令和数据均采用二进制4)指令由操作吗和地址码组成5)指令在存储器内按顺序存放6)机器以运算器为中心。3. 常见的集中式总线控制有几种,各有何特点。1) 链式查询这种方式的特点是:只需很少几根线就能按一定有限次序实现总线控制,并且绘本容易扩充设备,但对电路故障很敏感,且优先级别低的设备可能很难获得请求2) 计数器定时查询这种方式对电路故障不如链式查询方式敏感,但增加了控制线(设备地址)数,控制也较复杂。3) 独立请求方式响应速度快,优先次序控制灵活(通过程序改变),但控制线数量多,总线控制更复杂。4. 总线通信控制主要解决什么问题?它有哪四种方式? 总线通信控制主要解决通信双方如何获知传输开始和传输结束,以及通信双方如何协调如何配合。通常用四种方式:同步通信、异步通信、半同步通信和分离式通信。5. 一次中断处理过程可以归纳为五步,分别是什么?可将一次中断处理过程简单地归纳为中断请求、中断判优、中断响应、中断服务和中断返回五个阶段。6. DMA(直接存储器存取)有何特点?1) DMA方式靠硬件传送。2) DMA方式可在指令周期内的任一存取周期结束时响应。3) DMA没有处理异常事件的能力4) DMA方式不中断现行程序,无须保护现场。5) DMA的优先级较高1. 在异步串行传送系统中,字符格式为:1个起始位、7个数据位、1个校验位、2个终止位。若要求每秒传送150个字符,求传送的波特率和比特率。2. 设总线的时钟频率为8MHz,一个总线周期等于一个时钟周期。如果一个总线周期中并行传送32位数据,试问总线的带宽是多少? 3. 设主存容量为2M16位,Cache容量为8K16位,块长为8个16位的字,访存地址为字地址。试问主存地址为几位,Cache有多少块,并画出直接映射方式下,主存的地址格式。4. 设 A = 0.1011,B = 0.0101,求 A + B补,并说明有无溢出。5. 设主存容量为512K16位,Cache容量为4K16位,块长为4个16位的字,访存地址为字地址。试问主存和Cache的地址各为几位,并画出直接映射方式下,主存的地址格式。6. 设 x = 0.1110,y = 0.1101,用原码一位乘计算求x y原。假设用lK8位/片的存储芯片构成4K8位的存储器,CPU引出的地址线为A15(高)A0(低)。(1)需要几片这种存储芯片?(2)存储器共需要几位地址?是哪几位地址线?(3)加至各芯

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论