




已阅读5页,还剩1页未读, 继续免费阅读
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
放眼现今的网络、安全、无线及存储应用系统,对于最高性能及最低功耗的优质处理器需求持续升高。Cavium Netowrks公司的OCTEON家族处理器经过高度优化,相当适合control-plane、data-plane应用或两者的混合,以优异性能提供网络、安全、无线及存储等应用最佳的选择。OCTEON和OCTEON Plus处理器已被大多数的网通OEM厂所使用,凭借低成本以及低功耗等优势带来市场最领先的性能。OCTEON处理器介绍OCTEON系列产品包括了三代且软件完全兼容、高度集成的多内核处理器:OCTEON (CN3XXX)、OCTEON Plus (CN5XXX)及OCTEON II (CN6XXX)。这些处理器在优化之下提供了高性能、高带宽以及低功耗。OCTEON处理器可应用于control-plan、data-plan或是两者的混合。OCTEON处理器提供了最佳的解决方案,包含智能网络、无线和100Mbps到40Gbps的存储应用。OCTEON全系列产品都共享相同的架构,使得全系列处理器软件都能兼容。OCTEON处理器的区别基于下列几项: cnMIPS的内核数目 内核频率及internal interconnect I/O接口的种类和数目 硬件加速器的种类和数目 高速缓存的容量以及结合性每个OCTEON产品都提供一组功能组(feature set),让应用目标能有最好的功能和性能。编写好的软件可应用在不同的型号,只要它们有相同的功能(feature)。OCTEON系列处理器特色OCTEON系列处理器的特色如下所示: Custom-designed dual issue MIPS64 release 2cores,伴随着Cavium Netowrks创新的指令以提高性能 1到32内核的处理器提供最广泛的性能、功耗以及价格的选择性,同时提供全面的软件兼容性 内置的硬件加速器大幅提升应用上的性能、负载平衡以及同步处理 有着DMA引擎的高速内部连结,优化了OCTEON处理器的数据流量 集成的I/O接口和内存控制器能减少BOM成本及缩小产品的设计 简明的软件架构基于标准的C/C+编码,GNU toolchains,业界标准的操作系统,及optimized software stacks因为有了硬件加速器、灵活的软件架构、标准的MIPS64、toolchains、Packet-linked locks、scaling support和操作系统,使得软件开发的复杂性缩至最小OCTEON处理器的优点 内置了硬件加速器 每个内核专属的加解密处理器 芯片上各单元的内部连结 Cavium Networks特有的专属指令集 阶梯式的高速缓存OCTEON系列产品目标应用OCTEON处理器被使用在各式各样的OEM设备。例如: 路由器 交换器 集成式管理器 内容感知交换器 应用感知网关器 三合一宽带网关器 无线网络存取集成设备 基站 内核网络设备 存储网络设备, 存储系统 服务器及智能网卡OCTEON系列产品主要特色OCTEON系列产品主要特色简述如下:32个内核,速度达1.5 GHzOCTEON家族的多内核处理器最多支持到32个cnMIPS内核,其速度从300MHz到1.5GHz。 OCTEON和OCTEON Plus的产品支持1到16个内核,速度从300MHz到800MHz OCTEON II的产品最多可至32内核,速度高达1.5GHz硬件加速单元器-多重的硬件加速器内建在每个OCTEON处理器。这些硬件加速器减轻了内核的负载,降低软件开发的费用和复杂度。这些加速器包括了打包处理加速器、加解密处理加速器、应用程序加速器、特制化的加速器。专用的DMA引擎专用的DMA引擎让每一个硬件加速器都有存取内存的功能。某些型号的处理器提供了额外的存储器到PCI PCIe/PCI/PCI-X DMA引擎。高速互连硬件单元和内核是高速互连的。这些互相连结在与内核同样的频率下工作。每个内部连结是由多个总线偕同流水线操作技术以及复杂的硬件调停逻辑所组成的。总线的带宽和布置经过了最优化,使得数据传输更有效率,也消除潜在的瓶颈。有些OCTEON II的型号含有cross-bar hyper-connect的技术使其内核数可达32或更多。业界标准的开发工具和操作系统业界标准的开发工具(GCC, GDB)和操作系统(包括SMP Linux)都已被用在OCTEON处理器的内核、硬件加速器、以及Cavium Networks-specific说明书。使用者可以方便地编写C/C+程序,并且可以继续沿用现有的软件。在MISP64和MIPS32 ISA架构下编写的软件都可以延续使用。灵活的软件架构因OCTEON有良好的硬件架构,使其在软件设计上非常的灵活,包括当需要更多性能时聚集内核运算能力。常见的配置是data-plane加上control-plane。在这种配置中,一组内核运行data-plane应用,另一组内核运行SMP Linux或其它通用的操作系统提供control-plane功能。如果需要的话,可以将任意内核加至data-plane,以获得线性的性能增强。新型的软件开发因为有了硬件加速器、灵活的软件架构、标准的MIPS64 ISA、业界标准的toolchains和操作系统,软件开发的复杂度被缩至最小。Cavium Networks提供了软件开发套件(SDK)。该SDK包括了GNU C/C+编译器和其它开发工具、C语言的APIs、一个简单的执行器,它可以在没有任何操作系统下执行代码、以及Cavium Networks SMP Linux。Cavium Networks还提供可选配的软件组合以支持更复杂的功能。打包管理加速器打包的传送与接收是由可配置型软件的打包管理加速器所自动控制的。加速的项目包含: 打包数据缓冲器自动配置与释放 Layer-2至layer-4打包表头解析,例外检查以及checksum的计算 可达七组支持VLAN stacking的打包流向分类 进入处理器的打包数据自动存储于L2/DRAM 打包的顺序和排序由硬件自动管理,不需要软件做特别的锁定 打包数据的传送由硬件加速器来管理TCP/UDP加速器TCP/UDP的加速功能包括: 打包管理的加速 收到打包时自动检查表头 传送时自动产生TCP/UDP checksum Timer单元有效支持TCP重送的实现每个内核硬件加速安全算法*可选配的内核安全引擎加速了共通的安全算法。(请参阅HRM的完整硬件加速算法列表)在下面的列表中,两个星号(*)表示该安全算法只存在特定的安全引擎中。OCTEON的硬件加速安全算法包括: 强大的乘法累加单元可快速处理RSA和Diffie-Hellman运算所需要的模指数运算 Security hash算法: MD5, SHA-1, SHA-224, SHA-256,SHA-384, and SHA-512, AES XCBC, HMAC Symmetric cryptographic算法: - 3DES and DES in ECB and CBC modes - AES in CBC, ECB, CTR, LRW, ICM, XTS,GCM, and CCM modes - RC4 - KASUMI* (OCTEON Plus, OCTEON II) - SNOW 3G* (OCTEON II) - SMS4* (OCTEON II) Asymmetric key operations: - RSA, DSA, DH TKIP Operations: TKIP Galois field multiplication (可同时用于像SNOW3G的安全性以及RAID计算)每个内核CRC引擎每个内核的CRC引擎加速产生了CRC: 硬件CRC计算(最多到32位):例如加速AAL2协议处理的CRC10以及加速AAL5协议处理的CRC32 CRC硬件同时也可以加速ROHC(Robust Header Compression)协议处理以及iSCSI checksum的计算和验证FIPS认证支持其它的特色使得高级FIPS (Federal Information Processing Standards)的认证更容易,包括: NIST-认证过的算法 安全密码硬件装置RNG(Random Number Generator)。此装置被设计为处理即将到来的FIPS标准 为了安全金钥而设的片上内存安全*,此内存无法通过I/O接口存取 特别设置的管脚以消除所有存储的金钥 受限制的PCI主机接入存储应用加速存储应用的加速包括: RAID引擎*:RAID5及RAID6的RAID/XOR加速 每个内核专属的安全引擎* Galois field乘法(包含在每个内核的安全加速)同样可用于RAID计算 De-duplication加速其它架构上的特色包括了下列清单: MIPS64发布2整数ISA 额外的Cavium Networks特有专属指令集加强了MIPS内核以创造cnMIPS内核。这些特有的指令大部分都是由C/C+所自动产生的 Dual-issue ALU与额外的安全加速协处理器单元。结合了两个指令与额外的安全单元,在一个周期内,两个以上的运算是有可能同时被执行的 阶梯式高速缓存包括: - L2快取与EEC保护,范围从256KB至2MB(OCTEON II:最多可达4MB),由内核与I/O子系统共享 - L1指令快取(Icache)与奇偶保护,每内核32KB(OCTEON II:最多可达37KB) - L1数据快取(Dcache)与奇偶保护,每内核8KB至16KB(OCTEON II:最多可达32KB) 32-entry至64-entry的TLB(OCTEON II:最多可有128-entry)支持: - 可变的页大小从4KB至256MB - 读取和执行抑制了每页选择(用于防止溢位攻击和恶意代码) 内存的选项包括: - DDR2从DDR2-400至DDR2-800(OCTEON与OCTEON Plus) - DDR3最高可达DDR3-1600(OCTEON II) 每个内核的写入缓冲器与aggressive写入相结合,限制内存的写入次数以减少不必要的总线传输 业界标准的I/O接口:XAUI*, SPI-4.2*, PCIe*, PCI/PCI-X*, SGMII*,RGMII*, GMII*, MII*, (OCTEON II:serial RapidIO* (sRIO), and Interlaken*) 支持NOR及NAND*内存 从NOR内存启动(CN52XX支持从NAND启动) Misc I/O包括:UARTs, USB 2.0* (包含PHY),TDM/PCM*, TWSI, SMI/MDIO, MII*, Boot Bus,GPIOs, LEDs PCIE/PCI/PCI
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 快速晋升渠道开发:营销主管面试问题及答案精 编系列
- 科技巨头求职首选:国金AI面试题库精 编与解答案例
- 2026届山西省太原市育英中学化学高一第一学期期中教学质量检测模拟试题含解析
- 设备技术专家面试必 备:面试题库精 编与解析
- 2026届来宾市重点中学化学高一上期末联考试题含解析
- 同城生活圈发展模式解析
- 如何选择降糖药物
- 河南省新乡市第七中学2026届高二化学第一学期期末学业水平测试试题含答案
- 学校账务处理讲解
- 扫描隧道显微技术
- 2025年静宁县城区学校选调教师考试笔试试卷【附答案】
- 2025年乒乓球二级裁判考试题及答案
- 2025年乐清辅警考试题库及答案
- 血标本采集考试试题附有答案
- 浙江省温州市龙湾区2024-2025学年七年级下学期学业水平期末检测数学试题
- 北京卷2025年高考语文真题
- 2025年工业和信息化部所属事业单位招聘28人笔试模拟试题及答案详解一套
- GB/T 45938-2025医疗保障信息平台便民服务相关技术规范
- 养老护理员培训课件模板
- 2024-2025学年北京市西城区统编版三年级下册期末考试语文试卷【含答案】
- DB31∕T 444-2022 排水管道电视和声呐检测评估技术规程
评论
0/150
提交评论