EDA实现多功能数字钟实验报告.doc_第1页
EDA实现多功能数字钟实验报告.doc_第2页
EDA实现多功能数字钟实验报告.doc_第3页
EDA实现多功能数字钟实验报告.doc_第4页
EDA实现多功能数字钟实验报告.doc_第5页
全文预览已结束

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实践 创新 努力 奋斗EDA实现多功能数字钟实验报告专业班级:10通信工程2班姓名:许同洲学号:100103021110指导老师:惠志敏日期:2012年10月24日4实验报告实验任务: 用FPGA器件和EDA技术实现多功能数字钟的设计 已知条件:1、MAX+PLUS II软件 2、FPGA实验开发装置 基本功能:1、以数字形式显示时、分、秒的时间; 2、小时计数器为24进制。 3、分、秒、计数器为60进制。扩展功能:1、校时、校分(有两个使能端构成,分别为校时、校分功能,同时按无效) 2、仿电台报时(每个小时的59分51、53、55、57、59分别以四长声一短声进行报时) 3、时段控制(让信号显示灯在晚上19点至早上6点亮) 4、定点闹时(让闹钟每天早上7点闹时)主体电路部分:图1 60进制秒钟计数器图2 60进制分钟计数器图3 24进制计数器图4 24小时时钟一、 仿真结果:图5 60进制计数器 图6 24进制计数器 图7 24小时时钟

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论