




已阅读5页,还剩23页未读, 继续免费阅读
版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领
文档简介
郑州大学西亚斯国际学院本科毕业论文(设计)题 目:WL-1 型数字电子钟指导教师:安家文 职称:教授学生姓名:专 业:院 (系):完成时间:IWL-1 型数字电子钟摘要数字钟电路一直以来是一种很经典的数字电路,数字钟的种类更是不计其数,其设计方方案也层出不穷。时间是衡量一切的尺度,所以时间对每个人来说是无比重要的。在当今社会人们更离不开时间,钟、表以及一切可显示时间的事物在我们周围随处可见。随着科技的日星月异的发展,数字电子钟/表以其体积小、重量轻、价格便宜等优点已经取代了大多数古老的机械钟/表。本数字钟采取数字逻辑器件设计方案即使用市场上比较常用的 74 系列的集成芯片制作。电子钟要有时、分、秒的显示,并且要有整点报时功能。任何一个钟表都会有时间上的误差,所以校时功能是必不可少的功能模块。使用的主要芯片有 555 定时器、十进制加法计数器 74ls160、两输入与非门 74ls00、7 段数码管译码器 7448 和 7 段数码管等。电路的时钟信号产生模块用 555 定时器完成,记时模块用十进制计数器实现,其显示模块是由 7 段数码管译码器 7448 和 7 段数码管组成。此外该电路还有验灯功能。关键字:555 定时器/十进制加法计数器/7 段数码管译码器/7 段数码管/时钟信号/校时/整点报时/验灯IIDigital electronic clockSummaryDigital clock circuit has always been a classic digital circuits, numerous types of digital clock, designed party programs are endless. Time is the measure of all scales, time is extremely important for everyone. In todays society people can not do without, clocks and watches, as well as all display time things around us everywhere. With the technology Xingyue exclusive development of digital electronic clock / watch its small size, light weight, cheap, etc. have replaced most of the old mechanical clock / watch. Take the digital clock digital logic design that the use of the more commonly used 74-series chip production. Electronic clock sometimes, minutes, seconds display, and have a whole hour. Any one of the watches will have time error correction function is essential to the function module. Use 555 timer chip, decimal addition counter 74LS160, two-input NAND gate 74LS00, 7-segment LED decoder 7448 and 7-segment digital tube. Circuit clock signal generation module 555 timer, chronograph module decimal counter display module 7-segment decoder 7448 and 7-segment digital tube. In addition, the circuit also has experience in the light function.Keywords:555 timer/ the counter of the decimal addition/ 7-segment decoder/ 7-segment LED clock signal/ school/ the whole point of time/ inspection lights 目录目录 .11 引言 .12 设计方案的选取与论证 .23 WL-1 型数字电子钟 .33.1 WL-1 型数字钟电路框图 .3HYPERLINK l _Toc2351 3.2 WL-1 型数字钟电路原理分析 .43.2.1 WL-1 型数字钟的整体电路原理图 .53.2.2 振荡电路 .63.2.3 计数电路 .93.2.4 校时电路 .123.2.5 整点报时电路 .133.2.6 译码与显示电路 .153.2.7 验灯电路 .184 整机工作流程综述 .184.1 数字电子钟的仿真与 PCB 图 .194.1.1 电子钟仿真图 .194.1.2 数字电子钟 PCB 图 .20图 15 数字电子钟的 PCB 图 .20总结 .21致 谢 .22参考文献 .2311 引言随着电子科技的日星月异的发展,特别是步入 21 世纪以来,电子技术更是得到了长足的进步,各类电子产品也被应用于人们生活中的方方面面,大到飞机火车,小到手机电灯。人们的生活越来越离不开电子,特别是电子钟/表。古语有云:一寸光阴一寸金,在当代这个快节奏的时代这句话更是至理名言。笨重的钟表的数字化不仅给人们的生活带来了诸多的方便,更是以其重量轻、体积小在当代得到了广泛的普及。电子钟的设计是数字电路设计初学者的很好题材,它的实现能够使初学者对数字电路的深刻认识,并加深对数电的理解。22 设计方案的选取与论证方案一:单片机至从上个世纪 70 年代问世以来,以其强大的功能、优异的价格、优质的品质、轻小的体积在全世界得到了广泛应用,所以在这里可以用单片机结合软件可以实现一个多功能数字钟。用单片机设计数字钟的优点是:设计周期短,造价便宜,选用器件少。而且可以加强对单片机和单片机的编程的了解。而缺点是:不能够对数字电路的设计得到深刻的锻炼。方案二:该方案使用 74 系列的集成芯片 74160、7448、7400 等设计一个时序逻辑电路。用组合逻辑电路涉及数字钟的优点是:可以加强设计者对数字电路的设计能力、扩展设计者对 74 系列芯片和对相关芯片功能的认识。而缺点是:器件种类多、造价相对较贵、PCD 板制作繁琐。方案选取基于以上方案的对比不能看出方案一的设计优点明显高于方案二,但对于以加强硬件电路的设计、提高对理论知识的理解、PCB 画板和焊接技术,方案二是一个不错的方案,所以本电路的设计采用方案二。二设计任务书一个电子钟的基本功要有时、分、秒的显示,并且时、分、秒的显示位数各为两位。每一个电子钟/表都会有跑时误差,所以电子钟要有校时电路。电路的时钟震荡频率为 1HK,为电路提供时钟信号。此外电路要有整点报时功能和验灯功能。 任务: 巩固和加强已经学过的基础理知识3提高设计硬件电路和解决实际问题的能力掌握基本元器件和芯片的功能及使用方法加强对 protues 和 protle 软件的了解和学习3 WL-1 型数字电子钟3.1 WL-1 型数字钟电路框图WL-1 型数字电子钟的整体框图如框图一所示图 1 WL-1 型数字钟电路框图(1)振荡电路:时钟电路是一个数字电路,所以要求其振荡电路的输出波译码显示电路60 进制计数器24 进制计数器60 进制计数器校时电路1KZ 频率多谢振荡器整点报时电路4形是矩形波,因此需要设计一个矩形波信号发生器,即多谐振荡器。555 定时器是目前市场上常用的集成芯片,由于其能够在外围连接上少量的电阻、电容就可以构成单稳态触发器、多谐振荡器,所以该芯片在设计振荡电路等方面得到了广泛的运用。设计时,采用 555 定时器设计多谐振荡器。要求多谐震荡器的输出频率为 1HZ。(2)计时器电路:电路的计时电路由时、分、秒计时电路组成。其中时计数器有个位和十位组成,且个位为十进制,十位为二进制。分计数器有个位和十位组成,个位为十进制,十位为六进制,秒计数器有个位和十位组成,个位为十进制,十位为六进制。(3)显示电路:显示电路有六个数码管组成,其输入显示信号由 7 段数码管译码器提供。7 端数码管译码器不仅为数码管提供输入信号,而且还肩负着数码管驱动电路的功能,为数码管正常工作提供足够的工作电流。(4)整点报时电路:在绝大多数数字钟电路中都有整点报时电路,其中有语音报时,固定音频输出报时,以此来提示整点时刻的到来。(5)校时电路:当数字钟刚开启或者时间有误差时,需要进行校时。校时方式采用手动脉冲触发方式。计数器接收到脉冲信号后改变计数值,从而达到校时的目的3.2 WL-1 型数字钟电路原理分析电子钟的震荡电路是由 555 定时器和外接电阻电容构成的。振荡器为电路提供 1HZ 的时钟信号,首先将 555 定时器搭建成一个迟滞比较器,再利用外部外接 RC 的充放电来实现方波信号的输出。改变 R、C 的参数可以改变 RC 冲放电时间常数 的数值,以达到 1KH 方波的输出。将输出的时钟信号输入由74ls160 组成的计数电路模块,其中时、分、秒计数器分别是由两片 74ls160组成的 24 进制计数器、60 进制计数器、60 进制计数器。然后将时、分、秒计数器的输出信号输入到七段数码管译码管 74ls48,最后七段数码管由 7448 驱动从而显示出数字时间。53.2.1 WL-1 型数字钟的整体电路原理图WL-1 型数字电子钟整体电路原理图如图 2 所示D03Q014141325212D36Q3RCO15ENP7T10CLK2OAD9MR1 U17460 D03Q014141325212D36Q3RCO15ENP7T10CLK2OAD9MR1 U274160 D03Q014141325212D36Q3RCO15ENP7T10CLK2OAD9MR1 U74160 D03Q014141325212D36Q3RCO15ENP7T10CLK2OAD9MR1 U47160 D03Q014141325212D36Q3RCO15ENP7T10CLK2OAD9MR1 U574160 D03Q014141325212D36Q3RCO15ENP7T10CLK2OAD9MR1 U67410123U7:A74LS0 456U7:B74LS0 1098U7:C74LS0A7QA13B1B2C2C1D6QD0BI/RO4E9BI5F15LT3QG4U1748 A7QA13B1B2C2C1D6QD0BI/RO4E9BI5F15LT3QG4U12748 A7QA13B1B2C2C1D6QD0BI/RO4E9BI5F15LT3QG4U13748 A7QA13B1B2C2C1D6QD0BI/RO4E9BI5F15LT3QG4U1478 A7QA13B1B2C2C1D6QD0BI/RO4E9BI5F15LT3QG4U16748R11k21kR31kR41k51kR61k71kR81k91kR01k1kR21k31kR41kR151k61kR71k81kR91k201kR1kR21k231kR41k251kR261k271kR281kR291k301kR31k321kR1k341kR351kR361k371kR381k91kR401k41kR21kA7QA13B1B2C2C1D6QD0BI/RO4E9BI5F15LT3QG4U15748GNDR4 DC7Q3GND1VC8TR2 TH6CV5U05R804kR824kC10uC20.1uVCU8NOTU9NOTU10NOTR4610kBUZ1BUZERQ1PN1312 1U7:D74LS0U17NOT图 2 WL-1 型数字电子钟整体电路 63.2.2 振荡电路对于时钟电路的振荡电路有都种方案,比如:(1)石英晶体振荡电路,(2)专用时钟信号芯片, (3)由 555 定时器做成的多谢振荡器,本电路采用由555 定时器构成的多谐振荡器。555 定时器内部电路图如图 3 所示。图 3 555 定时器内部电路图(一) 555 定时器的组成555 定时器有五部分组成即分压器、比较器、基本 RS 触发器、晶体管开关电路和输出缓冲器。分压器:三个 5K 的电阻串联组成一个分压器,为两个电压比较器提供两个参考电压。其中比较器 A1 的参考电压为 2/3VCC,比较器 A2 的参考电压为1/3VCC。其中 5 管脚外接电压输入端,可以改变比较器 A1、A2 的参考电压,此外当不需要改变参考电压时,5 管脚可以通过一个 0.01uf 的电容接地,消除高频噪声干扰,已达到稳定电压的目的。比较器:555 定时器有两个参数相同的电压比较器 A1、A2,比较器的输入电阻Ri 的阻值非常大,故其输入电流几乎为 0,有不取电流的特点。当 A1 的输入大于参考电压 2/3VCC 时,其输出为低电平(Vo=0) ,反之输出为高电平(Vo=VCC) 。当 A2 的输入大于参考电压时,其输出为高电平(Vo=VCC) ,反之输出为低电平7(Vo=0) 。RS 触发器:这是一个典型的 RS 触发器电路,有两个与非门构成,其输出状态有两输入端决定。晶体管开关电路:当晶体管的基极为低电平时三极管截止,当晶体管的基极为高电平时三极管导通。输出缓冲器:输出缓冲器不仅可以提高电路的负载能力,还能够起到阻抗匹配的作用。(二) 555 定时管脚功能555 定时器管脚功能如表 1 所示输 入触发器输 出555输 出阈门输入 TH 触发输入/TR复位 Q OUTX X 0 1 0 Vcc*2/3(R=0) Vcc*1/3 (S=1)1 0 1 Vcc*2/3(R=1) Vcc*1/3 (S=1)1 0 1 Vcc*2/3(R=1) Vcc*1/3 (S=0)1 1 0 Vcc*2/3(R=0) Vcc*1/3 (S=0)1 保持原态表 1 555 定时器功能表(三) 多谢振荡器当输入端 6 号管脚和 2 号管脚相连时,定时器就构成了迟滞比较器。如果让迟滞比较器的输入端电平在高低电平间变换,就可以在迟滞比较器的输出端8得到一定频率的多谐波。 基于这种思想,首先将定时器的输入端TH、TR(6、2 管脚)连接,即可得到一个施密特触发器。外接电阻电容,就可以构成一个多谐振荡器。电路图如图 4 所示。R4 DC 7Q3GND1VC8TR2 TH 6CV5U1855R148kR248kC110uC20.01uVC图 4 多谐振荡器组成图充电:当电路刚开始工作时,电容 C1 上的电荷量量为零,输出 Vo 为高电平,且管脚 7 呈现高阻态。此时电源 VCC 通过 R0、R1 对电容 C1 进行充电,当电容 C1 两端的电压为 3/2VCC 时充电时间 71212()ln0.7()TRCRC管脚接地且输出 Vo 为低电平,则电容 C1 通过 R1 接地放电,当容两端电压降到1/3VCC 时放电时间 管脚 7 截止,电容 C1 又进入到放电22ln0.TRC阶段。充放电波形图如图 5 所示。9图 5 振荡器充放电波形图 (四)参数的确定多谢振荡器的震荡周期 =1s,取电容 C1 为 10uf,则计算得121212ln()0.7()TRCRR1=R2=48K ,输出矩形波占空比 q= / + =2/3。123.2.3 计数电路该电路的计数设计利用 74ls160 十进制计数器实现,所选芯片为脉冲前沿触发方式。该芯片不仅可以实现计数功能,还可以被用来设计其他功能电路,如控制电路等。电子钟有时、分、秒三种时间单位,其中时的计数进制采用 24 小时制,分、秒都为 60 进制,60 秒为 1 分钟,60 分为 1 小时。时、分、秒的显示位数都是两位数。秒的单位为最小单位,当秒计数器计数值为 59 时并在下一个脉冲信号到来时,秒计数器清零,分计数器计数值加一。当分计数器的技术数值达到 60时,分计数器清“0” ,同时时计数器加 1。秒分计数器为 60 进制计数器,时计数器的进制为 24。74LS160 为十进制计数器,可以实现上述的功能。当时进行十进制计数;当时,完成预置数码功能。用于“秒钟、分钟、时钟”的个位计数时,不需作任何改进。但分、秒的十位计数器必须为6 进制,时的十位计时器为 2 进制。10十进制计数器 74160 引脚功能如表 2 所示引脚号 引脚名 功能1 MR 清零(低电平有效)2 CP 时钟输入端3、4、5、6 D0、D1、D2、D3 4 数据输入端7、10 ENT、ENP 控制使能端 8 GND 接地端9 LOAD 置数端(低电平有效)11、12、13、14 Q3、Q2、Q1、Q0 4 数据输出端15 TC 进位输出端16 VCC 电源表 2 74160 引脚功能表(一)60 进制计数器的设计工作原理秒、分都都为同一种进制计数器,即 60 进制计数器。因为 74160 为十进制计数器,因此需要两片 74160 来设计一个 60 进制计数器。为满足电路的需要第一片芯片不改变其进制,仍是十进制,第二片芯片的进制数改为 6 进制,所以要对第二篇计数器进行修改。74160 有异步复位和同步置数的功能,所以 160计数值的设计有两种方式:一、有异步复位,二、同步置数。本电路采用同步置数,且 U2 的预置数设置为 0000,当 U1、U2 的计数值为 59 时,则在下一个脉冲前沿到来时,U1、U2 应当全部输出为“0” ,所以应当在 U1、U2 的计数值为 59 时使 U2 装入预置数 0000。由以上分析不难看出将 Q0、Q2 接到一个两输入与非门,并将输出连接到 U2 的预置数输入引脚上,即可得到一个 60 进制的计数器。该技术器的进位输出端为 U2 的进位输出端。11电路图如图 6 所示CPCL123U474LS0D03Q014D14Q113D25Q212D36Q31RCO15ENP7ENT10CLK2LOAD9MR1 U174160 D03Q014D14Q113D25Q212D36Q31RCO15ENP7ENT10CLK2LOAD9MR1 U274160U3NOTVCGND图 6 60 进制计数器电路图(二)24 进制计数器的设计 电路工作原理该计数器的要求是:当计数器 U2、U1 的计数值分别为 2、3 时,分、秒计数器的计数值都为 59 时,计数器要清零。由于 U1、U2 之间采用的是异步进位的方式,如果采用同步置数法,则 U1、U2 不可能同时清零,所以只能采用异步复位法。时、分、秒计数器要在 23 时 59 分 59 秒全部清零,由于异步清零的速度很快,所以要在时计数器计数值为 24 的时候输入复位信号。将计数器U1 的输出端 Q2 和计数器 U2 输出端 Q2 连接到两输入与非门 U4 输入端。并将与非门的输出端接至 U1、U2 的复位端 MR。12电路图如图 7 所示CPD03Q014D14Q113D25Q212D36Q31RCO15ENP7ENT10CLK2LOAD9MR1 U174160 D03Q014D14Q113D25Q212D36Q31RCO15ENP7ENT10CLK2LOAD9MR1 U274160U3NOT 123U474LS0GNDVC图 7 24 进制计数器电路图3.2.4 校时电路(一)校时电路的要求时、分校时器在校时互不影响(二)电路工作原理任何数字钟都会在长时间跑时和重启时都会有和规定时间有误差,这时就需要进行时间调整。本电路校时电路实现的方法是采用脉冲触发校时,即将时、分的个位计数器的时钟信号输入端 CLK 通过一个开关连接到电源 VCC,随着开关的开启闭合,时钟信号的输入端 CLK 接收到一些列脉冲信号。如果时钟信号的输入端 CLK 接收到脉冲信号,则计数器就会加一。13校时电路图如图 8D03Q014D14Q113D25Q212D36Q31RCO15ENP7ENT10CLK2LOAD9MR1 分 钟 个 位74160D03Q014D14Q113D25Q212D36Q31RCO15ENP7ENT10CLK2LOAD9MR1 秒 钟 十 位74160123U20:A74LS0图 8 校时电路图3.2.5 整点报时电路(一)要求1.当时钟显示整点时间时,电路自动有提示音响起。2.提示音响一段时间后能自动停止。(二)设计原理数字钟会在 59 分 59 秒时下一个脉冲到来时达到整点,因此可以将分计数器个位 U1 的 Q3、Q0 管脚,计数器十位 U2 的 Q2、Q0 管脚作为整点报时输出信号去控制蜂鸣器的开启和关闭。在这里选用的是有源压电型蜂鸣器,该蜂鸣器主要有多谐震荡器、压电蜂鸣箱、阻抗匹配器及共鸣箱、外壳组成。如果在蜂鸣器的两输入端加上直流电压时,蜂鸣器就会产生响声。当采用 59 分报时时,报时时间为一分钟,为了延长报时时间,本电路的报时时间定在 58 分。14报时电路图如图 9 所示D03Q014D14Q113D25Q212D36Q31RCO15ENP7ENT10CLK2LOAD9MR1 U174160 D03Q014D14Q113D25Q212D36Q31RCO15ENP7ENT10CLK2LOAD9MR1 U274160123U20:A74LS0U21NOTQ2PNP45 6U20:B74LS0U2NOTBUZ2BUZER图 9 报时电路图153.2.6 译码与显示电路译码显示电路如图 10 所示D03Q0141413D25Q212363RCO15ENP7T10CLK2LOAD9MR1 U187460 D03Q0141413D25Q212363RCO15ENP7T10CLK2LOAD9MR1 U197460A7QA13B1B2C2QC1D6D0BI/RBO4QE9I5F15LT3QG4U21748 A7QA13B1B2C2QC1D6D0BI/RBO4QE9I5F15LT3QG4U2748R41k451kR471kR481k491kR501kR511kR521kR531kR541kR51kR561k571kR581kU23NOT图 10 译码与显示电路图(一)译码与显示电路中主要器件的介绍(1)七段译码器 74LS48 能介绍译码器是一个多输入、多输出的组合逻辑电路。它的工作是把给定的代码进行“翻译” ,变成相应的状态,使输出通道中相应的一路有信号输出。译码器在数字系统中有广泛的用途,不仅用于代码的转换、终端的数字显示,还用于数字分配,存储器寻址和组合控制信号等。译码器可以分为通用译码器和显示译码器两大类。在电路中用的译码器是共阴极译码器 74LS48,用 74LS48把输入的 8421BCD 码 ABCD 译成七段输出 a-g,再由七段数码管显示相应的数。 1674LS48 的管脚 LT、RBI、BI/RBO 都是低电平是起作用,作用分别为:LT 为灯测检查,用 LT 可检查七段显示器个字段是否能正常被点燃。BI 是灭灯输入,可以使显示灯熄灭。RBI 是灭零输入,可以按照需要将显示的零予以熄灭。BI/RBO 是共用输出端,RBO 称为灭零输出端,可以配合灭零输出端 RBI,在多位十进制数表示时,把多余零位熄灭掉,以提高视图的清晰度。也可用共阴译码器74LS248,CD4511。74ls48 芯片的引脚图如图 11 所示图 11 74ls48 引脚图(2)数码管数码管也叫 LED 数码管,数码管按段数可分为七段数码和八段数码管,八段数码管比七段数码不同之处就是,八段数码管比七段数码管多一个单元(多一个小数点显示) 。按发光二极管单元连接方式可分为共阳极数码管和共阴极数码管。共阳数码管是指将所有发光二极管的阳极接到一起形成公共阳极(COM)的数码管,共阳数码管在应用时应将公共极 COM 接到+5V,当某一字段发光二极管的阴极为低电平时,相应字段就点亮,当某一字段的阴极为高电平时,相应字段就不亮。共阴数码管是指将所有发光二极管的阴极接到一起形成公共阴极(COM)的数码管,共阴数码管在应用时应将公共极 COM 接到地线 GND 上,当某一字段发光二极管的阳极为高电平时,相应字段就点亮,当某一字段的阳极为低电平时,相应字段就不亮。 17本电路采用的是共阴极数码管,其输入段连接的是 7448 七段译码器。由于7448 的高电平输出电流小,不足以驱动数码管,所以需要一个驱动电路。由于数码管是共阴极数码管,所以驱动电路可以在数码管的输入端通过一组 1K 电阻接到电源 VCC。74ls48 的功能表如表 4 所示表 3 7448 的功能表(二) 电路的工作原理译码器是将输入的二进制代码翻译成电路所需要的相应输出信号以表示编码时所赋予原意的电路。常见的集成译码器有 38 译码器、二进制译码器、二十制译码器和 BCD7 段译码器、数码管用来显示计时器输出的结果。但是 7段译码器的译码显示电路框图如图 12 所示。计 数 器 译 码 器 驱 动 器 显 示 器 计 数 脉 冲 图 12 计数译码显示电路框图183.2.7 验灯电路电路图如图 13 所示A7QA13B1QB12C2QC1D6QD10BI/RBO4QE9RBI5QF15LT3QG14U18748R41k图 13 验灯电路图设计原理由于该电路使用的数码管比较多,在电子钟的使用中难免会出现数码管的某个段损坏。一但有数码管损坏,就很难判断问题出在电路上还是数码管上,所以本数字钟电路设计了验灯电路,这样一来就很快检测出问题是出在电路上,还是在 LCD 上,减少了检查电路的时间,提高了效率。7748 的 LT 为灯测输入端,低电平有效。当 LT 接收到0时,不管其他输入为何状态,其输出 ag输出都为1 。7448 正常工作时,验灯输入端 LT 应当接高电平,只有在需要验灯时 LT 端才接低电平0 。因此 LT 端应当连接到电源 VCC。为了能随时可以控制 LT 端的电平高低,在 VCC 与 LT 端的连线间并联一个开关,开关的另一端接地。当开关闭合时,电源 VCC 直接接地,由于电流过大会损害电源,所以在电源与 LT 之间加上一个限流电阻,其阻值在几百欧姆到几千欧姆都可。4 整机工作流程综述555 构成的振荡器产生频率为 1kz 的矩形波时钟信号,然后将时钟信号经反向接入到 60 进制秒计数器的个位时钟信号输入端,当秒计数器计数值达到60 时,分计数器加一,当分计数器的计数值达到 58 时,说明此时已接近整点,19蜂鸣器响起。分计数器归零时后蜂鸣器停止工作,并且 24 进制时计数器加一。时、分、秒的计数值经译码后在数码管是显示出来。4.1 数字电子钟的仿真与 PCB 图4.1.1 电子钟仿真图数字电子钟仿真图如 14 所示D03Q014141325212D36Q3RCO15ENP7T10CLK2OAD9MR1 U187460 D03Q014141325212D36Q3RCO15ENP7T10CLK2OAD9MR1 U197460 D03Q014141325212D36Q3RCO15ENP7T10CLK2OAD9MR1 U207416 D03Q014141325212D36Q3RCO15ENP7T10CLK2OAD9MR1 U217460 D03Q014141325212D36Q3RCO15ENP7T10CLK2OAD9MR1 U274160 D03Q014141325212D36Q3RCO15ENP7T10CLK2OAD9MR1 U2374160123U24:A74LS0 456U24:B74LS0 1098U24:C74LS0A7QA13B1B2C2C1D6QD0BI/RO4E9BI5F15LT3QG4U25748 A7QA13B1B2C2C1D6QD0BI/RO4E9BI5F15LT3QG4U26748 A7QA13B1B2C2C1D6QD0BI/RO4E9BI5F15LT3QG4U2748 A7QA13B1B2C2C1D6QD0BI/RO4E9BI5F15LT3QG4U2874 A7QA13B1B2C2C1D6QD0BI/RO4E9BI5F15LT3QG4U29748R431k1kR451kR471k81kR491k501kR511k521kR531k541kR51k61kR571kR581k591kR601k1kR621k631kR41kR651k61kR71k681kR691k701kR71kR721k731kR741k751kR61k71kR781kR791k801kR81k21kR831k841kR51kA7QA13B1B2C2C1D6QD0BI/RO4E9BI5F15LT3QG4U30748GNDR4 DC7Q3GND1VC8TR2 TH6CV5U315R864kR874kC310uC40.1uVCU32NOTU3NOTU34NOTR810kBUZ2BUZERQ2PN1312 1U24:D74LS0U35NOT图 14 数字电子钟的仿真图204.1.2 数字电子钟 PCB 图数字电子钟 PCB 图如图 15 所示图 15 数字电子钟的 PCB 图21总结1.1 在设计设计分、秒计数器中,分、秒计数器不能出现 60 的数字输出,只能在 59 数字输出的下一个脉冲前沿到来时计数器清零。在刚开始开始无法实现这个设计,最后发现原因出在刚开始设计时没有
温馨提示
- 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
- 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
- 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
- 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
- 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
- 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
- 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。
最新文档
- 合作学习:高职英语听力教学的创新驱动力
- 押题宝典教师招聘之《小学教师招聘》通关考试题库附参考答案详解(基础题)
- 2025年教师招聘之《幼儿教师招聘》综合提升试卷含答案详解(基础题)
- 教师招聘之《小学教师招聘》通关训练试卷详解附参考答案详解【达标题】
- 2025年教师招聘之《小学教师招聘》通关提分题库带答案详解(突破训练)
- 教师招聘之《小学教师招聘》练习题(一)【典型题】附答案详解
- 教师招聘之《幼儿教师招聘》考试押题密卷及参考答案详解【黄金题型】
- 教师招聘之《幼儿教师招聘》测试卷附答案详解(培优a卷)
- 派出所执法规范化整改措施及下一步工作计划
- 教师招聘之《小学教师招聘》模拟考试高能带答案详解(预热题)
- 社会学概论全套PPT完整教学课件
- 英语外研八年级上册群文阅读课PPT 韩茜
- 2107北印复习05课件选题策划报告
- 2023年二级保密资格评分标准具体操作方法
- 商户收单业务培训
- 无机及分析化学课件(第四版)第一章学习资料
- 26个英文字母书写动态演示课件
- 电路学课件:1-6 电压源和电流源
- 区妇联家庭教育工作的调研报告
- 劳保用品发放表格及管理
- 江苏省盐城市各县区乡镇行政村村庄村名居民村民委员会明细
评论
0/150
提交评论