实验二组合数字电路(一)_第1页
实验二组合数字电路(一)_第2页
实验二组合数字电路(一)_第3页
实验二组合数字电路(一)_第4页
实验二组合数字电路(一)_第5页
已阅读5页,还剩7页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

实验二组合数字电路 一 一 实验目的1 掌握组合数字电路的设计和实现方法 2 掌握二进制译码器的原理与应用方法 二 所用器件本实验所用器件除实验一用到的74LS00外 还有3 8线译码器74LS138和四输入与非门74LS20 它们的管脚排列如图7 2 1所示 三 设计要求1 用两输入与非门74LS00实现半加器 2 设计测试译码器74LS138功能的实验方案 3 用74LS138和74LS20实现全减器的功能 提示 设被减数为A 减数为B 低位的借位J0 所得的差为D 借位为J 则有 四 预习要求1 完成设计任务 2 根据实验箱中提供的输入输出手段 确定测试电路的接线方案 五 实验内容1 检查与非门将74LS00的VCC 14脚 接通5V电源 将集成片中GND端 7脚 接地 用万用表测14脚与7脚之间应有5V电压 其他管脚均悬空 用万用表的电压挡测量各管脚的对地电压 输入端对地应有1 0 1 4V的电压 而输出端的读数大约为0 2V左右 否则 门电路可能已损坏 2 半加器按自行设计的半加器连好电路 也可参考图7 2 2 按表7 2 1验证其逻辑功能 如实测结果与半加器的功能不符 请自行检查线路排除故障 3 74LS138功能测试按图7 2 3接好测试电路 按表7 2 2验证74LS138功能 步骤自拟 并将你的验证过程在实验报告中加以简要说明 4 用74LS138和74LS20实现的全减器的功能测试接好实验电路 接上电源 令K1 1 K2 K3 0 测出真值表 将结果填入表7 2 3中 六 思考题1 给出用两输入与非门实现半加器电路的设计过程 简要说明布尔式最佳化的思

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

最新文档

评论

0/150

提交评论