FSK调制解调系统的建模与仿真_第1页
FSK调制解调系统的建模与仿真_第2页
FSK调制解调系统的建模与仿真_第3页
FSK调制解调系统的建模与仿真_第4页
FSK调制解调系统的建模与仿真_第5页
已阅读5页,还剩18页未读 继续免费阅读

下载本文档

版权说明:本文档由用户提供并上传,收益归属内容提供方,若内容存在侵权,请进行举报或认领

文档简介

黄石理工学院毕业设计(论文)摘要 现代通信系统要求通信距离远、通信容量大、传输质量好。作为其关键技术之一的调制解调技术一直是人们研究的一个重要方向。本论文主要讨论和仿真了基于CPLD的FSK、4FSK系统单元设计,并对调制解调系统和CPLD设计方法进行了相关的研究。以VHDL作为设计的硬件描述语言,在Altera公司的Maxplus2开发平台上进行了程序设计及波形仿真。对各个模块进行CPLD的建模,然后对各个模块的设计内容进行了层层细化。最终达到模块的具体软硬件实现。基于中压通信的特点,对中压信道噪声特性进行了总结研究,并在Maxplus2下实现仿真波形;对通信上现有调制解调技术进行比较总结,应用Maxplus2编程实现了FSK调制解调,并在实现单载波FSK调制解调基础上,实现了多载波FSK调制解调。介绍了采用多载波调制技术实现数字信号传输的基本原理及其优点;从理论上分析总结了中压信道及噪声特性,并结合均衡、编码,小波变换等技术,提出了进一步提高多载波调制系统性能的途径。关键词: 频率键控系统;CPLD;MAXPLUS2;VHDL 黄石理工学院毕业设计(论文)目 录摘要1一、绪 论1二、FSK频移键控(Frequency Shift Keying)22.1 FSK频移键控及信号产生原理22.2 FSK信号的调制与解调42.2.1 FSK信号的调制技术42.2.2 FSK信号的解凋技术5三、系统的总体方案设计73.1 MAXPLUS2系统简介83.2 系统实现8四、系统电路模块的设计及仿真实现114.1基于VHDL硬件描述语言的FSK程序设计114.1.1 FSK调制模块及仿真114.1.2 FSK解调模块及仿真15结论19参考文献2120 一、 绪论随着科学技术的进步,通信事业得到了飞速发展,信息的传送也由模拟传输转向数字传输,信息越来越多地作为数字脉冲之间的时间或相位的变化而传送出去。这样,对信号进行数字调制显的尤其重要,这种利用模拟调制方法随着现代调制方法的出现而陷入了困境。为了可靠地进行通信,现代调制方法更钟情于频率和相位调制。 计算机应用的日益普及,人们对计算机之间的数据传输要求越来越高,不仅向着高速、宽带、延迟小的方向发展,而且对数据传输方式的灵活性要求也越来越高。无线数据传输在人们的日常生活中正日益扮演越来越重要的角色;同时,无线数据通信的份额占整个数据通信领域的比重也正日益加重特别是在一些特殊的场合,如:博物馆、移动办公室、交通工具中等设施内,架设电缆往往不符合设施规范。无线数据传输设备变得必不可少了。 调制器是通信系统中必不可少的关键设备,其性能的好坏直接关系到整个系统的性能。我们设计的FSK调制系统具有抗干扰、抗噪声、抗衰减性能较强、技术复杂程度低、成本低等诸多优点,因而广泛应用与实际电路中。在中低速数据传输通信系统中得到了较为广泛的应用。此外,许多集成芯片里也用到了FSK调制技术。数字频率调制是数据通中常见的一种调制方式。频移键控(FSKFrequency Shift Keying)方法简单,用不同频率的载波来传送数字信号,并用数字基带信号控制载波信号的频率,易于实现,并且解调不须恢复本地载波,可以异步传输,抗噪声和抗衰落性能也较强,传输距离远、误码率低等优点。因此,FSK调制技术在通信行业,特别是在衰落信道中传输数据时得到了广泛地应用,并且主要适用于用于低、中速数据传输。一个系统的通信质量,很大程度上依赖于所采用的调制方式。但传统用硬件实现FSK的方法,特别是相干解调需要提取载波。设备相对比较复杂、成本较高。文中基于FPGA芯片。采用VHDL语言提出了一种FSK调制解调器的实现方法因此,对调制方式的研究,将直接决定着通信系统质量的好坏。现场可编程门阵列(CPLD)既具有很高的处理速度又具有一定的灵活性。本课题就采用CPLD实现数字调制解调技术加以论述。二、FSK频移键控(Frequency Shift Keying)2.1 FSK频移键控及信号产生原理所谓FSK就是用数字信号去调制载波频率,是数字信号传输中用的最早的一种调制方式。此方式实现起来比较容易,抗噪声和抗衰减性能好,稳定可靠,是中低速数据传输最佳选择。频移就是把振幅、相位作为常量,而把频率作为变量,通过频率的变化来实现信号的识别,原理如图2-1所示。在FSK中传送的信号只有0和1两个。输出后的2FSK波形如图2-2所示。图2-1 FSK信号调制原理图图2-2 调制后波形图FSK信号的产生原理用二进制数字信号m(t)进行调频,是使载波C=Vccos(+)中的,当符号为1时具有协l频率的信息,而当符号为0时具有2的信息,此调制称移频调制。产生波形如图2-3所示。图2-3 FSK调制原理波形图2.2 FSK信号的调制与解调FSK是利用载波的频率变化来传递数字信息的一种非线性调制方法。在2FSK(二进制频移键控)系统中,使用两个不同频率的载波分别代表数字信号“0”和“1”,2FSK信号的解调和2FSK的调制是一个相反的过程。2FSK信号的躲调是从已调的载波信号中,恢复为调制前的基带信号“0”和“1”。2.2.1 FSK信号的调制技术(1)直接调频法直接调频法是用数字基带信号直接控制载频振荡器的振荡频率。直接调频法实现电路有许多。一般采用的控制方法是:当基带信号为正时(相当于1码),改变振荡器谐振回路的参数(电容或电感数值),使振荡器的振荡频率提高(设为f1);当基带信号为负时(相当于0码),改变振荡器谐振回路的参数,使振荡器的频率降低(设为f2)。从而实现了调频,这种方法产生的调频信号是相位连续的。虽然实现方法简单。但频率稳定度不高,同时频率转换速度不能太快。(2)频率键控法频率键控法也称频率选择法图2-4是它实现的原理框图。f1f2基带信号Ufsk(t)图2-4 频带键控法的原理框图频率键控法产生的FSK信号频率稳定度可以做得很高并且没有过渡频率,它的转换速度快,波形好。频率键控法在转换开关发生转换的瞬间两个高频振荡的输出电压通常不可能相等于是U。Ufsk(t)信号在基带信号变换时电压会发生跳变,这种现象也称为相位不连续,这是频率键控特有的情况。2.2.2 FSK信号的解凋技术FPGA clkstart调制信号分频器q寄存器xx计数器m判决基带信号图2-5 VHDL描述FSK信号解调原理方框图(1)同步解调法同步解调中,FSK信号解调原理方框如图2-6所示。n(t)带通f1滤波器带通f2滤波器低通滤波器低通滤波器比较判别器2cos2f1t2cos2f2tX1X2图2-6 FSK信号同步解调原理方框图从图2-6可见,FSK信号的同步解调分成上、下两个支路,输入的FsK信号经过f1和f2两个带通滤波器后变成了上、下两路ASK信号之后其解调原理与ASK类似,但判决需对上、下两支路比较来进行。当输入的FSK信号振荡频率为fl时上支路经带通后由正弦信号Acos2flt存在。与ASK系统接收到“l”码时的情况相似,经过低通滤波器,xl=A。而下支路带通滤波器输出为0与ASK系统接收到“0”码时相似,故x2=0,显然xlx2=A一00按判决准则判输入为fl;反之,当输人为f2时xl=0,x2=A,Xl-X2=0-A0,按判决准则应判输入为f2。因此可以判决出FSK信号。(2)包络解调法n(t)带通f1滤波器带通f2滤波器包络检波器包络检波器抽样判别器2cos2f1t2cos2f2tX1X2图2-7 FSK信号包络解调方框图FSK信号包络解调方框图如图2-7所示。从图2-7可见,FSK信号包络解凋相当于两路ASK信号包络解调。用两个窄带的分路滤波器分别滤出频率为fl及f2的高频脉冲,经包络检波后分别取出它们的包络。把两路输出同时送到抽样判决器进行比较从而判决输m基带数字信号。有时称这种比较判别器的判决门限为零点平。当FSK信号为fl时上支路相当于ASK系统接收“1”码的情况,其输出xl为正弦波加窄带高斯噪声的包络,它服从莱斯分布。而下支路相当于ASK系统接收“0”码的情况,其输出x2为窄带高斯噪声的包络,它服从瑞利分布。如果FSK信号为f2。上、下支路的情况正好相反,此时上支路输出的瞬时值服从瑞利分布下支路输出的瞬时值服从莱斯分布。由以上分析可知无论输出的FSK信号是f1或f2,两路输出总是一路为莱斯分布,另一路为瑞利分布。 (3)过零检测法过零检测法是利用信号波形在单位时间内与零电平轴交叉的次数来测定信号频率。输入u隙信号经限幅放大后成为矩形脉冲波,再经微分电路得到双向宽脉冲,然后整流的单向宽脉冲,每个宽脉冲表示信号的一个过零点。宽脉冲的重复频率就是信号频率的二倍。将宽脉冲去触发一单稳态电路产生一定宽度的矩形脉冲序列,该序列的平均分量与脉冲频率成正比,即与输入信号频率成正比。所以经过低通滤波器输出的平均分量的变化反映了输入信号频率的变化,这样就把码元“1”与“0”在幅度上区分开来,恢复出数字基带信号,其结构图如图2-8所示。限幅低通微分整流宽脉冲发生图2-8 过零检测法方框图三、系统的总体方案设计3.1 MAXPLUS2系统简介Altera公司的姒XPLUS2开发系统是一个完全集成化、易学易用的可编程逻辑设计系统。它可以在多种平台上运行。它拥有开放的界面,可与其他工业标准的设计输入、综合与校验工具相连接。其设计输入、处理和校验功能集成在统一的开发环境下n1。MAXPLUS2采用自顶向下的设计方法,设计流程为设计输入一项目编译一项目校验一器件编程。1. 设计输入MAXPLUS2软件的设计输入方法很多,主要有以下三种:原理图输入、文本输入和波形输入。文本设计输入方法主要用来实现以AHDL语言形式或VHDL语言形式书写的文件。MAXPLUS2波形编辑器用于建立和编辑波形文件。Compiler先进的波形综合算法根据用户定义的输入及输出波形自动生成逻辑关系。Compiler自动为状态机分配状态位和状态变量。2. 项目编译MAXPLUS2编译器可以检查项目中的错误并进行逻辑综合,将项目最终设计结果加载到Altera器件中去,并为模拟和编程产生输出文件。3. 项目校验设计校验过程包括设计仿真和定时分析,作用是测试逻辑操作和设计的内部定时,MAXPLUS2仿真器可以对编译期间生成的二进制仿真网表进行功能、定时的仿真。4.器件编程器件的编程是指MAXPLUS2 Programmer使用Compiler生成的编程文件对Altera器件编程。编程过程可通过配套的编程适配器连接微机到应用板的JAG接口上来实现。3.2 系统实现由过零点检测原理可以知道,FSK信号的过零点次数反映了原始信号的规律,所以只要某种方法能够分析出FSK信号的过零点次数,然后根据调制时原始信号和调制频率的关系,就可以解调出原始信号。信号的解调框图如图3-1所示。因为FPGA只能产生数字信号,所以假设图3-1中的调制信号FSK已经是经过数模转换的数字FSK信号。时钟信号控制信号FSK调制信号时钟计数器C计数器Q判决器D基带信号图3-1 调制器系统1. 时钟计数器C由于要计算调制信号一个周期内的过零点次数,所以用时钟计数器来计算调制信号的周期,如果时钟频率与FSK调制信号频率fclk:f=1:11,那么表示每11个CLK时钟周期发送一个FSK调制信号,即当q从0递增到10时,一个调制信号传输结束。2 计数器Q根据过零检测法原理,通过检测一个信号传输周期内的过零点次数来判断基带信号。由于上升沿的个数就相当于FSK信号过零点的个数,那么计数器的主要功能就是在调制信号的一个周期内,对信号X的上升沿进行计数3. 判决器D判决器的作用圭要是在调制信号的一个周期内,对计数器m的值进行判决。判决门限值可以根据调制信号和基带信号的频率的比值决定。如f1:fclk=5:1,f2:fclk=2:1则判决门限值工可以选择x=5也可以选择x=2。这样通过判决器就可以恢复出原始的基带信号。判决器的门限也可以选3或者4,选3或者4的好处是使得解调器有一定的容错能力,能更好的解调出基带信号。4. 源程序代码(主体部分)architecture fun of plfsk2 issignal q:integer range 0 to 10; 一分频计数器signal x xstdlogic; 一寄存器signal m:integer range 0 tO 5; 一计数器beginprocess(clk) 一对系统时钟进行q分频beginif clkevent and clk=1thenl xx=fsk;一在clk信上升沿时,fsk信号对中间信号赋值if start=0then q=O; -if语句完成Q的循环计数else if q=lO then q=O;else q=q+l;end if;end if;end process;process(xx,q) 一此进程完成FSK解调begin if q=lO then m=0: -m计数器清零else if q=9 thenif m=3then y=0; 一if语句通过对m大小,来判决y输出的电平else y=l;end if;else if xxevent and xx=lthen mm+1; 一计xx信号的脉冲个数end if;end process;end fun;四、系统电路模块的设计及仿真实现41基于VHDL硬件描述语言的FSK程序设计4.1.1 FSK调制模块及仿真library ieee;use ieee.std_logic_arith.all;use ieee.std_logic_1164.all;use ieee.std_logic_unsigned.all;entity PL_FSK isport(clk :in std_logic; -系统时钟 start :in std_logic; -开始调制信号 x :in std_logic; -基带信号 y :out std_logic); -调制信号end PL_FSK;architecture behav of PL_FSK issignal q1:integer range 0 to 11; -载波信号f1的分频计数器signal q2:integer range 0 to 3; -载波信号f2的分频计数器signal f1,f2:std_logic; -载波信号f1,f2beginprocess(clk) -此进程通过对系统时钟clk的分频,得到载波f1beginif clkevent and clk=1 then if start=0 then q1=0; elsif q1=5 then f1=1;q1=q1+1; -改变q1后面的数字可以改变,载波f1的占空比 elsif q1=11 then f1=0;q1=0; -改变q1后面的数字可以改变,载波f1的频率 else f1=0;q1=q1+1; end if;end if;end process;process(clk) -此进程通过对系统时钟clk的分频,得到载波f2beginif clkevent and clk=1 then if start=0 then q2=0; elsif q2=0 then f2=1;q2=q2+1; -改变q2后面的数字可以改变,载波f2的占空比 elsif q2=1 then f2=0;q2=0; -改变q2后面的数字可以改变,载波f2的频率 else f2=0;q2=q2+1; end if;end if;end process;process(clk,x) -此进程完成对基带信号的FSK调制beginif clkevent and clk=1 then if x=0 then y=f1; -当输入的基带信号x=0时,输出的调制信号y为f1 else y=f2; -当输入的基带信号x=1时,输出的调制信号y为f2 end if;end if;end process;end behav;其波形仿真图如图4-1所示。其中载波f1、也分别是通过对时钟clk信号6分频和2分频得到的;基带码长为载波f1的2个周期,为载波f2的6个周期;输出的调制信号y在时间上滞后于载波信号一个elk周期滞后于系统时钟2个elk周期。(a) FSK调制VHDL程序仿真全图(b) FSK调制VHDL程序仿真局部放大图图4-1 FSK调制VHDL程序仿真图注:a. 载波f1、f2分别是通过对clk的12分频和2分频得到的。b.基带码长为载波f1的2个周期,为载波f2的6个周期。c.输出的调制信号y在时间上滞后于载波信号一个clk,滞后于系统时钟2个clk。4.1.2 FSK解调模块及仿真library ieee;use ieee.std_logic_arith.all;use ieee.std_logic_1164.all;use ieee.std_logic_unsigned.all;entity PL_FSK2 isport(clk :in std_logic; -系统时钟 start :in std_logic; -同步信号 x :in std_logic; -调制信号 y :out std_logic); -基带信号end PL_FSK2;architecture behav of PL_FSK2 issignal q:integer range 0 to 11; -分频计数器signal xx:std_logic; -寄存器 signal m:integer range 0 to 5; -计数器beginprocess(clk) -对系统时钟进行q分频beginif clkevent and clk=1 then xx=x; -在clk信上升沿时,x信号对中间信号xx赋值 if start=0 then q=0; -if语句完成Q的循环计数 elsif q=11 then q=0; else q=q+1; end if;end if;end process;process(xx,q) -此进程完成FSK解调begin if q=11 then m=0;-m计数器清零elsif q=10 then if m=3 then y=0; -if语句通过对m大小,来判决y输出的电平 else y=1; end if;elsif xxevent and xx=1then m=m+1; -计xx信号的脉冲个数end if;end process;end behav;其波形仿真图如图4-2所示。其中输出信号Y滞后输入信号lO个时钟周期;在q=ll时,m清零;q=10时,根据m的大小,进行对输出基带信号Y的电平的判决;在q为其它值时,计数器m计下xx(寄存x信号)的脉冲数。(a) FSK解调VHDL程序仿真全图(b)FSK解调VHDL程序仿真局部放大图图4-2 FSK解调VHDL程序仿真图及注释VHDL建模符号结论文中通过对FSK调制信号原理的研究,根据过零检测法设计了一种FSK数字解调器,实现了对FSK数字调制信号的解调,达到了设计的目的。Altera公司的MAXPLUS2应用软件具有较强大的开放性和综合性,它可以利用其他各种EDA资源以及先进的设计方法,使其功能更加完善和强大。它韵可编程特性带来了电路设计的灵活性,缩短了产品的上市时间。在忙忙碌碌中和不断改善中,时间一晃而过。刚开始,我们头绪不是很清楚,不知道从哪里入手,但是通过对资料的查阅和同学间的讨论,有了思绪。跑图书馆查资料、确定了基本设计方案、对所有专业知识进行查找、调试、上机仿真等。经历了一次次的困惑,却积累了一定的知识。在整个课程设计中的过程中遇到的问题主要有以下三点:第一,基础知识的不牢固,主

温馨提示

  • 1. 本站所有资源如无特殊说明,都需要本地电脑安装OFFICE2007和PDF阅读器。图纸软件为CAD,CAXA,PROE,UG,SolidWorks等.压缩文件请下载最新的WinRAR软件解压。
  • 2. 本站的文档不包含任何第三方提供的附件图纸等,如果需要附件,请联系上传者。文件的所有权益归上传用户所有。
  • 3. 本站RAR压缩包中若带图纸,网页内容里面会有图纸预览,若没有图纸预览就没有图纸。
  • 4. 未经权益所有人同意不得将文件中的内容挪作商业或盈利用途。
  • 5. 人人文库网仅提供信息存储空间,仅对用户上传内容的表现方式做保护处理,对用户上传分享的文档内容本身不做任何修改或编辑,并不能对任何下载内容负责。
  • 6. 下载文件中如有侵权或不适当内容,请与我们联系,我们立即纠正。
  • 7. 本站不保证下载资源的准确性、安全性和完整性, 同时也不承担用户因使用这些下载资源对自己和他人造成任何形式的伤害或损失。

评论

0/150

提交评论